JPS63155225A - 外部記憶制御装置 - Google Patents

外部記憶制御装置

Info

Publication number
JPS63155225A
JPS63155225A JP30311486A JP30311486A JPS63155225A JP S63155225 A JPS63155225 A JP S63155225A JP 30311486 A JP30311486 A JP 30311486A JP 30311486 A JP30311486 A JP 30311486A JP S63155225 A JPS63155225 A JP S63155225A
Authority
JP
Japan
Prior art keywords
data
conversion
code
external storage
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP30311486A
Other languages
English (en)
Inventor
Noboru Sato
昇 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP30311486A priority Critical patent/JPS63155225A/ja
Publication of JPS63155225A publication Critical patent/JPS63155225A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、外部記憶装置にデータの記憶および参照を行
う外部記憶制御装置に関する。
〔従来の技術〕
従来、この種の外部記憶制御装置は、データをソフトウ
ェアで変換したのち記憶および参照を行っていた。
第2図はディスク制御装置の従来例のブロック図である
ホスト・インタフェース4はホスト・バス12を介して
ホスト・システム(不図示)から送られるコマンドおよ
びデータの入出力を行う。フォーマットa、II御回路
6はディスクR/W系信号13によりディスク装置7と
内部バス11とのデータの入出力を行う。ディスク・イ
ンタフェース5はディスク・インタフェース信号14に
よりディスク装置7の制御を行う。制御回路3は内部バ
ス11を介してホスト・インタフェース4とディスク・
インタフェース5およびフォーマット制御回路6を制御
する。
データに変換を加えてディスク装置7に書込む場合は、
ホスト・システムがソフトウェアによりデータに変換を
加え、変換後のデータと占込みコマンドをホスト・バス
12を介してホスト・インタフエース4に入力する。ホ
スト・インタフェース4は、書込みコマンドを内部バス
11を介して制御回路3へ、またデータを内部バス11
を介してフォーマット制御回路6へ送る。制御回路3は
、書込みコマンドを実行するための制御信号をフォーマ
ット制御回路6およびディスク・インタフェース5に内
部バス11を介して送る。ディスク・インタフェース5
は、ディスク・インタフェース信号14によりドライブ
、セレクト等のディスク装置7の制御を行い、フォーマ
ット制御回路6は、内部バス11を介して送られたデー
タとID情報などのフォーマット情報をディスクR/W
系信号13によりディスク装置7に出力し、ディスク装
置7へのデータの書込みを行う。ディスク装置7から読
出すデータを逆変換する場合も同様に、ディスク装置か
ら読出したデータをディスク制′n装置Xを介してホス
ト・システムが取り込んだのち、ポスト・システム上で
ソフトウェアによりデータを逆変換し、本来のデータに
戻すことができる。
〔発明が解決しようとする問題点〕
上述した従来の外部記憶制御Vt置は、ホスト・システ
ムにおけるソフトウェアの負担が大ぎく、保存および参
照するファイルの容量が大きくなるほど、変換のための
処理時間が多くなり、ソートおよび検索といった作業の
場合は、変換および逆変換が処理速度を遅くするという
欠点がある。
(問題点を解決づるための手段) 本発明の外部記憶制御装置は、外部記憶装置に記憶およ
び参照するデータに加える変換操作の方法を決定するコ
ードを記憶する書込みおよび読出し可能なレジスタと、
レジスタ内のコードにより決定される変換操作を前記デ
ータに対して行う変換回路とを有している。
〔作用〕
データに加える変換操作の方法を決定するコードを予め
レジスタに記憶させておき、変換回路がそのコードに対
応する変換操作を行なうことにより、ホスト・システム
のデータ変換のための負担を軽減し、処理速度を向上さ
せることができる。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は本発明の外部記憶側tll B: @一実施例
のブロック図である。
本実施例は、第2図の装置に変換回路1と変換レジスタ
2を付加して構成されている。
変換レジスタ2はリード・ライト可能なレジスタで、デ
ータ変換をどのように行うかのコードを記憶する。変換
回路1は、コード信号16により入力される変換レジス
タ2の内容に従い、内部バス11を介して入力するデー
タを変換し変換信号15としてフォーマット制御回路6
に、また変換信号15として入力するフォーマット制御
回路6のデータを逆変換し内部バス11に出力する。
次に本実施例の動作を説明する。
ま、ず、データに変換を加えてディスク装置7に書込む
場合について説明する。ホスト・システムがホスト・イ
ンタフェース4を介して変換レジスタ2ヘコードを設定
し、および変換回路1を選択するパラメータく変換回路
1においてデータの変換を行うか行わないかを選択する
パラメータ)を設定したのち、書込みコマンドおよびデ
ータを与える。データは内部バス11を介して変換回路
部1に入力され、変換回路1においてコード信号16に
より入力した変換レジスタ2のコードに従い変換が行わ
れ、変換復のデータが変換信号15としてフォーマット
制御回路6に入力され、ディスク装置7へ書込まれる。
ディスク装置7から読出されたデータを逆変換する場合
も同様に、変換レジスタ2ヘコードを設定し、および変
換回路1を選択するパラメータを設定したのち、読出し
コマンドを与えることにより、ディスク装置7から読出
したデータに変換回路1で逆変換を行い、内部バス11
およびホスト・インタフェースを介してホスト・システ
ムへ出力する。
上述したように、本実施例によれば、データの変換/逆
変換に費やされるホス1−・システムの動作は、変換レ
ジスタ2へのコードの設定および変換回路1を選択する
パラメータの設定のみであり、ホスト・システムの負担
を従来例に比べ小さくすることができる。
(発明の効果〕 以上説明したように本発明は、ホスト・システムから設
定可能な変換レジスタと、記憶および参照するデータを
変換レジスタの内容にしたがい変換および逆変換する変
換回路とを具備することにより、外部記憶装置に変換後
のデータを記憶する場合に従来例に比べてホスト・シス
テムの負担を軽減し、処理速度を向上させる効果がある
【図面の簡単な説明】
第1図は本発明のディスク制V装置の一実施例のブロッ
ク図、第2図はディスク制御装置の従来例のブロック図
である。 1・・・変換回路、 2・・・変換レジスタ、 3・・・制御回路、 4・・・ホスト・インタフェース、 5・・・ディスク・インタフェース、 6・・・フォーマット制御回路、 7・・・ディスク装置、 11・・・内部バス、 12・・・ホスト・バス、 13・・・ディスクR/W系信号、 14・・・ディスク・インタフェース信号、15・・・
変換信号、 16・・・コード信号。

Claims (1)

  1. 【特許請求の範囲】 ホスト装置からコマンドを入力し、ホスト・システムか
    ら入力したデータを外部記憶装置に書込み、あるいは外
    部記憶装置に記憶されているデータを読出してホスト・
    システムに出力する外部記憶制御装置において、 外部記憶装置に記憶および参照するデータに加える変換
    操作の方法を決定するコードを記憶する書込みおよび読
    出し可能なレジスタと、 前記レジスタ内のコードにより決定される変換操作を前
    記データに対して行う変換回路とを含むことを特徴とす
    る外部記憶制御装置。
JP30311486A 1986-12-18 1986-12-18 外部記憶制御装置 Pending JPS63155225A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30311486A JPS63155225A (ja) 1986-12-18 1986-12-18 外部記憶制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30311486A JPS63155225A (ja) 1986-12-18 1986-12-18 外部記憶制御装置

Publications (1)

Publication Number Publication Date
JPS63155225A true JPS63155225A (ja) 1988-06-28

Family

ID=17917050

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30311486A Pending JPS63155225A (ja) 1986-12-18 1986-12-18 外部記憶制御装置

Country Status (1)

Country Link
JP (1) JPS63155225A (ja)

Similar Documents

Publication Publication Date Title
JP2829091B2 (ja) データ処理システム
JPS63155225A (ja) 外部記憶制御装置
JPH01226050A (ja) 異種オペレーティングシステムのデータ共用制御方式
JPH04242420A (ja) 磁気テープデータ記録方式
JPH082727Y2 (ja) プログラマブルシ−ケンサ
JPS59113837U (ja) 図形出力装置
JPS60189503A (ja) 数値制御装置
JPH02165220A (ja) ディスクアクセス制御方式
JPS63231545A (ja) フアイル転送システム
JPS6139126A (ja) 磁気テ−プ記録装置
JPH0279174A (ja) イメージデータの移動処理制御装置
JPS6378255A (ja) プログラムの実行システム
JPH026305U (ja)
JPS6367604A (ja) プロセス信号の変換装置
JPH07334300A (ja) ペン操作によるマウスエミュレーション方式
JPH0381854A (ja) メモリアクセス方式
JPH0796641A (ja) 印字情報変換方法およびその装置
JPH01321540A (ja) インタフェース回路
JPS62113224A (ja) キ−ボ−ドデ−タ入力装置
JPS5840618A (ja) プロセス入出力制御方式
JPH01128120A (ja) 文字データ入力方式
JPS62274456A (ja) Fifoメモリ読取装置
JPH0525334B2 (ja)
JPH04142615A (ja) 高速ディスクアクセス方式
JPS59178707U (ja) プログラマブルコントロ−ラ