JPH0325254U - - Google Patents
Info
- Publication number
- JPH0325254U JPH0325254U JP8728689U JP8728689U JPH0325254U JP H0325254 U JPH0325254 U JP H0325254U JP 8728689 U JP8728689 U JP 8728689U JP 8728689 U JP8728689 U JP 8728689U JP H0325254 U JPH0325254 U JP H0325254U
- Authority
- JP
- Japan
- Prior art keywords
- bonding pad
- integrated circuit
- junction region
- divided
- protection diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000926 separation method Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Landscapes
- Bipolar Transistors (AREA)
- Semiconductor Integrated Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
Description
第1図は本考案の一実施例による集積回路を示
す断面図、第2図はその動作の説明に接続図、第
3図は従来の集積回路を示す断面図である。 10,30……集積回路、4,5……保護ダイ
オード、11,40……ボンデイングパツド、1
2……P型基板、14,14A,14B……エピ
タキシヤル層、16……分離層、32……分離リ
ング。
す断面図、第2図はその動作の説明に接続図、第
3図は従来の集積回路を示す断面図である。 10,30……集積回路、4,5……保護ダイ
オード、11,40……ボンデイングパツド、1
2……P型基板、14,14A,14B……エピ
タキシヤル層、16……分離層、32……分離リ
ング。
Claims (1)
- 【実用新案登録請求の範囲】 ボンデイングパツドの下に、PN接合領域を形
成するようになされた集積回路において、 上記PN接合領域を分割し、 分割した領域の1つを上記ボンデイングパツド
に接続して、上記ボンデイングパツドの保護ダイ
オードを形成すると共に、 残りの領域をフローテイングの状態で保持する
ようにした ことを特徴とする集積回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989087286U JP2534140Y2 (ja) | 1989-07-24 | 1989-07-24 | 集積回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989087286U JP2534140Y2 (ja) | 1989-07-24 | 1989-07-24 | 集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0325254U true JPH0325254U (ja) | 1991-03-15 |
JP2534140Y2 JP2534140Y2 (ja) | 1997-04-30 |
Family
ID=31636936
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1989087286U Expired - Lifetime JP2534140Y2 (ja) | 1989-07-24 | 1989-07-24 | 集積回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2534140Y2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006276258A (ja) * | 2005-03-28 | 2006-10-12 | Univ Waseda | 心臓シミュレータ |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57187962A (en) * | 1981-05-13 | 1982-11-18 | Matsushita Electric Ind Co Ltd | Surge protector of semiconductor integrated circuit |
-
1989
- 1989-07-24 JP JP1989087286U patent/JP2534140Y2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57187962A (en) * | 1981-05-13 | 1982-11-18 | Matsushita Electric Ind Co Ltd | Surge protector of semiconductor integrated circuit |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006276258A (ja) * | 2005-03-28 | 2006-10-12 | Univ Waseda | 心臓シミュレータ |
Also Published As
Publication number | Publication date |
---|---|
JP2534140Y2 (ja) | 1997-04-30 |
Similar Documents
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |