JPH03220998A - マトリクススイッチ方式 - Google Patents
マトリクススイッチ方式Info
- Publication number
- JPH03220998A JPH03220998A JP1507390A JP1507390A JPH03220998A JP H03220998 A JPH03220998 A JP H03220998A JP 1507390 A JP1507390 A JP 1507390A JP 1507390 A JP1507390 A JP 1507390A JP H03220998 A JPH03220998 A JP H03220998A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase difference
- timing pulse
- data
- separated
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000011159 matrix material Substances 0.000 title claims abstract description 30
- 238000000034 method Methods 0.000 claims description 9
- 238000001514 detection method Methods 0.000 claims description 5
- 238000006243 chemical reaction Methods 0.000 claims 1
- 230000003247 decreasing effect Effects 0.000 abstract 1
- 238000005070 sampling Methods 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 8
- 238000000926 separation method Methods 0.000 description 7
- 238000004891 communication Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 230000002950 deficient Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Landscapes
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野コ
本発明は信号符号化方式を用いたマトリクススイッチ方
式に関し9%に犬用量回線ヲ扱うマトリクススイッチ方
式に関する。
式に関し9%に犬用量回線ヲ扱うマトリクススイッチ方
式に関する。
[従来の技術]
近年、データ通信ネットワークの普及によシ。
ネットワークの信頼性が重要な問題になっておシこのた
めシステムバックアップが重要視されている。例工ば、
データ通信ネットワークが備える回線制御装置が不良と
なった場合、予め用意した・ぐツクアップ用回線制御装
置に切換える必要がある。
めシステムバックアップが重要視されている。例工ば、
データ通信ネットワークが備える回線制御装置が不良と
なった場合、予め用意した・ぐツクアップ用回線制御装
置に切換える必要がある。
また、データ通信ネットワークのデータ伝送装置が不良
となった場合、同様に予め用意した・ぐツクアップデー
タ伝送装置へ切り換える必要がある。
となった場合、同様に予め用意した・ぐツクアップデー
タ伝送装置へ切り換える必要がある。
この際、任意の回線制御装置とデータ伝送装置間のディ
ジタルインタフェースの信号接続/切換を行うマトリク
ススイッチ装置が必要となる。つ1シ、ネットワークが
巨大化している現在、これらの不良(不具合)に迅速に
対応するためには手動によるパッチ接続では間に合わず
、このため、マトリクススイッチ装置の導入が行われて
いる。
ジタルインタフェースの信号接続/切換を行うマトリク
ススイッチ装置が必要となる。つ1シ、ネットワークが
巨大化している現在、これらの不良(不具合)に迅速に
対応するためには手動によるパッチ接続では間に合わず
、このため、マトリクススイッチ装置の導入が行われて
いる。
第4図を参照して、このデータ通信ネットワークでは1
回線制御装置11及び12.マトリクススイッチ装置1
3.及びデータ伝送装置14〜17が備えられており、
データ伝送装置14〜17はそれぞれチャネルCHI〜
CH4に接続されている。この場合、マトリクススイッ
チ装置13では、破線で示す接続が考えられるマ) I
Jクス組合せであシ2例えば、データ伝送装置14が不
良になった場合、マトリクススイッチ装置13で予備で
あるデータ伝送装置17へ切り替えることになる。
回線制御装置11及び12.マトリクススイッチ装置1
3.及びデータ伝送装置14〜17が備えられており、
データ伝送装置14〜17はそれぞれチャネルCHI〜
CH4に接続されている。この場合、マトリクススイッ
チ装置13では、破線で示す接続が考えられるマ) I
Jクス組合せであシ2例えば、データ伝送装置14が不
良になった場合、マトリクススイッチ装置13で予備で
あるデータ伝送装置17へ切り替えることになる。
ところで、マトリクススイッチ装置13にリレーを用い
た場合、メカニカル接点が存在する為。
た場合、メカニカル接点が存在する為。
長期間の信頼性に乏しく、さらに、切替えるチャンネル
数が多くなる場合、そのマトリクスによりリレー接点が
多大になる問題点がある。このため。
数が多くなる場合、そのマトリクスによりリレー接点が
多大になる問題点がある。このため。
現在では、電子式マトリクススイッチ装置が普及してい
る。
る。
電子式マ) IJクススイッチ装置では、入力された入
力信号はディジタル信号に変換され、て、−旦メモリに
蓄えられる。そして出力すべきチャンネルへメモリから
取り出される。なお、このディジタル信号へ変換する際
には9通常多点サンプル符号化方式が用いられている。
力信号はディジタル信号に変換され、て、−旦メモリに
蓄えられる。そして出力すべきチャンネルへメモリから
取り出される。なお、このディジタル信号へ変換する際
には9通常多点サンプル符号化方式が用いられている。
ここで、第4図に、多点サンプル符号化方式の一例を示
す。21は入力された入力信号(データ)を蓄えるデー
タレジスタであう、22はこのデータを多点サンプリン
グする多点サンプリングレジスタである。例えば、入力
信号の一周期’il/16する場合、即ち、16サンプ
ルする場合には、多点サンプリングレジスタ22は16
ビツトのレジスタとなる。23はメモリ及び切替器であ
シ、−旦多点サンプリングレジスタ22がそのサンノリ
ングデータを蓄え1次に希望する回、II!へ出力する
ために用いられる。24.25はともにレジスタであυ
、このレジスタ24及び25によってメモリ及び切替器
23からの蓄積データが復号化されて出力データとして
出力される。
す。21は入力された入力信号(データ)を蓄えるデー
タレジスタであう、22はこのデータを多点サンプリン
グする多点サンプリングレジスタである。例えば、入力
信号の一周期’il/16する場合、即ち、16サンプ
ルする場合には、多点サンプリングレジスタ22は16
ビツトのレジスタとなる。23はメモリ及び切替器であ
シ、−旦多点サンプリングレジスタ22がそのサンノリ
ングデータを蓄え1次に希望する回、II!へ出力する
ために用いられる。24.25はともにレジスタであυ
、このレジスタ24及び25によってメモリ及び切替器
23からの蓄積データが復号化されて出力データとして
出力される。
[発明が解決しようとする問題点]
ところが、従来のマトリクススイッチ装置では。
入力データを多点サンプルしているから、前述のように
16点サンプルする場合、データの情報量が、16倍に
なってし壕う。その結果、メモリ容量等が増加し1回線
規模が増大してし捷うという問題点がある。
16点サンプルする場合、データの情報量が、16倍に
なってし壕う。その結果、メモリ容量等が増加し1回線
規模が増大してし捷うという問題点がある。
つ捷シ、マトリクススイッチ装置への入力が一人力であ
れば、入力データにタイミング同期を取ってデータのス
テータスだけを読み取れば良いが。
れば、入力データにタイミング同期を取ってデータのス
テータスだけを読み取れば良いが。
マトリクススイッチ装置への数百から数千の入力がある
と、各々の異なるタイミング周波数へ同期をとることが
できず、このため、従来のマトリクススイッチ装置では
、タイミング周波数によらない多点サンノリング方式を
採用している。このため上述の問題点が生ずる。
と、各々の異なるタイミング周波数へ同期をとることが
できず、このため、従来のマトリクススイッチ装置では
、タイミング周波数によらない多点サンノリング方式を
採用している。このため上述の問題点が生ずる。
本発明は、マトリクススイッチ装置の内で伝送する情報
量を減少させ、メモリ容量の増加耘よびその読み入れ読
み出し速度を高速化することなく。
量を減少させ、メモリ容量の増加耘よびその読み入れ読
み出し速度を高速化することなく。
大容量のマトリクススイッチ装置を実現することを目的
としている。
としている。
[問題点を解決するための手段]
本発明によるマトリクススイッチ方式では信号符号化方
式を、用いており、入力タイミング周波数スと入力デー
タとを受け、該入力タイミングパルスを基に入力データ
を符号化している。具体的には。
式を、用いており、入力タイミング周波数スと入力デー
タとを受け、該入力タイミングパルスを基に入力データ
を符号化している。具体的には。
前記人力タイミングパルスと内部タイミング周波数スと
の位相差量を検出し、検出された位相差量と1タイミン
グ前の位相差量との差分′f:表す位相差分信号を発生
する位相差検出回路と、前記内部タイミングパルスに対
して前記位相差分信号に応じて決定される位相を持つ所
定タイミングパルスを発生する第一のタイミングパルス
発生回路と、前記入力データを所定タイミングパルスに
同期して読み込み、内部タイミング周波数スに同期して
出、方す、るレジスタ回路と、前記レジスタ回路からの
出力と位相差分信号を受はレジスタ回路の出力値がOの
場合には位相差分信号をその11内部タイミングパルス
に同期して送出し、またレジスタ回路からの出力値が1
の信号の場合には180度の位相量と位相差分信号を加
算した物を送出する情報多重化回路と、前記情報多重化
回路から出力された信号を受信し位相差分信号とデータ
信号に分離して出力する情報分離回路と、前記情報分離
回路より出力された位相差分信号より出力タイミングパ
ルスを発生する第2のタイミングパルス発生回路と、前
記情報分離回路よシ出力されたデータ信号を読み込み、
出力タイミングパルスに同期して出力データを送出する
D型フリッゾフィロッゾ回路と金備えており、これによ
って入力データを符号化し、入力データの情報圧縮を行
うことによシ大容量のマトリクススイッチ装置グが行っ
ている。
の位相差量を検出し、検出された位相差量と1タイミン
グ前の位相差量との差分′f:表す位相差分信号を発生
する位相差検出回路と、前記内部タイミングパルスに対
して前記位相差分信号に応じて決定される位相を持つ所
定タイミングパルスを発生する第一のタイミングパルス
発生回路と、前記入力データを所定タイミングパルスに
同期して読み込み、内部タイミング周波数スに同期して
出、方す、るレジスタ回路と、前記レジスタ回路からの
出力と位相差分信号を受はレジスタ回路の出力値がOの
場合には位相差分信号をその11内部タイミングパルス
に同期して送出し、またレジスタ回路からの出力値が1
の信号の場合には180度の位相量と位相差分信号を加
算した物を送出する情報多重化回路と、前記情報多重化
回路から出力された信号を受信し位相差分信号とデータ
信号に分離して出力する情報分離回路と、前記情報分離
回路より出力された位相差分信号より出力タイミングパ
ルスを発生する第2のタイミングパルス発生回路と、前
記情報分離回路よシ出力されたデータ信号を読み込み、
出力タイミングパルスに同期して出力データを送出する
D型フリッゾフィロッゾ回路と金備えており、これによ
って入力データを符号化し、入力データの情報圧縮を行
うことによシ大容量のマトリクススイッチ装置グが行っ
ている。
[実施例]
以下本発明について実施例によって説明する。
第1図を参照して、マトリクススイッチ装置に人力デー
タとともに入力された入力タイミングパルスaは内部タ
イミングパルスCと位相差検出回路lに釦いて比較され
2位相差量が検出される。
タとともに入力された入力タイミングパルスaは内部タ
イミングパルスCと位相差検出回路lに釦いて比較され
2位相差量が検出される。
そして9例えば、4ビツト(16段階)の値に変換され
る。この位相差量はメモリ(図示せず)に蓄えられた内
部タイミングパルスCの1タイミング前の位相差量と比
較され、その差分が求められる。この差分は、情報多重
化回路4へ位相差分信号として送出される。具体的には
、−周期を16段階に分けて、4ビツトで表す、但し2
位相差分量は最大半周期(180度)捷でとする。
る。この位相差量はメモリ(図示せず)に蓄えられた内
部タイミングパルスCの1タイミング前の位相差量と比
較され、その差分が求められる。この差分は、情報多重
化回路4へ位相差分信号として送出される。具体的には
、−周期を16段階に分けて、4ビツトで表す、但し2
位相差分量は最大半周期(180度)捷でとする。
第1のタイミングパルス発生回路2は位相差検出回路1
からの位相差分信号を受け、内部タイミング・ゼルスC
に対して所定の位相差を持つ所定タイミングパルスを生
成してレジスタ回路3へ出力する。
からの位相差分信号を受け、内部タイミング・ゼルスC
に対して所定の位相差を持つ所定タイミングパルスを生
成してレジスタ回路3へ出力する。
レジスタ回路3は上述の所定タイミングパルスに従い入
力データを読み込み、内部タイミングパルスCに同期し
て情報多重化回路4ヘデータ信号を出力する。
力データを読み込み、内部タイミングパルスCに同期し
て情報多重化回路4ヘデータ信号を出力する。
第2図も参照して、情報多重化回路4は、アンドケート
31,180度位相量発生回路32.及び加算器33を
備えている。レジスタ回路3からのデータ信号dはアン
ドr−)31に与えられる。
31,180度位相量発生回路32.及び加算器33を
備えている。レジスタ回路3からのデータ信号dはアン
ドr−)31に与えられる。
データ信号dがOの場合、アンドゲートからは0が出力
され、その結果、加算器33からは位相差分信号がデー
タ信号eとして内部タイミングパルスCに同期して受信
側に切替部を介して送出される。一方、データ信号dの
値が1の場合にはアンドゲート31から180度位相量
が出力され、加算器33で位相差分信号に180度位相
量が加算され、この加算信号(データ信号e)が内部タ
イミングパルスに同期して受信側に切替部を介して送出
される。
され、その結果、加算器33からは位相差分信号がデー
タ信号eとして内部タイミングパルスCに同期して受信
側に切替部を介して送出される。一方、データ信号dの
値が1の場合にはアンドゲート31から180度位相量
が出力され、加算器33で位相差分信号に180度位相
量が加算され、この加算信号(データ信号e)が内部タ
イミングパルスに同期して受信側に切替部を介して送出
される。
第1図及び第3図を参照して、データ信号eは情報分離
回路5に与えられる。情報分離回路5は。
回路5に与えられる。情報分離回路5は。
180度位相量発生回路34.減算器351選択回路3
6.及び判定回路37を備えている。判定部37では1
80度位相量とデータ信号eとを比較し、データ信号e
と180度位相量との位相差が180度以上の場合には
値が1のデータ信号fをD型フリップフィロツブ回路7
へ送出する。この時2選択回路36は1判定回路37に
制御されて、減算器35からの出力信号、つ1す、デー
タ信号eから180度位相量を減算した信号を選択し1
位相差信号iとして第2のタイミングパルス発生回路6
に送出する。
6.及び判定回路37を備えている。判定部37では1
80度位相量とデータ信号eとを比較し、データ信号e
と180度位相量との位相差が180度以上の場合には
値が1のデータ信号fをD型フリップフィロツブ回路7
へ送出する。この時2選択回路36は1判定回路37に
制御されて、減算器35からの出力信号、つ1す、デー
タ信号eから180度位相量を減算した信号を選択し1
位相差信号iとして第2のタイミングパルス発生回路6
に送出する。
一方9判定部37での比較結果が180度未満の場合に
は9判定部37は値がOのデータ信号fiD型フリップ
フィロツブ回路7へ送出し1選択回路36はデータ信号
eを選択し1位相差信号iとして第2のタイミングパル
ス発生回路6へ送出する。
は9判定部37は値がOのデータ信号fiD型フリップ
フィロツブ回路7へ送出し1選択回路36はデータ信号
eを選択し1位相差信号iとして第2のタイミングパル
ス発生回路6へ送出する。
タイミングパルス発生回路6では4ビット単位で位相差
分信号iを復号し内部タイミング・e)レスCに対して
所定の位相差を持った出力タイミングノぞルスgを発生
する。
分信号iを復号し内部タイミング・e)レスCに対して
所定の位相差を持った出力タイミングノぞルスgを発生
する。
D型フリップフィロツブ回路7は第2のタイミングパル
ス発生回路6の発生するタイミングiJ?ルスに同期し
て、データ信号fを出力データhとして送出する。
ス発生回路6の発生するタイミングiJ?ルスに同期し
て、データ信号fを出力データhとして送出する。
[発明の効果]
以上説明したように本発明では、入力タイミングパルス
と内部タイミング・ソルスとの位相差情報と、入力デー
タ値と180度位相量との論理積を取った信号を加算し
伝送しているから、つ咬り。
と内部タイミング・ソルスとの位相差情報と、入力デー
タ値と180度位相量との論理積を取った信号を加算し
伝送しているから、つ咬り。
多点サンプリング方式を用いていないから、マトリクス
スイッチ装置内での伝送情報量を減少させ。
スイッチ装置内での伝送情報量を減少させ。
マトリクススイッチ装置におけるメモリ等の回路規模を
低減できる効果がある。
低減できる効果がある。
第1図は本発明の一実施例を示すブロック図。
第2図および第3図はそれぞれ情報分離回路釦よび情報
分離回路の構成例を示す図、第4図は従来のマトリクス
スイッチ装置の適用例ヲ示す図。 第5図は従来の多点サンプリング符号化方式を説明する
ためのブロック図である。 lは位相差量検出回路、2は第1のタイミング/4’
)vス発生回路、3はレジスタ回路、4は情報多重化回
路、5は情報分離回路、6は第2のタイミングパルス発
生回路、7はDaフリツフフイロツプ回路、11.12
は回線制御装置、13はマトリクススイッチ装置、14
,15,16,17はデータ伝送装置、21.24,2
5はデータレジスタ回路、22は多点サンプリングレジ
スタ回路t23はメモリおよび切替器。 第4図 j 第 図 第 2 図 第 図
分離回路の構成例を示す図、第4図は従来のマトリクス
スイッチ装置の適用例ヲ示す図。 第5図は従来の多点サンプリング符号化方式を説明する
ためのブロック図である。 lは位相差量検出回路、2は第1のタイミング/4’
)vス発生回路、3はレジスタ回路、4は情報多重化回
路、5は情報分離回路、6は第2のタイミングパルス発
生回路、7はDaフリツフフイロツプ回路、11.12
は回線制御装置、13はマトリクススイッチ装置、14
,15,16,17はデータ伝送装置、21.24,2
5はデータレジスタ回路、22は多点サンプリングレジ
スタ回路t23はメモリおよび切替器。 第4図 j 第 図 第 2 図 第 図
Claims (1)
- 【特許請求の範囲】 1、入力タイミングパルスと入力データとを受け、該入
力タイミングパルスに応じて前記入力データを符号化す
るマトリクススイッチ方式において、前記入力タイミン
グパルスと内部タイミングパルスとの位相差量を所定の
タイミング毎に検出して位相差量間の位相差分信号を生
成する位相差検出手段と、前記入力データをデータ信号
として前記入力タイミングパルスに同期して書き込み、
前記内部タイミングパルスに同期して読み出し信号とし
て出力するレジスタ手段と、前記読み出し信号及び前記
位相差分信号を受け、前記位相差分信号と180度位相
量とを加算した加算信号を選択的に生成し、前記読み出
し信号の論理値に応じて前記位相差分信号及び前記加算
信号を選択的に情報信号として送出する情報多重化手段
と、前記情報信号を受け、該情報信号を前記データ信号
と前記位相差分信号に分離して分離データ信号及び分離
位相差分信号として出力する情報分離手段と前記分離位
相差分信号を受け、該分離位相差分信号に基づいて出力
タイミングパルスを生成するタイミングパルス生成手段
と、前記分離データ信号を読み込み、前記出力タイミン
グパルスに同期して前記分離データ信号を読み出して前
記出力データとして送出するフリップフロップ手段とを
有することを特徴とするマトリクススイッチ方式。 2、特許請求の範囲第1項の記載において、さらに、前
記位相差分信号に応じて前記内部タイミングパルスを変
換して変換内部タイミングパルスを生成する予備のタイ
ミングパルス生成手段が備えられており、該変換内部タ
イミングパルスを前記レジスタ手段に前記入力タイミン
グパルスとして与えるようにしたことを特徴とするマト
リクススイッチ方式。3、特許請求の範囲第1項の記載
において、前記情報分離手段は、前記情報信号と前記1
80度位相量とを比較してその位相差に応じて1或いは
0を前記分離データ信号として出力する判定手段と、前
記情報信号から前記180度位相量を減算して減算信号
を出力する減算手段と、前記分離データ信号が1の際前
記減算信号を選択して前記分離位相差分信号として出力
し、前記分離データ信号が0の際前記位相差分信号を選
択して前記分離位相差分信号として出力する選択手段と
を有することを特徴とするマトリクススイッチ方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015073A JP2987862B2 (ja) | 1990-01-26 | 1990-01-26 | マトリクススイッチ方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015073A JP2987862B2 (ja) | 1990-01-26 | 1990-01-26 | マトリクススイッチ方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03220998A true JPH03220998A (ja) | 1991-09-30 |
JP2987862B2 JP2987862B2 (ja) | 1999-12-06 |
Family
ID=11878681
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015073A Expired - Lifetime JP2987862B2 (ja) | 1990-01-26 | 1990-01-26 | マトリクススイッチ方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2987862B2 (ja) |
-
1990
- 1990-01-26 JP JP2015073A patent/JP2987862B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2987862B2 (ja) | 1999-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4276544A (en) | Code converting circuits | |
US4215369A (en) | Digital transmission system for television video signals | |
EP0385317B1 (en) | Signal processing device | |
US4216460A (en) | Transmission and/or recording of digital signals | |
US3071727A (en) | Bandwidth reduction system | |
JPH046289B2 (ja) | ||
JPS61237520A (ja) | データ処理装置 | |
CA1291822C (en) | Method and apparatus for processing an image signal | |
JPS6320075B2 (ja) | ||
JPH03220998A (ja) | マトリクススイッチ方式 | |
US7170431B2 (en) | Data transmitting circuit and method based on differential value data encoding | |
EP0502708A1 (en) | Muse signal digital recording/reproducing apparatus and operating method thereof | |
US7292667B1 (en) | Method and system for transmitting synchronization information with data | |
JPH03234138A (ja) | マトリクス・スイッチング装置 | |
JPH0237738B2 (ja) | ||
JPS6320074B2 (ja) | ||
JPS6016772B2 (ja) | 信号伝送方式 | |
JP2785823B2 (ja) | テレビジョン信号の高能率符号化装置及び方法、並びに復号装置及び方法 | |
US5361066A (en) | Data processing device using data correlation | |
JP2653528B2 (ja) | Adpcm符号・復号器 | |
KR20000014911A (ko) | 줄길이 복호 시스템의 오류 검출 장치 | |
KR20010057816A (ko) | 에이티엠 셀 처리기 사이의 직렬 접속 장치 | |
JPS61247139A (ja) | デ−タ伝送方法 | |
JPH0622287A (ja) | 映像信号多重伝送装置 | |
JPS6156679B2 (ja) |