JPH03207219A - アナログ回路用雑音低減回路装置 - Google Patents
アナログ回路用雑音低減回路装置Info
- Publication number
- JPH03207219A JPH03207219A JP2124317A JP12431790A JPH03207219A JP H03207219 A JPH03207219 A JP H03207219A JP 2124317 A JP2124317 A JP 2124317A JP 12431790 A JP12431790 A JP 12431790A JP H03207219 A JPH03207219 A JP H03207219A
- Authority
- JP
- Japan
- Prior art keywords
- linear
- circuit
- ground
- input
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000001627 detrimental effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/42—Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
- H02M1/4208—Arrangements for improving power factor of AC input
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/0046—Arrangements for measuring currents or voltages or for indicating presence or sign thereof characterised by a specific application or detail not covered by any other subgroup of G01R19/00
- G01R19/0053—Noise discrimination; Analog sampling; Measuring transients
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Direct Current Feeding And Distribution (AREA)
- Networks Using Active Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、線形回路のための雑音低減技術の分野に関す
る。本発明は特に、線形集積回路のための入力回路の装
置に関する。
る。本発明は特に、線形集積回路のための入力回路の装
置に関する。
先行技術での線形回路のための入力回路装置は、通常、
回路が動作できるレベルに電圧を変換する電圧分割抵抗
器ネットワークから成る。供給電力は、第1図に示す先
行技術のように力草制御装置を用いて補正、制御される
.電源電圧値は、電圧分割抵抗器ネットワークを通じて
、集積回路(IC)を破壊しないようなレベルにまで低
減される。第1図の回路において、波高値127■から
380Vまでの整流電源電圧は、整流電源電圧と入力ビ
ンとの間に結合された650kΩの抵抗器R1と、入力
ビンとシステム接地10との間に結合された2kΩの抵
抗器R2とから成る、電圧分割抵抗器ネットワークを通
じて、ICに結合されている。ICへの入力信号は電圧
である。IC中の入力回路は電圧信号を受け取るための
回路である。電圧バツファ18は、電圧信号を受け取る
ために入力ビン12に結合されている。電圧バッファ1
8は、電流制限抵抗器R20と直列になっている。抵抗
器R20はまた、ダイオードD1のアノードと、バイボ
ーラNPN トランジスタT1のベースにも結合されて
いる。ダイオードD1は、トランジスタT1のベース及
びエミツタ回路に並列に結合されている。ダイオードD
1のカソードとトランジスタT1のエミツタは、IC接
地16に接続されている。IC接地16は、IC接地ビ
ン14を通じてシステム接地10に接続されている。
回路が動作できるレベルに電圧を変換する電圧分割抵抗
器ネットワークから成る。供給電力は、第1図に示す先
行技術のように力草制御装置を用いて補正、制御される
.電源電圧値は、電圧分割抵抗器ネットワークを通じて
、集積回路(IC)を破壊しないようなレベルにまで低
減される。第1図の回路において、波高値127■から
380Vまでの整流電源電圧は、整流電源電圧と入力ビ
ンとの間に結合された650kΩの抵抗器R1と、入力
ビンとシステム接地10との間に結合された2kΩの抵
抗器R2とから成る、電圧分割抵抗器ネットワークを通
じて、ICに結合されている。ICへの入力信号は電圧
である。IC中の入力回路は電圧信号を受け取るための
回路である。電圧バツファ18は、電圧信号を受け取る
ために入力ビン12に結合されている。電圧バッファ1
8は、電流制限抵抗器R20と直列になっている。抵抗
器R20はまた、ダイオードD1のアノードと、バイボ
ーラNPN トランジスタT1のベースにも結合されて
いる。ダイオードD1は、トランジスタT1のベース及
びエミツタ回路に並列に結合されている。ダイオードD
1のカソードとトランジスタT1のエミツタは、IC接
地16に接続されている。IC接地16は、IC接地ビ
ン14を通じてシステム接地10に接続されている。
IC接地ビンl4とシステム接地10の間に入り込む雑
音は総て、ICの内部接地バス16上での変動を引き起
こす。このような内部接地バス16上での変動は、力率
制御装置の正確な電力制御能力に有害な影響を与える。
音は総て、ICの内部接地バス16上での変動を引き起
こす。このような内部接地バス16上での変動は、力率
制御装置の正確な電力制御能力に有害な影響を与える。
典型的な電源装置に関して、電圧範囲は、波高値127
vから380Vまでか、若しくは、約90Vから270
Vまでの交流である。
vから380Vまでか、若しくは、約90Vから270
Vまでの交流である。
ICへの入力電圧範囲は、約0.4Vから1、2vまで
である。したがって、システム接地に20mVの雑音が
あれば、入力電圧にとって5%乃至1.6%というよう
な大きな割合となる。システム接地上に生じる雑音につ
いて、線形ICの動作への影響を低減するための回路が
必要である。
である。したがって、システム接地に20mVの雑音が
あれば、入力電圧にとって5%乃至1.6%というよう
な大きな割合となる。システム接地上に生じる雑音につ
いて、線形ICの動作への影響を低減するための回路が
必要である。
本発明は、システム接地を具える線形装置からの回路接
地を持つ線形回路に対する入力回路装置に関する。この
装置は、電流制限入力インピーダンスに結合される線形
入力信号を有する。この電流制限入力インピーダンスは
、システム接地には結合されていない。線形入力回路は
、低減入力信号を受け取るように結合されており、接地
回路に結合されている。したがって、この線形入力回路
へのアナログ入力信号は、電流信号であって電圧信号で
はない。システム接地とIC接地との間に20mVの雑
音源があれば、ICに対して波高値電圧20mV、すな
わち、交流127vにツイテハ約0.0078%、交流
380Vについては0.0052%の電流変化を生じる
。このように、入力信号は、ほぼ接地雑音から切り離さ
れる。
地を持つ線形回路に対する入力回路装置に関する。この
装置は、電流制限入力インピーダンスに結合される線形
入力信号を有する。この電流制限入力インピーダンスは
、システム接地には結合されていない。線形入力回路は
、低減入力信号を受け取るように結合されており、接地
回路に結合されている。したがって、この線形入力回路
へのアナログ入力信号は、電流信号であって電圧信号で
はない。システム接地とIC接地との間に20mVの雑
音源があれば、ICに対して波高値電圧20mV、すな
わち、交流127vにツイテハ約0.0078%、交流
380Vについては0.0052%の電流変化を生じる
。このように、入力信号は、ほぼ接地雑音から切り離さ
れる。
本発明は、線形回路のための入力回路装置である。この
装置によって、外部接地回路と内部接地回絡との間に結
合される雑音の影響を低減する。この改善は、電流入力
を利用することによって達成される。対照的に、伝統的
な線形回路では、電圧分割ネットワークで比率を決めら
れた電圧入力を利用している。
装置によって、外部接地回路と内部接地回絡との間に結
合される雑音の影響を低減する。この改善は、電流入力
を利用することによって達成される。対照的に、伝統的
な線形回路では、電圧分割ネットワークで比率を決めら
れた電圧入力を利用している。
アナログ回路の入力にアナログ信号が与えられる。この
入力は電流入力である。電流信号の値を回路が処理でき
るレベルにまで低減するために、電流制限インピーダン
スを電流入力に直列に配置する。
入力は電流入力である。電流信号の値を回路が処理でき
るレベルにまで低減するために、電流制限インピーダン
スを電流入力に直列に配置する。
第2図に示す本発明の好ましい実施例の回路は、力率制
御装置用Ic、PFCである。
御装置用Ic、PFCである。
本発明の好ましい実施例の力率制御装置は、マイクロ・
リニア(Micro Linear)社のML4812
型である。この回路と応用例については、1989年6
月発行のマイクロ・リニア社の資料に叙述されている。
リニア(Micro Linear)社のML4812
型である。この回路と応用例については、1989年6
月発行のマイクロ・リニア社の資料に叙述されている。
この回路については、1989年5月のフロリダ州ネー
ブルスでの高周波電力変換会議(High Frequ
−ency Powsr Conversion Co
nference at Na−ples, Flor
ida)の会議録にも叙述されている。
ブルスでの高周波電力変換会議(High Frequ
−ency Powsr Conversion Co
nference at Na−ples, Flor
ida)の会議録にも叙述されている。
この回路はアナログ入力ビン12を有する。
入力ダイオードD1のアノードとNPNトランジスタT
1のベースは、入力ビン12に結合されている。ダイ才
一ドD1のカソードとトランジスタT1のエミツタは、
IC内部接地16に結合されている。IC内部接地16
は、ICビンl4を通じてシステム接地10に接続され
ている。
1のベースは、入力ビン12に結合されている。ダイ才
一ドD1のカソードとトランジスタT1のエミツタは、
IC内部接地16に結合されている。IC内部接地16
は、ICビンl4を通じてシステム接地10に接続され
ている。
本発明の好ましい実施例の回路は、90Vから270V
までの範囲の標準的な交流で動作するように意図されて
いる。このように、この入力装置を用いる力車制御装置
は、米国、及びヨーロッパでの使用に理想的に適する。
までの範囲の標準的な交流で動作するように意図されて
いる。このように、この入力装置を用いる力車制御装置
は、米国、及びヨーロッパでの使用に理想的に適する。
820Ωの抵抗器R3は、整流電源信号とICの入力ビ
ン12との間に直列に接続されている。入力信号I.ヨ
は、システム接地10又はIC接地l6の何れにも接続
されていない。
ン12との間に直列に接続されている。入力信号I.ヨ
は、システム接地10又はIC接地l6の何れにも接続
されていない。
かくして、アナログ信号線上の雑音の影響は著しく低減
される。
される。
第1図は、先行技術での線形ICに対する入力回路を示
す。 第2図は、本発明での線形ICに対する入力回路を示す
。 システム接地 10人カビン
12IC接地ビン IC接地 入力信号 ダイオード 抵抗器 抵抗器 トランジスタ 1 4 16 I!口 D1 RI R 2 T1
す。 第2図は、本発明での線形ICに対する入力回路を示す
。 システム接地 10人カビン
12IC接地ビン IC接地 入力信号 ダイオード 抵抗器 抵抗器 トランジスタ 1 4 16 I!口 D1 RI R 2 T1
Claims (4)
- (1)a、第1の接地を有する第1の線形回路と、 b、線形信号を前記第1線形回路から受け取るべく直列
に結合され、更に、前記第1接地に接続されていない抵
抗器である、低減線形信号を形成するための電流制限入
力インピーダンスと、 c、第2の接地と、前記低減線形信号を前記電流制限入
力インピーダンスから受け取るべく結合された入力回路
とを有する、第2の線形回路 とから成る線形回路装置。 - (2)入力回路が、アノードを有するダイオードと、前
記電流制限入力インピーダンスに結合されたベースを有
するNPNトランジスタとから成り、該ダイオードのカ
ソードと該トランジスタのエミッタとが前記第2接地に
結合されている、請求項1記載の線形回路装置。 - (3)a、第1の接地を有する第1の線形回路と、 b、電流信号である線形信号を前記第1の線形回路から
受け取るべく直列に結合された、低減線形信号を形成す
るための電流制限入力インピーダンスと、 c、第2の接地と、前記低減線形信号を前記電流制限入
力インピーダンスから受け取るべく結合された入力回路
とを有する、第2の線形回路 とから成る線形回路装置。 - (4)a、第1の接地を有する第1の線形回路と、 b、前記第1接地又は第2の接地にある雑音からほぼ切
り離されている線形信号を前記第1線形回路から受け取
るべく直列に結合された、低減線形信号を形成するため
の電流制限入力インピーダンスと、 c、前記第2接地と、前記低減線形信号を前記電流制限
入力インピーダンスから受け取るべく結合された入力回
路とを有する、第2の線形回路 とから成る線形回路装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US406776 | 1989-09-13 | ||
US07/406,776 US4964026A (en) | 1989-09-13 | 1989-09-13 | Noise reduction technique for PWM controllers |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03207219A true JPH03207219A (ja) | 1991-09-10 |
JP2619299B2 JP2619299B2 (ja) | 1997-06-11 |
Family
ID=23609415
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2124317A Expired - Lifetime JP2619299B2 (ja) | 1989-09-13 | 1990-05-16 | アナログ回路用雑音低減回路装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4964026A (ja) |
JP (1) | JP2619299B2 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6344980B1 (en) | 1999-01-14 | 2002-02-05 | Fairchild Semiconductor Corporation | Universal pulse width modulating power converter |
US8785816B2 (en) | 2004-07-13 | 2014-07-22 | Lincoln Global, Inc. | Three stage power source for electric arc welding |
US9956639B2 (en) | 2005-02-07 | 2018-05-01 | Lincoln Global, Inc | Modular power source for electric ARC welding and output chopper |
US8581147B2 (en) | 2005-03-24 | 2013-11-12 | Lincoln Global, Inc. | Three stage power source for electric ARC welding |
US8269141B2 (en) | 2004-07-13 | 2012-09-18 | Lincoln Global, Inc. | Power source for electric arc welding |
US9855620B2 (en) | 2005-02-07 | 2018-01-02 | Lincoln Global, Inc. | Welding system and method of welding |
US9647555B2 (en) | 2005-04-08 | 2017-05-09 | Lincoln Global, Inc. | Chopper output stage for arc welder power source |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4672300A (en) * | 1985-03-29 | 1987-06-09 | Braydon Corporation | Direct current power supply using current amplitude modulation |
US4755922A (en) * | 1987-03-26 | 1988-07-05 | Xerox Corporation | DC to DC converter for ethernet transceiver |
US4737853A (en) * | 1987-04-30 | 1988-04-12 | Rca Corporation | Suppression circuit for video |
US4791546A (en) * | 1987-12-23 | 1988-12-13 | Dci Technology | Voltage regulator circuit |
US4794508A (en) * | 1987-12-23 | 1988-12-27 | Dci Technology | PWM control circuit for a non-symmetrical switching power supply |
-
1989
- 1989-09-13 US US07/406,776 patent/US4964026A/en not_active Expired - Lifetime
-
1990
- 1990-05-16 JP JP2124317A patent/JP2619299B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2619299B2 (ja) | 1997-06-11 |
US4964026A (en) | 1990-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4941080A (en) | Full wave rectifier circuit | |
US4716356A (en) | JFET pinch off voltage proportional reference current generating circuit | |
JPH03207219A (ja) | アナログ回路用雑音低減回路装置 | |
US4319094A (en) | Three-terminal power supply circuit for telephone set | |
US20030048008A1 (en) | Current-limiting logic interface circuit | |
EP0391055A3 (en) | Output stage for an operational amplifier | |
JPH077337A (ja) | 両極性電圧/電流変換回路 | |
US4896058A (en) | TTL circuit having ramped current output | |
JPS6267466A (ja) | 増幅器の出力表示回路 | |
CA1116704A (en) | Precision rectifier circuit | |
JPH0321082Y2 (ja) | ||
JPH0989944A (ja) | ウインドーコンパレータ | |
JPH08139542A (ja) | 半導体電力増幅器 | |
JPH0641381Y2 (ja) | 電流制限形帰還増幅回路 | |
JP2865042B2 (ja) | 定電流源回路 | |
JP3221058B2 (ja) | 整流回路 | |
JP3774313B2 (ja) | プシュプル型高速高圧電源装置 | |
WO1998028840A3 (en) | Amplifier with improved output voltage swing | |
KR940002237Y1 (ko) | 히스테리시스를 갖는 커런트 모드 비교기 | |
JPH02203616A (ja) | Eclバイアス回路 | |
JP2679139B2 (ja) | 送信回路 | |
SU1086418A1 (ru) | Формирователь импульсов | |
JP2789926B2 (ja) | 全波整流回路 | |
JPH0474017A (ja) | レベルシフト回路 | |
EP1197825A3 (de) | Integrierte Schaltung mit Schaltungsstellen mit unterschiedlicher Versorgungsspannung |