SU1086418A1 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU1086418A1 SU1086418A1 SU823473367A SU3473367A SU1086418A1 SU 1086418 A1 SU1086418 A1 SU 1086418A1 SU 823473367 A SU823473367 A SU 823473367A SU 3473367 A SU3473367 A SU 3473367A SU 1086418 A1 SU1086418 A1 SU 1086418A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- output
- resistor
- emitter
- base
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ , сопержаший первый и второй транзисторы, источник опорного нагф женн , первый и второй резисторы, причем первый вывоц первого резистора соецпнен с первой шиной питани , о т и и ч а -ю щ и и с тем, что, с цепью уменьшени искажений формы выкоцныдс импупьсоВ в него ввецены третий тр 1нзистор и циоц, аноц Которого соецинен с эмиттером третьего транзистора и вл етс выходом формировател , катоц циоца соединен с вторым вывоас м первого резистора, базой второго транзистора , эмиттером первого транзистора и вл етс управл ющим . входом формировател , база первого транзистора соединена с выходом источника опорного напр жени , коллектор первого транзистора соединен с первым вьюоцом второго резистора и второй шиной ш тани , второй вывод второго резистора соединен с базой третьего транзистора и эмиттером второго транзистора, коплек- If тор которого соединен с первой швной. питани , коллектор третьего транзистора соединен с третьей шиной питани . (6 00 о 4 00
Description
Изобретение относитс к эпектротехн ке и эпектронике и может быть использовано цп регулировки энергопотреблени устройствами, периоаически нахоц щимис в режимах Работа и Ожица- ние. Известен формирователь импульсов, состо щий из интегральных микросхем (ИМС) типа К17ОААЗ 1 Нецостатком этого устройства вл н етс необхоцимость использовани трех источников стабилизированного напр н жени , потребление энергии в режиме Ожидание, невозможность обеспечить малый цикл обращени при использоваНИИ его цл регулировки электропитани в ПЗУ на ИМС с открытым коллектором Известен формирователь импульсов, содержащий ива ключа, выхоцы которых объецинены и поцключаютс к выводу питани устройства, в котором регулируетс энергопотребление J . Недостатком такого устройства вл етс большой расход мощности в режиме Ожидание, когда подаетс , хот и пониженное, напр жение питани . Наиболее близким к предлагаемому по техническому решению вл етс формирователь импульсов, содержащий два ключевых транзистора, два резистора и источник опорного напр жени Сз . Недостатком известаого устройства вл етс невозможность обеспечить мапый цикд: обращени при регулировке электропитани в посто нных запоминаю щих устройствах (ПЗУ) на ИМС, выходы котЬрых организованы по типу открытого коппектора. Длительность периода восстановлени сигнала на выходе кода числа ИМС ПЗУ св зана с тем, что пос отключени выходного ключевого транзистора спад импульса электропитани принудительно не формируетс и наличие емкостной состав П5пощей в нагрузке не позвол ет быстро снизить амплитуду до значени , обеспечивающего отключение внутренних узлов у ИМС ПЗУ. . I Цель изобретени - уменьшение иска жений формы выходных импульсов. Поставленна цель достигаетс тем, что в формирователь импульсов, содерж щий первый и второй транзисторы, источник опорного напр жени , первый и второй резисторы, причем .первый вывод первого резистора соединен с первой ши ной питани , введены третий транзистор В диод, аноп которого соединен с эмиттером третьего транзистора и вл етс выходом формировател , катод диода соединен с вторым выводом первого резистора, эмиттером первого транзистора , базой второго транзистора соединена с выходом источника опорного напр$ жени , коллектор первого транзистора соединен с первым выводом второго резистора и второй шиной питани , второй вывод второго резистора соединен с базой третьего транзистора и эмиттером второго транзистора, коллектор которого соединен р первой шиной питани , коллектор третьего транзистора соединен с третьей шиной питани . На фиг. 1 представлена принципиальна схема формировател импульсов; на фиг. 2 - временные диаграммы работы формировател . . Формирователь содержит первый транзистор 1, база которого соединена с выходом источника 2 опорного напр ж&. ни , эмиттер первого транзистора 1 соединён с входом 3 устройства, катодом диода 4, базой второго транзистора 5, через первый резистор 6 о первой шицой питани 7 и коллектором второго транзистора 5, эмиттер которого соединен с базой.третьего транзистора 8 и через второй резистор 9 с второй шиной питани 10, соединенной также с коллектором первого транзистора 1. Коллектор третьего транзистора 8 со&динен с третьейшиной питани 11, а эмиттер - с анодом диода 4 и вл егс выходом 12 устройства, который подключаетс к выводу питани ПЗУ 13 на ИМС, выхода кода числа которого 5шп етс выходом ПЗУ 14 и через р&зистор 15 соединен с шиной пита ни 16 (+5В). Формирователь импульсов работает следующим образом. На первую 7 шину питани подаетс стабилизированное напр жение, на третью 11 шину - выпр мленное или стабилизированное напр жение. Втора 10 шина питани заземл етс . На вход 3 устройства подаетс , например от эле мента с открытьгм коллектором импульс напр жени . Стабилизированное напр жение от источника 2 через эмиттерный повторитель 1, усилительный транзистор 5 поступает на базу регулирующего транзистора 8, обеспечива на выходе 12 , импульс напр жени требуемой амплитуды . Диод 4 закрыт разницей напр жени между базой транзистора 5 и эмиттером традзистора 8. После сн ти импульса
со входа 3 транзисторы 5 и 8 закрываютс , а напр жение на выходе 12 специт за изменением входного напр жени через диод 4. Поспе окончани импур-ьса остаточное напр жение на выходе 12 не превосходит падени напр жени на дводе 4 и открытом переходе . управл ющего ключа на входе 3. В р&зупьтате спад выходного импульса на
выходе 12 не имеет данного и полного фронта и почти полностью повтор ет входной сигнал. Это обеспечивает быстрое восстановление «Лсгнала на выходе 14 кода ИМС ПЗУ 13.
Использование предложенного устройства позвол ет, в 3-3,5 раза увепвчить частоту обращени к ГОУ.
Фиг.г
Claims (1)
- ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий первый и второй транзисторы, источник опорного напряжения, первый и второй резисторы, причем питания, коллектор третьего транзистопервый вывод первого резистора соеци- ра соединен с третьей шиной питания.нен с первой шиной питания, о т л и — ч а ю щ и й с я тем, что, с цепью уменьшения искажений формы выходных импульсов, в него введены третий транзистор и диод, анод которого соединен с эмиттером третьего транзистора и является выходом формирователя, катод диода соединен с вторым выводом первого резистора, базой второго транзистора, эмиттером первого транзистора и является управляющим . входом формирователя, база первого транзистора соединена с выходом источника опорного напряжения, коллектор первого транзистора соединен с первым выводом · второго резистора и второй шиной п№~ § тания, второй вывод второго резистора соединен с базой третьего транзистора и эмиттером второго транзистора, коллектор которого соединен с первой шиной.4*
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823473367A SU1086418A1 (ru) | 1982-07-23 | 1982-07-23 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823473367A SU1086418A1 (ru) | 1982-07-23 | 1982-07-23 | Формирователь импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1086418A1 true SU1086418A1 (ru) | 1984-04-15 |
Family
ID=21023357
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823473367A SU1086418A1 (ru) | 1982-07-23 | 1982-07-23 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1086418A1 (ru) |
-
1982
- 1982-07-23 SU SU823473367A patent/SU1086418A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Акинфиев А. Б. и цр. Посто нные запоминающие устройства на микросхемак К 155РЕЗ.- Электронна про, мышпенность, 1979, Ма 3, с. 23-25. 2.Патент ЧССР Ms 163329, кш 2ia37/OO, 1976. 3.Авторское свицетепьство СССР № 502500, кп. Н 03 К 17/6О, 1976, * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5632758A (en) | Substrate bias generating circuit | |
JPS57106227A (en) | Buffer circuit | |
CN116015061A (zh) | 一种斜坡补偿电路、生成斜波补偿信号的方法及电子芯片 | |
GB1491059A (en) | Voltage level conversion circuit | |
TW357452B (en) | Semiconductor device having an input buffer circuit with low power consumption | |
US5083043A (en) | Voltage control circuit for a semiconductor apparatus capable of controlling an output voltage | |
EP0644655A4 (en) | TIMED CIRCUIT. | |
KR940008254A (ko) | 전원 종속 입력 버퍼 | |
SU1086418A1 (ru) | Формирователь импульсов | |
JPS54148464A (en) | Pulse generating circuit | |
JPS6477314A (en) | Semiconductor circuit | |
JPS6413809A (en) | Semiconductor device | |
JPS56169285A (en) | Pulsed electric power circuit | |
KR930006692Y1 (ko) | 쇼트키 다이오드를 이용한 스위칭 시간 단축회로 | |
JPS5735422A (en) | Semiconductor circuit | |
JPS647719A (en) | Transmitting power control circuit | |
KR910004078Y1 (ko) | 2전원 출력 선택 회로 | |
SU1527707A1 (ru) | Генератор импульсов | |
SU1677875A1 (ru) | Выходной каскад генератора кадровой развертки | |
SU953710A2 (ru) | Формирователь импульсов | |
JPS55117918A (en) | Exciting power supply circuit of electromagnetic flow meter | |
SU905992A1 (ru) | Генератор пилообразного напр жени | |
JPS57210725A (en) | High-voltage switching circuit | |
JPS648652A (en) | Semiconductor integrated circuit device | |
GB1531822A (en) | Deflection circuits for electron beam vertical deflection |