JPH03168828A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH03168828A
JPH03168828A JP1307586A JP30758689A JPH03168828A JP H03168828 A JPH03168828 A JP H03168828A JP 1307586 A JP1307586 A JP 1307586A JP 30758689 A JP30758689 A JP 30758689A JP H03168828 A JPH03168828 A JP H03168828A
Authority
JP
Japan
Prior art keywords
memory
loaded
stored
operating system
secondary storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1307586A
Other languages
English (en)
Inventor
Noboru Tamura
昇 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP1307586A priority Critical patent/JPH03168828A/ja
Publication of JPH03168828A publication Critical patent/JPH03168828A/ja
Priority to US08/162,797 priority patent/US5381549A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4406Loading of operating system

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)
  • Memory System (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、リードオンリメモリに記憶されたオペレー
ティングシステムまたは他の記憶装置から読み込んだオ
ペレーティングシステムを起動してデータ処理を行う情
報処理装置に関するものである。
(従来の技術) 従来、この種の情報処理装置において種々のデータ処理
を実行する場合であって、リードオンリメそり(ROM
)に記憶されたオペレーティングシステム(OS)を用
いて種々のデータ処理を実行する場合、ROMおよびラ
ンダムアクセスメモリ(RAM)等のメモリマップは第
4図に示すように構成される場合が多い。そして、RO
M等に記憶されたプログラムに従って二次記憶装置(例
えばフロッピーディスク等)からOSをRAMににロー
ドした場合は、第5図に示すようなメモリマップとなる
第4図.第5図はこの種の装置におけるメモリマップを
説明する模式図である。
これらの図において、アドレス0〜FFFFF空間にユ
ーザ空間51,OSROM52,BooTROM53等
が割り振られる。54はロードOS領域で、BOOTR
OM53の起動に伴って二次記憶装置からローディング
されるOSエリアに対応する。
〔発明が解決しようとする課題) これらの図から分かるように、BOOTROM53に格
納されたプログラムに従って二次記装装置からOSがR
AM上にロードされると、以後ロードされたOSに従っ
てデータ処理を実行する。
このとき、OSROM52とロードOS領域54とが競
合状態となるが、実際に起動されるのはロードOS領域
54であるので、OSROM52はアドレス空間上を無
意味に支配することとなって、本来使用可能なメモリ資
源を有効に使用できなくなる。従って、システムの拡張
性を阻害し、機能のアップ幅を制限するといった問題点
があった。
この発明は、上記の問題点を解決するためになされたも
ので、二次記憶装置からのOSローディング状態を判定
することにより、アドレス空間内におけるOSROMエ
リアを他のシステム資源に解放できる情報処理装置を得
ることを目的とする。
(課題を解決するための手段) この発明に係る情報処理装置は、二次記憶手段に記憶さ
れたオペレーティングシステムのローディング有無を判
定する判定手段と、この判定結果に基づいてメモリマッ
ピングを変更する変更手段とを設けたものである。
〔作用) この発明においては、判定手段により二次記憶手段に記
憶されたオペレーティングシステムのローディング有無
が判定され、二次記憶手段に記憶されたオペレーティン
グシステムが主メモリにローディングされると、変更手
段がメモリマッピングを変更し、内蔵されるリードオン
リメモリに記憶されたオペレーティングシステム用のア
ドレス空間を解放することを可能とする。
〔実施例〕
第1図はこの発明の一実施例を示す情報処理装置の概略
を説明するブロック図であり、1はアドレスデコーダで
、アドレスバス(AO〜A19)を解読して、チップセ
レクト信号CS(アクティブロー)をアンドゲー}−3
a〜3Cに出力する。
2はセレクタで、アンドゲート3a〜3Cを有効とする
ためのセレクト信号を出力する。
4はOSROMで、オペレーティングシステムを記憶す
るOSROM52である。なお、5はRAMである。
6は外部バス、7は二次メモリで、OSROM52とは
別個にOSを有し、BOOTROM53内のBOOTプ
ログラムによりOSをロードOS領域54にローディン
グする。なお、8はCPUである。
具体的には、判定千段8aにより二次記憶手段(この実
施例では二次メモリ7、例えばフロッピーディスク,I
Cカード等)に記憶されたオペレティングシステムのロ
ーディング有無が判定され、二次メモリ7に記憶された
OSがロードOS領域54にローディングされると、変
更手段8bがロードOS領域54のメモリマッピングを
変更し、これまで内蔵されているOSROM52にマツ
ピングされたアドレスをメモリ5ヘマッピングすること
により、ユーザ空間51として拡張することができる。
以下、第2図を参照しながらこの発明に係る情報処理装
置におけるデータ処理動作について説明する。
第2図はこの発明に係る情報処理装置におけるデータ処
理の一例を説明するフローチャートである。なお、(1
)〜(6)は各ステップを示す。
CPU8がBOOTROM53に記憶されたOSのBO
OT処理を開始すると(l)、二次記憶装置(二次メモ
リ7)が存在するかどうかを判断し(2)、NOならば
セレクタ2に対してアンドゲート3aを有効とするセレ
クト信号の出力を指示し、OSROM52をセレクトし
(6)、次の処理に移行する(この場合、主メモリ5に
対するメモリマップは第5図に示すようになる)。
一方、ステップ(2)の判断でYESの場合は、二次記
憶装置からBOOTERのロードを開始し(3)、正常
にローディングが終了したかどうかを判断し(4)  
NOならばステップ(6)に進み、YESならばセレク
タ2に対してアンドゲート3bを有効とするセレクト信
号の出力を指示し、主メモリ5をセレクトし(5)  
 ロードしたBOOTERに処理を移す。
これにより、メモリマップは第3図に示されるようにな
り、第5図に示すように従来のOSROM52に割り当
てられたエリアがユーザ空間51として解放され、実質
的にユーザ空間51が拡張する。
なお、上記実施例では二次メモリ7をアクセスした後、
OSROM52のエリアをRAMとして解放する場合に
ついて説明したが、上記フローチャートのステップ(5
)において、セレクタ2が外部バス6をセレクトするこ
とにより、外部バス6に接続可能なメモリ媒体をアクセ
ス可能となる。
(発明の効果) 以上説明したように、この発明は二次記憶手段に記憶さ
れたオペレーティングシステムのローディング有無を判
定する判定手段と、この判定結果に基づいてメモリマッ
ピングを変更する変更手段とを設けたので、従来OSR
OMが常時占有していた空間をBOOT処理時に選択的
に他のメモリ媒体からのプログラムまたはデータ領域と
して解放することができる。従って、限られたメモリ資
源の有効利用の可能性を大幅に拡張できる等の優れた効
果を奏する。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す情報処理装置の概略
を説明するブロック図、第2図はこの発明に係る情報処
理装置におけるデータ処理の一例を説明するフローチャ
ート、第3図は、第1図に示したBOOT処理後のメモ
リマップを説明する模式図、第4図,第5図は従来の情
報処理装置におけるメモリマップを説明する模式図であ
る。 図中、1はアドレスデコーダ、2はセレクタ、3a〜3
cはアンドゲート、4はOSROM,5はRAM,6は
外部バス、7は二次メモリ、8はCPU、8aは判定手
段、8bは変更手段である。 η1りJ LIMP へJUMP

Claims (1)

    【特許請求の範囲】
  1. オペレーティングシステムを記憶するリードオンメモリ
    と、オペレーティングシステムを記憶する二次記憶手段
    とを備え、前記リードオンリメモリに記憶されたオペレ
    ーティングシステムまたは二次記憶手段から読み込んだ
    オペレーティングシステムのいずれかを用いてデータ処
    理を実行する情報処理装置において、前記二次記憶手段
    に記憶されたオペレーティングシステムのローディング
    有無を判定する判定手段と、この判定結果に基づいてメ
    モリマッピングを変更する変更手段とを具備したことを
    特徴とする情報処理装置。
JP1307586A 1989-11-29 1989-11-29 情報処理装置 Pending JPH03168828A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1307586A JPH03168828A (ja) 1989-11-29 1989-11-29 情報処理装置
US08/162,797 US5381549A (en) 1989-11-29 1993-12-07 Information processing apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1307586A JPH03168828A (ja) 1989-11-29 1989-11-29 情報処理装置

Publications (1)

Publication Number Publication Date
JPH03168828A true JPH03168828A (ja) 1991-07-22

Family

ID=17970849

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1307586A Pending JPH03168828A (ja) 1989-11-29 1989-11-29 情報処理装置

Country Status (2)

Country Link
US (1) US5381549A (ja)
JP (1) JPH03168828A (ja)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5809300A (en) * 1992-03-16 1998-09-15 Fujitsu Limited Removable storage medium and computer system using the same
US5566335A (en) * 1993-03-16 1996-10-15 Hewlett-Packard Company Method and apparatus for firmware upgrades in embedded systems
US5797023A (en) * 1994-10-17 1998-08-18 Digital Equipment Corporation Method and apparatus for fault tolerant BIOS addressing
JP3199966B2 (ja) * 1994-11-21 2001-08-20 キヤノン株式会社 情報処理装置及びそのプリンタ選択方法
US5995720A (en) * 1995-04-11 1999-11-30 Canon Kabushiki Kaisha Information processing apparatus, an information processing method, and a storage medium
US6678712B1 (en) * 1996-01-19 2004-01-13 International Business Machines Corporation Method and system for executing a program under one of a plurality of mutually exclusive operating environments
US6715043B1 (en) 1999-03-19 2004-03-30 Phoenix Technologies Ltd. Method and system for providing memory-based device emulation
US7969965B2 (en) * 1999-04-21 2011-06-28 Lgc Wireless, Inc. Architecture for signal and power distribution in wireless data network
US6457122B1 (en) 1999-06-18 2002-09-24 Phoenix Technologies Ltd. Fault tolerant process for the delivery of programs to writeable storage device utilizing pre-operating system software/firmware
US6405309B1 (en) 1999-06-18 2002-06-11 Phoenix Technologies Ltd. Method and apparatus for creating and deploying smaller Microsoft Windows applications for automatic configuration of a computing device
US6477642B1 (en) 1999-06-18 2002-11-05 Phoenix Technologies Ltd. Method and apparatus for extending BIOS control of screen display beyond operating system boot process
US6401202B1 (en) 1999-06-18 2002-06-04 Phoenix Technologies Ltd. Multitasking during BIOS boot-up
US6453469B1 (en) 1999-06-18 2002-09-17 Phoenix Technologies Ltd. Method and apparatus to automatically deinstall an application module when not functioning
US6473855B1 (en) 1999-06-18 2002-10-29 Phoenix Technologies Ltd. Method and apparatus for providing content on a computer system based on usage profile
US6486883B1 (en) 1999-06-18 2002-11-26 Phoenix Technologies, Ltd. Apparatus and method for updating images stored in non-volatile memory
US6578142B1 (en) 1999-06-18 2003-06-10 Phoenix Technologies, Ltd. Method and apparatus for automatically installing and configuring software on a computer
US6449682B1 (en) 1999-06-18 2002-09-10 Phoenix Technologies Ltd. System and method for inserting one or more files onto mass storage
US6519659B1 (en) 1999-06-18 2003-02-11 Phoenix Technologies Ltd. Method and system for transferring an application program from system firmware to a storage device
US6373498B1 (en) 1999-06-18 2002-04-16 Phoenix Technologies Ltd. Displaying images during boot-up and shutdown
US6438750B1 (en) 1999-06-18 2002-08-20 Phoenix Technologies Ltd. Determining loading time of an operating system
US6542160B1 (en) 1999-06-18 2003-04-01 Phoenix Technologies Ltd. Re-generating a displayed image
US6487656B1 (en) 1999-12-10 2002-11-26 Phoenix Technologies Ltd. System and method for providing functionalities to system BIOS
US6735666B1 (en) * 2000-02-22 2004-05-11 Wind River Systems, Inc. Method of providing direct user task access to operating system data structures
US20040226020A1 (en) * 2000-09-28 2004-11-11 Ati Technologies, Inc. Method and system for using general and appliance operating systems in a single information handling device
US6859876B2 (en) * 2000-12-29 2005-02-22 Hewlett-Packard Development Company, L.P. System and method for detecting and using a replacement boot block during initialization by an original boot block
CN100347689C (zh) * 2001-01-09 2007-11-07 梁国恩 保护硬盘资料的电路
US7440214B1 (en) * 2003-04-30 2008-10-21 Western Digital Technologies, Inc. Disk drive and method having cost-effective storage of the disk drive's internal program code
EP1703383A1 (en) * 2005-03-18 2006-09-20 Research In Motion Limited Electronic device having an alterable configuration and methods of manufacturing and configuring the device
US7516315B2 (en) 2005-03-18 2009-04-07 Research In Motion Ltd. Electronic device having an alterable configuration and methods of manufacturing and configuring the same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6037938B2 (ja) * 1980-12-29 1985-08-29 富士通株式会社 情報処理装置
US4607332A (en) * 1983-01-14 1986-08-19 At&T Bell Laboratories Dynamic alteration of firmware programs in Read-Only Memory based systems
US4590556A (en) * 1983-01-17 1986-05-20 Tandy Corporation Co-processor combination
US4590557A (en) * 1983-09-12 1986-05-20 Pitney Bowes Inc. Method and apparatus for controlling software configurations in data processing systems
US4747040A (en) * 1985-10-09 1988-05-24 American Telephone & Telegraph Company Dual operating system computer
US5202994A (en) * 1990-01-31 1993-04-13 Hewlett-Packard Company System and method for shadowing and re-mapping reserved memory in a microcomputer

Also Published As

Publication number Publication date
US5381549A (en) 1995-01-10

Similar Documents

Publication Publication Date Title
JPH03168828A (ja) 情報処理装置
JPH02267634A (ja) 割込み処理装置
US4649476A (en) Microcomputer having an internal address mapper
JPS59226958A (ja) メモリ−装置
US8095784B2 (en) Computer system and method for activating basic program therein
JPH024936B2 (ja)
JPS5848289A (ja) バツフアメモリ制御方式
JP4985483B2 (ja) 計算機システム、ネットワークブートロードシステム、及び、そのブートロード方法
JPH01261758A (ja) コンピュータ装置
JP4724289B2 (ja) データ処理装置およびデータ処理装置のメモリアクセス制御方法
JPS5924428B2 (ja) 表示装置
JPS6046747B2 (ja) 初期プログラム読込方式
JP2647908B2 (ja) コンピュータ装置
JPS6345660A (ja) Ramデイスクを用いたパソコンの起動方法
JPS6112579B2 (ja)
JP5949330B2 (ja) 情報処理装置、情報処理方法
JPH0540637A (ja) 基本入出力システムのロード方式
JPH06175919A (ja) アドレス指定装置
JPH0334014A (ja) 画面フォーマットデータの管理参照方法
JPH096482A (ja) ポータブルコンピュータ及びレジュームモード下でのpcカード拡張方法
JPH02245844A (ja) メモリ領域の切替設定方式
JPS5813995B2 (ja) 読出し専用メモリ
JPS6043538B2 (ja) メモリ−切換回路
JPH0588973A (ja) シングルチツプマイクロコンピユータ
JPS63184833A (ja) マイクロコンピユ−タ