JPH03164794A - キャラクタ発生回路 - Google Patents

キャラクタ発生回路

Info

Publication number
JPH03164794A
JPH03164794A JP1305421A JP30542189A JPH03164794A JP H03164794 A JPH03164794 A JP H03164794A JP 1305421 A JP1305421 A JP 1305421A JP 30542189 A JP30542189 A JP 30542189A JP H03164794 A JPH03164794 A JP H03164794A
Authority
JP
Japan
Prior art keywords
character
crtrom
dots
data
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1305421A
Other languages
English (en)
Inventor
Kazumasa Doi
土居 和正
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1305421A priority Critical patent/JPH03164794A/ja
Publication of JPH03164794A publication Critical patent/JPH03164794A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は図形及び文字等をTV画面に出力する映像機器
関連分野で利用可能なキャラクタ発生回路に関する。
従来の技術 TV画面上で文字や図形を表現する場合、第3図に示す
ように、文字をX、Y方向にm、nの一定値で分割した
格子群の各々の格子をぬりつぶして構成する。これを電
気的には、キャラクタパターン読み出し専用メモリ(以
降、CRTROMと略す。)の文字または図形を示す1
つのアドレスの中に、上記X、Yで分割されたメモリ空
間をもち、上記格子のぬりつぶしを例えば′1″、その
他を“0′で表現して1つのキャラクタパターンとして
格納する。1つのキャラクタを表現するためにはmxn
ビットのメモリ空間を必要とし、表現するキャラクタの
総数をp個とすると、CRTROM(7)総、++ (
−IJ容量はmXnXp(ビット)と、大きな量が必要
となる。これらのキャラクタパターンを使って文字列を
TV画面上に出力し、第3図に示すような記号を表現す
る場合、表現するキャラクタの順序に合わせて、キャラ
クタ専用随時書き込み、読み出しメモリ(以降CRTR
AMと略す。)にそのキャラクタパターンを格納してい
るCRTROMのアドレスを順次記憶しておき、必要に
応じてそのデータを読み出し、その中に示されるCRT
ROMアドレスのキャラクタを並べることで、TV画面
上で記号の表現をおこなう。このCRTRAMに必要な
メモリ空間はCRTROMアドレスを表現するのに必要
なビット数と、その色表現、またはその他の制御ビット
を加えたものを1ワードとして、−度に表示するキャラ
クタ数のアドレスを必要とする。また、CRTRAMの
アドレスは表示する順番に対応する。次にこれらの回路
動作を第4図で説明する。
上述したようにキャラクタパターンを格納したCRTR
OMIのアドレスを一時的に記憶するCRTRAM2の
出力で示されるCRTROMアドレスのCRTROMデ
ータmビットがシフトレジスタ3に一括して出力される
。ここでキャラクタパターンは、英数字の場合、必要最
少ビット数が第3図に示すように6×9ビツトであり、
m=6、n=9となる。シフトレジスタ3に蓄積された
データは基準クロック信号が入力されるごとにデータを
1ビツトずつシフトして出力していく。
一方、基準信号は水平シフトカウンタ4に入力し、シフ
トレジスタ3に入力される基準信号を計数し、6個計数
すると、シフトレジスタ3にCRTROMデータのロー
ド信号を出力する。ここで電源リセット解除後、CRT
RAMアドレスはリセットされて0番地よりはじまる。
また、水平シフトカウンタ4よりロード信号が出力され
るようにすれば、シフトレジスタ3には、初期データが
セットされることとなる。このロード信号を基準信号で
駆動する制御ビットシフトレジスタ5を介してCRTR
AMアドレス回路6に入力すると、ロード信号が出力さ
れてシフトレジスタ3にCRTROMデータが出力され
、1基準信号遅れて、CRTRAMアドレスがインクリ
メントされて、次のCRTROMデータのアドレスを出
力する。そこで水平シフトカウンタ4が基準信号を6個
計数してロード信号を出力すると、すでに出力されてい
る次のCRTROMデータをロードし、データをシフト
出力していくと同時に1基準クロツク遅れてCRTRA
Mアドレスが変化する。
RAMアドレスカウンタ6はフルアドレスまで進゛み、
第3図に示すような文字列Y方向の1ドツト目の表示が
完了すると、これ以上のCRTRAMアドレスカウンタ
6の計数は進まず、TV水平同期信号(以降H3YNC
と略す。)が入力されてリセットされるまで計数を停止
する。H3YNCが入力されるとCRTROM垂直カウ
ンタ7がインクリメントされて、第1図に示すCRTR
OMデータのY方向に進んだ文字列のドツトデータが出
力していく。この繰り返しによってTV画面上にキャラ
クタパターンデータが出力される。また、漢字、ひらが
な等を表現する場合は、第5図に示すように1キャラク
タ当りm X n = 10 X 12ドツトのROM
空間が必要である。漢字と英数字を混在して表示する場
合は、漢字用のROM空間に英数字のキャラクタパター
ンを書き込み、漢字、英数字の混在化をおこなっていた
発明が解決しようとする課題 最近、TV機能が向上する中で、英数字以外に、ひらが
な、漢字等の複雑なキャラクタの表現が要望されており
、簡単な漢字を表現する場合、少なくとも1キャラクタ
当り10X12ドツトのROM空間が必要である。英数
字とひらがな、漢字を混在した状態で表示する場合、1
キャラクタ当り10X12ドツトのROM空間の中に英
数字を表現しなければならず、英数字の必要最低数は6
X9ドツトであるので無駄なROM空間が存在すること
になる。また、キャラクタを美しく表示できるドツト数
があり、従来例ではキャラクタドツトの割り当てを表示
ドッ、トの最大値しか設定できないので美しい表現がで
きない。
課題を解決するための手段 本発明は、キャラクタのX方向は、ドツト数を計数する
水平シフトカウンタの計数値および上記キャラクタのY
方向のドツト数を計数するCRTROM垂直カウンタの
計数値をドツト切換レジスタの値によって、任意に設定
できるようにしたものである。
作用 キャラクタを表示する際、ドツト切換レジスタにデータ
を設定することにより、水平シフトカウンタおよびCR
TROM全TRウンタの計数値を決めるため、1つのC
RTROMの中に最適ドツト数の異なるキャラクタを一
緒に格納できる。
実施例 本発明の一実施例を図面に基づいて説明する。
第1図において、1は英数字及び漢字、ひらがな等のド
ツト数の異なるキャラクタパターンを格納したCRTR
OMである。
2はCRTROM格納したキャラクタのアドレスを表わ
すに必要なビット数に加えその他側部ヒツトを加えて1
語長として任意のアドレス空間を持つCRTRAMであ
る。本発明においては、このCRTRAMアドレスは表
示するキャラクタ順にインクリメントしていく構成のC
RTRAMで説明する。
3はCRTROM出力をロード信号の入力されるタイミ
ングで一括して蓄積し、シフトクロックとして入力する
基準信号によって1ドツトずつ出力するシフトレジスタ
である。
4はCRTRAMのアドレスを設定するRAMアドレス
カウン−タで、H8YNCによりリセットされる。
5は、ロード信号を1基準信号周期遅らせて、RAMア
ドレスカウンタのクロック信号を作る制御ビットシフト
レジスタである。
6は、ロード信号を出力する周期をドツト切換レジスタ
で任意に設定可能とした水平シフトカウンタである。
7はシフトレジスタのクロック信号となる基準信号入力
端子である。
8はRAMアドレスカウンタのオーバフロー信号で基準
信号の入力を制御するアンド(AND)回路である。
9はH3YNC入力端子である。
10はCRTROMに格納されたキャラクタのY方向ア
ドレスをH3YNCを計数して決定するCRTROM全
TRウンタである。なお、カウンタ値をドツトレジスタ
によって任意に設定可能とした。
11はCRTROM全TRウンタのオーバフローにより
H3YNCの入力を制御するAND回路である。
12は表示するキャラクタのドツト数を切換えるドツト
切換レジスタである。回路動作につイテ次に説明する。
H8YNC信号が端子9に入力されると、RAMアドレ
スカウンタ4がリセット状態となり、CRTRAMのア
ドレスは“0″にクリアされ、表示キャラクタ列の先頭
キャラクタのCRTROMアドレスを出力するとともに
、基準入力信号端子7より入力する信号でAND回路8
のゲートが開くため、水平シフトカウンタ6に入力を開
始する。表示キャラクタが英数字ならば、ドツト切換レ
ジスタ12は6×9ドツトに設定され、また漢字ならば
、10X12ドツトに設定する。ここで、仮に先頭キャ
ラクタが英数字ならば水平シフトカウンタ6の設定値は
6″に設定され、CRTROM垂直カウンタ10は“9
”に設定される。ここで水平シフトカウンタは基準信号
を6個カウントすると、ロード信号を出力し、CRTR
OMのデータを一括してシフトレジスタ3に蓄積し、そ
の後入力される基準信号のシフトクロックによりシフト
レジスタに蓄積されたデータは、1ドツトずつ、出力端
子よりキャラクタ出力として出力し、TV画面上に写し
出される。なお、ロード信号は制御ビットシフトレジス
タ5に入力し、1基準信号周期遅れてCRTRAM2の
アドレスをインクリメントし、次のCRTROMデータ
を出力する。水平シフトカウンタ6のカウンタ値が6”
になると、再びロード信号を出力し、上記ニ示シた次の
CRTROMデータをシフトレジスタ:l−1[し、1
ドツトずつ出力していく。このような動きをして、RA
Mアドレスカウンタ4がオーバフローをおこすと、AN
D回路8が閉じて水平シフトカウンタ6が動作しなくな
る。次に、H3YNCがH8YNC入力端子7より入力
すると、CRTROM垂直カウンタ10をインクリメン
トする。この結果、第3図に示したように表示した文字
列のYアドレスを1つ進め、CRTRAM2のアドレス
を0@にもどしてCRTROMキャラクタの第2列目を
シフトレジスタ3より出力していく。これを繰り返して
CRTROM垂直カウンタ値が“9”になった時にAN
D回路11が閉じ、CRTROM全TRウンタ10の動
作がストップして、表示を終了する。また、漢字を出力
する場合は、ドツト切換レジスタは10X12ドツトを
設定して、水平シフトカウンタ6に“10”が設定され
、CRTROM全TRウンタ10に′12′が設定され
て上述した動作をおこない、漢字キャラクタが出力され
る。このようにすることで、第2図に示すように、ドツ
ト数の異なるキャラクタが混在する場合にでも、CRT
ROM空間をキャラクタに合わせてROM空間を分割で
き、有効に利用することができ、限られたCRTROM
空間に、格納するキャラクタを増やすことができる。
発明の効果 本発明によると、キャラクタによって最適の表示ドツト
数を設定できるため、美しいキャラクタをTV画面上に
表示できる。
また、ドツト数の異なるキャラクタを同−CRTROM
上にデータ配置できるので、格納できるキャラクタ数を
増やすことができる。
【図面の簡単な説明】
第1図は本発明の一実施例のキャラクタ発生回・・・・
・・シフトレジスタ、4・・・・・・RAMアドレスカ
ウンタ、5・・・・・・制御ビットシフトレジスタ、6
・・・・・・水平シフトカウンタ、8.11・・・・・
・AND回路、10・・・・・・垂直カウンタ、12・
・・・・・ドツト切換レジスタ。

Claims (1)

    【特許請求の範囲】
  1. 1、0のマトリックスデータで構成したキャラクタデー
    タを格納するCRTROMとこのCRTROMのアドレ
    スを一時的に記憶するRAMを持ち、前記RAMより得
    られるアドレスで示されるキャラクタを順次出力する回
    路において前記CRTROMのデータを読み出す際に、
    キャラクタのX、Y方向のドット数を設定するドット切
    換レジスタを持ち、このレジスタのデータによりX方向
    データ長を任意に設定する手段とY方向データ長を任意
    に設定する手段とを具備したことを特徴とするキャラク
    タ発生回路。
JP1305421A 1989-11-24 1989-11-24 キャラクタ発生回路 Pending JPH03164794A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1305421A JPH03164794A (ja) 1989-11-24 1989-11-24 キャラクタ発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1305421A JPH03164794A (ja) 1989-11-24 1989-11-24 キャラクタ発生回路

Publications (1)

Publication Number Publication Date
JPH03164794A true JPH03164794A (ja) 1991-07-16

Family

ID=17944931

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1305421A Pending JPH03164794A (ja) 1989-11-24 1989-11-24 キャラクタ発生回路

Country Status (1)

Country Link
JP (1) JPH03164794A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58193582A (ja) * 1982-05-07 1983-11-11 株式会社リコー 文字発生方法および装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58193582A (ja) * 1982-05-07 1983-11-11 株式会社リコー 文字発生方法および装置

Similar Documents

Publication Publication Date Title
US4544922A (en) Smoothing circuit for display apparatus
US4074351A (en) Variable function programmed calculator
US4131883A (en) Character generator
JPS642955B2 (ja)
US4242675A (en) Display and keyboard scanning for electronic calculation or the like
US4533911A (en) Video display system for displaying symbol-fragments in different orientations
JPH03164794A (ja) キャラクタ発生回路
JPH0454239B2 (ja)
US4290121A (en) Variable function programmed calculator
JPS6217833Y2 (ja)
JPS58182691A (ja) Crtデイスプレイ装置
JPS6211379B2 (ja)
JPS599248Y2 (ja) ドツトマトリツクス表示装置
JPH0442874Y2 (ja)
JPS62150290A (ja) 文字表示装置
JP2824708B2 (ja) 図形描画装置
JPH023513B2 (ja)
JPS6078481A (ja) キヤラクタ表示装置
SU1615785A1 (ru) Устройство дл вывода графической информации
JP3061512B2 (ja) オンスクリーンキャラクター表示装置
EP0778557A2 (en) Liquid crystal driving apparatus and personal instruments incorporating the same
JPS60196792A (ja) 表示制御装置
JPH08115072A (ja) ドット表示装置
JPS581782B2 (ja) モジパタ−ンハツセイキ
JPH06167941A (ja) 表示駆動装置