JPH03147160A - メモリicカードのコピープロテクト回路 - Google Patents
メモリicカードのコピープロテクト回路Info
- Publication number
- JPH03147160A JPH03147160A JP1286231A JP28623189A JPH03147160A JP H03147160 A JPH03147160 A JP H03147160A JP 1286231 A JP1286231 A JP 1286231A JP 28623189 A JP28623189 A JP 28623189A JP H03147160 A JPH03147160 A JP H03147160A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- card
- circuit
- output
- read result
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Storage Device Security (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はメモリICカードのコピープロテクト回路に関
する。
する。
従来、この種のメモリICカードでは、ROMライタ等
により記憶回路の内容を読み出しているので、容易にコ
ピーすることが可能であった。
により記憶回路の内容を読み出しているので、容易にコ
ピーすることが可能であった。
上述した従来のメモリICカードは、ROMライト等に
より読み出して容易にコピーすることが可能であるため
、重要なプログラムやデータ等が無断で流用されること
があるという欠点がある。
より読み出して容易にコピーすることが可能であるため
、重要なプログラムやデータ等が無断で流用されること
があるという欠点がある。
本発明のメモリICカードのコピープロテクト回路は、
内蔵した記憶回路の内容を外部から読出し可能なメモリ
ICカードにおいて、電源以外の予め決められた一定電
圧を外部から与えたときその読出し結果を有効にし、前
記一定電圧が外部から与えられなかったときは前記読出
し結果を無効にすることを特徴とする。
内蔵した記憶回路の内容を外部から読出し可能なメモリ
ICカードにおいて、電源以外の予め決められた一定電
圧を外部から与えたときその読出し結果を有効にし、前
記一定電圧が外部から与えられなかったときは前記読出
し結果を無効にすることを特徴とする。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示すメモリICカードのブ
ロック図である。
ロック図である。
第1図において、メモリICカードはメモリアレイ1.
トライステートバッファ2.プロテクト回路3.アンド
回路4を備えている。
トライステートバッファ2.プロテクト回路3.アンド
回路4を備えている。
メモリアレイ1はアドレスバス5によって指定されたア
ドレスの内容をチップセレクト信号6がオンのときに限
りトライステートバッファ2を通してデータバス8に出
力することができるものとする。プロテクト回路3はそ
の入力である制御信号7に予め決められたある一定電位
が与えられたときのみその出力をオンにする。その後、
チップセレクト信号6をオンにすることでアンド回路4
の出力がオンとなり、トライステートバッファ2念通し
てメモリアレイ1の読出し結果をデータバス8に出力す
ることが可能となる。本実施例におけるプロテクト回路
3はコンパレータで構成されている。
ドレスの内容をチップセレクト信号6がオンのときに限
りトライステートバッファ2を通してデータバス8に出
力することができるものとする。プロテクト回路3はそ
の入力である制御信号7に予め決められたある一定電位
が与えられたときのみその出力をオンにする。その後、
チップセレクト信号6をオンにすることでアンド回路4
の出力がオンとなり、トライステートバッファ2念通し
てメモリアレイ1の読出し結果をデータバス8に出力す
ることが可能となる。本実施例におけるプロテクト回路
3はコンパレータで構成されている。
第2図は第1図におけるプロテクト回路(コンパレータ
)の入出力特性の一例を示す図である。
)の入出力特性の一例を示す図である。
予め決められた電位V、、V2をコンパレータに与える
と、制御信号7の電位VInが■1く■くV2の関係を
満足したときのみコンパレータの出力V o u tは
オンになる。なお、ここでコンパレータの出力は高電位
■Hをオン、低電位■Lをオフと定義する。
と、制御信号7の電位VInが■1く■くV2の関係を
満足したときのみコンパレータの出力V o u tは
オンになる。なお、ここでコンパレータの出力は高電位
■Hをオン、低電位■Lをオフと定義する。
以上説明したように本発明は、プロテクト回路を内蔵し
たメモリICカードにおいて、外部がら一定電圧を与え
たときのみ、読出し結果を有効とすることにより、コピ
ー防止を行うことができる効果がある。
たメモリICカードにおいて、外部がら一定電圧を与え
たときのみ、読出し結果を有効とすることにより、コピ
ー防止を行うことができる効果がある。
第1図は本発明の一実施例を示すメモリICカードのブ
ロック図、第2図は第1図におけるプロテクト回路の入
出力特性の一例を示す図である。 1・・・メモリアレイ、2・・・トライステートバッフ
ァ、3・・・プロテクト回路、4・・・アンド回路、5
・・アドレスバス、6・・・チップセレクト信号、7・
・・制御信号、8・・・データバス、9・・・プロテク
ト信号。
ロック図、第2図は第1図におけるプロテクト回路の入
出力特性の一例を示す図である。 1・・・メモリアレイ、2・・・トライステートバッフ
ァ、3・・・プロテクト回路、4・・・アンド回路、5
・・アドレスバス、6・・・チップセレクト信号、7・
・・制御信号、8・・・データバス、9・・・プロテク
ト信号。
Claims (1)
- 内蔵した記憶回路の内容を外部から読出し可能なメモリ
ICカードにおいて、電源以外の予め決められた一定電
圧を外部から与えたときその読出し結果を有効にし、前
記一定電圧が外部から与えられなかったときは前記読出
し結果を無効にすることを特徴とするメモリICカード
のコピープロテクト回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1286231A JPH03147160A (ja) | 1989-11-02 | 1989-11-02 | メモリicカードのコピープロテクト回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1286231A JPH03147160A (ja) | 1989-11-02 | 1989-11-02 | メモリicカードのコピープロテクト回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03147160A true JPH03147160A (ja) | 1991-06-24 |
Family
ID=17701672
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1286231A Pending JPH03147160A (ja) | 1989-11-02 | 1989-11-02 | メモリicカードのコピープロテクト回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03147160A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0681050U (ja) * | 1992-10-12 | 1994-11-15 | 英治 藤井 | コピー防止機能付きicメモリカード |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5614354A (en) * | 1979-07-13 | 1981-02-12 | Sanyo Electric Co Ltd | Mlcrocomputer |
JPS58192365A (ja) * | 1982-05-06 | 1983-11-09 | Mitsubishi Electric Corp | 記憶装置 |
-
1989
- 1989-11-02 JP JP1286231A patent/JPH03147160A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5614354A (en) * | 1979-07-13 | 1981-02-12 | Sanyo Electric Co Ltd | Mlcrocomputer |
JPS58192365A (ja) * | 1982-05-06 | 1983-11-09 | Mitsubishi Electric Corp | 記憶装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0681050U (ja) * | 1992-10-12 | 1994-11-15 | 英治 藤井 | コピー防止機能付きicメモリカード |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970012168A (ko) | 외부 장치를 액세스시키는 데이타 처리 시스템 및 외부 장치를 액세스시키는 방법 | |
JPH03147160A (ja) | メモリicカードのコピープロテクト回路 | |
JPS648580A (en) | Memory device for electronic equipment | |
JP3086052B2 (ja) | Eeprom | |
JPH05324949A (ja) | Icカード入出力制御回路 | |
JPH03276346A (ja) | メモリカード | |
KR920003271B1 (ko) | 마이컴의 제어에 의한 메모리 라이트 방지회로 | |
JPH054039Y2 (ja) | ||
JP2695463B2 (ja) | マイクロコンピュータ | |
RU1807522C (ru) | Буферное запоминающее устройство | |
US6662245B1 (en) | Apparatus and system for blocking memory access during DMA transfer | |
JPH08292915A (ja) | 不揮発性メモリ内蔵の集積回路装置 | |
JP2716284B2 (ja) | 半導体集積回路 | |
JPH03283188A (ja) | メモリ・システム | |
JPS63229690A (ja) | メモリ周辺回路 | |
JPH0895865A (ja) | 誤書込み防止装置 | |
JPH0335381A (ja) | 携帯可能電子装置 | |
JPH05282140A (ja) | マイクロコンピュータ | |
JPH0528050A (ja) | メモリ−icカードのコピープロテクト方法及び回路 | |
JPH05143803A (ja) | メモリーカード | |
JPH05143788A (ja) | メモリーカード | |
JPH01121967A (ja) | Prom内蔵マイクロプロセッサ | |
JPH0564361B2 (ja) | ||
KR880004377A (ko) | 프로그램 가능 메모리 보호회로 | |
JPH1115568A (ja) | 半導体集積回路 |