JPH02312243A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPH02312243A JPH02312243A JP13363889A JP13363889A JPH02312243A JP H02312243 A JPH02312243 A JP H02312243A JP 13363889 A JP13363889 A JP 13363889A JP 13363889 A JP13363889 A JP 13363889A JP H02312243 A JPH02312243 A JP H02312243A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- type
- base layer
- collector
- buried
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims description 8
- 239000000758 substrate Substances 0.000 claims abstract description 7
- 239000012535 impurity Substances 0.000 abstract description 6
- 230000015556 catabolic process Effects 0.000 abstract description 4
- 238000002955 isolation Methods 0.000 abstract description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 abstract 2
- 229910052681 coesite Inorganic materials 0.000 abstract 1
- 229910052906 cristobalite Inorganic materials 0.000 abstract 1
- 238000000034 method Methods 0.000 abstract 1
- 239000000377 silicon dioxide Substances 0.000 abstract 1
- 235000012239 silicon dioxide Nutrition 0.000 abstract 1
- 229910052682 stishovite Inorganic materials 0.000 abstract 1
- 229910052905 tridymite Inorganic materials 0.000 abstract 1
- 230000000694 effects Effects 0.000 description 2
Landscapes
- Bipolar Transistors (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は半導体装置に関し、特にトランジスタの埋込層
の構造に関する。
の構造に関する。
従来のこの種のトランジスタは第2図に示すように、P
+型ベース層5下のN+型埋込層2は均一な厚さで形成
されていた。
+型ベース層5下のN+型埋込層2は均一な厚さで形成
されていた。
前述した従来のトランジスタでは、コレクタ・エミッタ
間の耐圧を向上させる場合、N型エピタキシャル層4の
厚さを増やすしかないが、それによってコレクタ飽和抵
抗が増えてトランジスタの遮断周波数(以下f、と記す
)が落ちるという欠点がある。
間の耐圧を向上させる場合、N型エピタキシャル層4の
厚さを増やすしかないが、それによってコレクタ飽和抵
抗が増えてトランジスタの遮断周波数(以下f、と記す
)が落ちるという欠点がある。
本発明のトランジスタは、P型半導体基板表面に形成さ
れたN+型埋込層と、前記埋込層上を含む前記半導体基
板表面に形成されたN型エピタキシャル層と、前記エピ
タキシャル層内に形成されたP+型ベース層と、前記ベ
ース層に形成されたN+型エミッタ領域とを有する半導
体装置において、前記N+型埋込層を前記ベース層直下
では薄くベース層の周囲では厚く形成したものである。
れたN+型埋込層と、前記埋込層上を含む前記半導体基
板表面に形成されたN型エピタキシャル層と、前記エピ
タキシャル層内に形成されたP+型ベース層と、前記ベ
ース層に形成されたN+型エミッタ領域とを有する半導
体装置において、前記N+型埋込層を前記ベース層直下
では薄くベース層の周囲では厚く形成したものである。
次に、本発明について、図面を参照して説明する。
第1図は本発明の一実施例の断面図である。
第1図に示すようにP型基板10表面に、N型不純物を
イオン注入し、ベース層5の直下では薄く、その周囲で
は厚くなるようにN+型埋込層2を形成する。次にP+
型埋込層3を形成した後、全面にN型エピタキシャル層
4を成長させる。
イオン注入し、ベース層5の直下では薄く、その周囲で
は厚くなるようにN+型埋込層2を形成する。次にP+
型埋込層3を形成した後、全面にN型エピタキシャル層
4を成長させる。
次にエピタキシャル層40表面よりP型不純物を拡散し
、ベース層5を形成する。次にN+型不純物を拡散し、
エミッタ領域6とコレクタ領域7を形成する。
、ベース層5を形成する。次にN+型不純物を拡散し、
エミッタ領域6とコレクタ領域7を形成する。
次にエピタキシャル層4表面より5iChからなる分離
酸化膜8を形成しNPN)ランジスタを完成させる。
酸化膜8を形成しNPN)ランジスタを完成させる。
以上説明したように本発明によれば、N+型埋込層のP
+型ベース層直下を薄く形成することにより、N+型埋
込層とP+型ベース層との距離を離すことができ、エピ
タキシャル層の厚みを変えることなくコレクタ・エミッ
タ間の耐圧を向上させることができる。さらに、エピタ
キシャル層の厚さが変わらないためコレクタ飽和抵抗に
も変化がなく、その結果f、が低下しないという効果も
ある。
+型ベース層直下を薄く形成することにより、N+型埋
込層とP+型ベース層との距離を離すことができ、エピ
タキシャル層の厚みを変えることなくコレクタ・エミッ
タ間の耐圧を向上させることができる。さらに、エピタ
キシャル層の厚さが変わらないためコレクタ飽和抵抗に
も変化がなく、その結果f、が低下しないという効果も
ある。
第1図は本発明の一実施例の断面図、第2図は従来例の
断面図である。 1・・・・・・P型基板、2・・・・・・N+型埋込層
、3・・・・・・P+型埋込層、4・・・・・・N型エ
ピタキシャル層、5・・・・・・P+型ベース層、6・
・・・・・N+型エミッタ領域、7・・・・・・N+型
コレクタ領域、8・・・・・・分離酸化膜。
断面図である。 1・・・・・・P型基板、2・・・・・・N+型埋込層
、3・・・・・・P+型埋込層、4・・・・・・N型エ
ピタキシャル層、5・・・・・・P+型ベース層、6・
・・・・・N+型エミッタ領域、7・・・・・・N+型
コレクタ領域、8・・・・・・分離酸化膜。
Claims (1)
- P型半導体基板表面に形成されたN^+型埋込層と、前
記埋込層上を含む前記半導体基板表面に形成されたN型
エピタキシャル層と、前記エピタキシャル層内に形成さ
れたP^+型ベース層と、前記ベース層に形成されたN
^型エミッタ領域とを有する半導体装置において、前記
N^+型埋込層を前記ベース層直下では薄くベース層の
周囲では厚く形成したことを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13363889A JPH02312243A (ja) | 1989-05-26 | 1989-05-26 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13363889A JPH02312243A (ja) | 1989-05-26 | 1989-05-26 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02312243A true JPH02312243A (ja) | 1990-12-27 |
Family
ID=15109502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13363889A Pending JPH02312243A (ja) | 1989-05-26 | 1989-05-26 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02312243A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6555894B2 (en) * | 1998-04-20 | 2003-04-29 | Intersil Americas Inc. | Device with patterned wells and method for forming same |
US6570242B1 (en) * | 1997-11-20 | 2003-05-27 | Texas Instruments Incorporated | Bipolar transistor with high breakdown voltage collector |
-
1989
- 1989-05-26 JP JP13363889A patent/JPH02312243A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6570242B1 (en) * | 1997-11-20 | 2003-05-27 | Texas Instruments Incorporated | Bipolar transistor with high breakdown voltage collector |
US7456070B2 (en) | 1997-11-20 | 2008-11-25 | Texas Instruments Incorporated | Method of fabricating a bipolar transistor with high breakdown voltage collector |
US6555894B2 (en) * | 1998-04-20 | 2003-04-29 | Intersil Americas Inc. | Device with patterned wells and method for forming same |
US6979885B2 (en) | 1998-04-20 | 2005-12-27 | Intersil Americas Inc. | Devices with patterned wells and method for forming same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3817794A (en) | Method for making high-gain transistors | |
JPH02312243A (ja) | 半導体装置 | |
US3615939A (en) | Method of making a lateral transistor | |
JPS61245573A (ja) | 半導体装置 | |
US3443174A (en) | L-h junction lateral transistor | |
JP2518886B2 (ja) | バイポ―ラ型半導体装置の製造方法 | |
JPS61161761A (ja) | 半導体装置 | |
JP2648027B2 (ja) | Iil型半導体装置 | |
JPH04112539A (ja) | 半導体装置の製造方法 | |
KR0141962B1 (ko) | 트리플 베이스 구조를 가지는 트랜지스터 및 그 제조방법 | |
KR930005478B1 (ko) | 격리막 제조방법 | |
JPH0575035A (ja) | 半導体集積回路装置およびその製造方法 | |
JPS633461A (ja) | 半導体装置 | |
JPH01196173A (ja) | 半導体装置 | |
JPH06104270A (ja) | 半導体装置 | |
JPH04152533A (ja) | 半導体装置 | |
JPS63144569A (ja) | 半導体装置 | |
JPH0138378B2 (ja) | ||
JPH0484438A (ja) | 半導体装置 | |
JPS5914670A (ja) | トランジスタ | |
JPH04167436A (ja) | 半導体装置 | |
JPH05315549A (ja) | 半導体装置 | |
JPH01187867A (ja) | 半導体集積回路装置 | |
JPS5651856A (en) | Thereof semiconductor device and manufacturing | |
JPH01187967A (ja) | 半導体装置 |