JPH0228740A - データ転送処理装置 - Google Patents
データ転送処理装置Info
- Publication number
- JPH0228740A JPH0228740A JP63179702A JP17970288A JPH0228740A JP H0228740 A JPH0228740 A JP H0228740A JP 63179702 A JP63179702 A JP 63179702A JP 17970288 A JP17970288 A JP 17970288A JP H0228740 A JPH0228740 A JP H0228740A
- Authority
- JP
- Japan
- Prior art keywords
- data
- circuit
- sampling
- master side
- slave
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000005070 sampling Methods 0.000 claims abstract description 54
- 238000013500 data storage Methods 0.000 claims abstract description 15
- 238000013480 data collection Methods 0.000 abstract description 13
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 239000002253 acid Substances 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 238000007405 data analysis Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は各種データ収集を行う複数のシステムにおい
て、通常は各システム固有のサンプリング・タイミング
によってデータ収集を実施するが、ある基準となるシス
テムのサンプリング・タイミングに従って全システムの
データ収集を行った場合に、そのテータ分使用して分析
等を行うデータ転送処理装置に関するものである。
て、通常は各システム固有のサンプリング・タイミング
によってデータ収集を実施するが、ある基準となるシス
テムのサンプリング・タイミングに従って全システムの
データ収集を行った場合に、そのテータ分使用して分析
等を行うデータ転送処理装置に関するものである。
従来のデータ転送処理装置のブロック図を第3図に示す
。図において、(l)はデータ出力装置から出力される
出力データ、(21は出力データ(lをサンプリング記
憶するデータサンプリング回路、131ハデータ・サン
プリング回路(2)からのすンプリング・データ;+4
1id制御回路覧5)の制1I11tlに基づいてサン
プリン・データ(31ヲ記憶格納するデータ記憶回路、
(6)は各システムを統轄制御する中央処理装置ft
(以下、CPUという)、+71は各システム間のデー
タ授受を行う入出力回路、8)ニ各システムの入出力回
路(7)からのパスライ収集指示信号、(101iマス
ター側制御回路+51から全システムの出力データIl
l ’i各データ・サンプリング回路(21で同時サン
プリングするためのデータサンプリング・タイミング信
号である。
。図において、(l)はデータ出力装置から出力される
出力データ、(21は出力データ(lをサンプリング記
憶するデータサンプリング回路、131ハデータ・サン
プリング回路(2)からのすンプリング・データ;+4
1id制御回路覧5)の制1I11tlに基づいてサン
プリン・データ(31ヲ記憶格納するデータ記憶回路、
(6)は各システムを統轄制御する中央処理装置ft
(以下、CPUという)、+71は各システム間のデー
タ授受を行う入出力回路、8)ニ各システムの入出力回
路(7)からのパスライ収集指示信号、(101iマス
ター側制御回路+51から全システムの出力データIl
l ’i各データ・サンプリング回路(21で同時サン
プリングするためのデータサンプリング・タイミング信
号である。
を行う旨をマスター側制御回路(5)へ指示する。
、指示を受は取ったマスター側制御回路【5)は自回路
へのデータ収集を準備すると共に、スレーフ側制御回路
、5)へデータ収集指示信号(9)を出力する。データ
収集指示信号(9)によりスレーブ細別副回路15)で
は、自回路のデータ収集準備を行うために、自データ・
サンプリング回路(2(へのデータサンプリング・タイ
ミングの切り替えと目OP U +61へのデータ収集
を知らせる。尚、この例ではデータ収集の指示を各制御
1−路+51によって行ったが、各入出力1司% +7
1 f使用して、パスライン(8)経由で行っても同様
のことである。
へのデータ収集を準備すると共に、スレーフ側制御回路
、5)へデータ収集指示信号(9)を出力する。データ
収集指示信号(9)によりスレーブ細別副回路15)で
は、自回路のデータ収集準備を行うために、自データ・
サンプリング回路(2(へのデータサンプリング・タイ
ミングの切り替えと目OP U +61へのデータ収集
を知らせる。尚、この例ではデータ収集の指示を各制御
1−路+51によって行ったが、各入出力1司% +7
1 f使用して、パスライン(8)経由で行っても同様
のことである。
マスター側制御回路+51からのデータサンプリング・
タイミング信号(10)に従って、各システムの出力デ
ータil+が各データ・サンプリング回路2)にて同時
にサンプリングされ、その結果である各サンプリング・
データ(3)ハ各システムの制御回路i51の制御に基
づいて、各データ記憶1川路4)へ記憶格納される。規
定のデータ収集が終了すると、各スレーブ側でばOP
U f6)の指令によって、データ記憶回WJ+iの記
憶データが入出力(ロ)i +711(使用してパスラ
イン(8)経由でマスター側へ転送される。7スター側
ではスレーブ側から転送されたデータと自回路によって
収集したブタとを用いて、OPU+61によりデータ分
析等の処理が実施される。
タイミング信号(10)に従って、各システムの出力デ
ータil+が各データ・サンプリング回路2)にて同時
にサンプリングされ、その結果である各サンプリング・
データ(3)ハ各システムの制御回路i51の制御に基
づいて、各データ記憶1川路4)へ記憶格納される。規
定のデータ収集が終了すると、各スレーブ側でばOP
U f6)の指令によって、データ記憶回WJ+iの記
憶データが入出力(ロ)i +711(使用してパスラ
イン(8)経由でマスター側へ転送される。7スター側
ではスレーブ側から転送されたデータと自回路によって
収集したブタとを用いて、OPU+61によりデータ分
析等の処理が実施される。
従来のデータ転送処理装置は収上のように構成されてい
たので、同一のデータサンプリング・タイミング信号に
よって出力データを同時にサンプリングしているにもか
かわらず、そのサンプリング・データをマスター側とス
レーブ側でそれぞれ別々のデータ記憶101路に記憶格
納後、その記憶データ分収り比し、スレーブ側からマス
ター側へデータ転送を行いそのデータの内容をチエツク
することによって、マスター側とスレーブ側の各データ
が同であるという判定を行わなければならず、そのため
多酸のデータを転送する転送時間も含め、各データの一
致性全判断するための匙理時間等に非常に多くの時間が
必要で、また、一致判定を容易に行うために、サンプリ
ング時の状態を示すフラグ等の情報をサンプリング・デ
ータと同時にデータ記憶回路に記憶格納させるためには
、データイ己憶[0]路自体の容量を拡張する必要があ
り、その制御回路をも含めデータ転送処理装置自体を大
型化するなどの問題点があった。
たので、同一のデータサンプリング・タイミング信号に
よって出力データを同時にサンプリングしているにもか
かわらず、そのサンプリング・データをマスター側とス
レーブ側でそれぞれ別々のデータ記憶101路に記憶格
納後、その記憶データ分収り比し、スレーブ側からマス
ター側へデータ転送を行いそのデータの内容をチエツク
することによって、マスター側とスレーブ側の各データ
が同であるという判定を行わなければならず、そのため
多酸のデータを転送する転送時間も含め、各データの一
致性全判断するための匙理時間等に非常に多くの時間が
必要で、また、一致判定を容易に行うために、サンプリ
ング時の状態を示すフラグ等の情報をサンプリング・デ
ータと同時にデータ記憶回路に記憶格納させるためには
、データイ己憶[0]路自体の容量を拡張する必要があ
り、その制御回路をも含めデータ転送処理装置自体を大
型化するなどの問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、同時にサンプリングした各システムのサンプ
リング・データを誤りなく高速に同一時刻データとして
判別できると共に少ない回路で構成できる小型なデータ
転送処理装置金得ることを目的とする。
たもので、同時にサンプリングした各システムのサンプ
リング・データを誤りなく高速に同一時刻データとして
判別できると共に少ない回路で構成できる小型なデータ
転送処理装置金得ることを目的とする。
この発明に係るデータ転送処理装置はスレーブ側νて専
用のデータ・サンプリング回路を設け、そのサンプリン
グ・データをスレーブ側データ記憶回路へ記憶格納せず
、直接マスター側データ記憶回路へ転送し、マスター側
11dHffl]回路に従ってマスター側とスレーブ側
のサンプリング・データ全同時にマスター側データ記憶
回路へ記憶格納させるようにしたものである。
用のデータ・サンプリング回路を設け、そのサンプリン
グ・データをスレーブ側データ記憶回路へ記憶格納せず
、直接マスター側データ記憶回路へ転送し、マスター側
11dHffl]回路に従ってマスター側とスレーブ側
のサンプリング・データ全同時にマスター側データ記憶
回路へ記憶格納させるようにしたものである。
この発明VCおけるスレーブ側サンプリング・データは
スレーブ側処理回W!rを通過させずに、直接マスター
側処理回路へ転送され処理される〇〔実施例〕 以下、この発明の一実施例を図について説明する。第1
図はこの発明の一実施例であるデータ転送処理装置のブ
ロック図で、図において、前記従来のものと同一符号は
同−又は相当部分kyyす。図において、1.1′I)
はスレーブ側出力データ山をマスター側制御回路+51
からのデータサンプリング・タイミング信号(1o)で
サンプリング記憶する転送用データ・サンプリング回路
、02)はマスター側データ記憶@路(4)へ記憶格納
する転送用データ・サンプリング回路りυからの転送用
サンプリング・データである。
スレーブ側処理回W!rを通過させずに、直接マスター
側処理回路へ転送され処理される〇〔実施例〕 以下、この発明の一実施例を図について説明する。第1
図はこの発明の一実施例であるデータ転送処理装置のブ
ロック図で、図において、前記従来のものと同一符号は
同−又は相当部分kyyす。図において、1.1′I)
はスレーブ側出力データ山をマスター側制御回路+51
からのデータサンプリング・タイミング信号(1o)で
サンプリング記憶する転送用データ・サンプリング回路
、02)はマスター側データ記憶@路(4)へ記憶格納
する転送用データ・サンプリング回路りυからの転送用
サンプリング・データである。
次に第1図の回路の動作について説明する。
マスター側OP U +61からの全システムデータ収
集指示に基き、マスター側制御回路15)ではブタ収集
の準備を行う。マスター側制御回路15)からのデータ
サンプリング・タイミング信号[01VC従い、マスタ
ー側データ・サンプリング回路(2)及びスレーブ側転
送用データ・サンプリング回路συにて各システムの出
力データIII i同時にサンプリングを行い、その結
果であるマスター側サンプリング・データ(31及びス
レーブ側転送用サンプリング・データ(12)は、マス
ター側制御回路15)の制御に基づいてマスター側デー
タ記憶回1i1%+41へ同時に記憶格納される。規定
のデータ収集後、スレーブ側の処理状態とけ無関係に、
マスター側CP U +61によって、マスター側デー
タ記憶回路141へ記憶されたマスター側及びスレーな
お、上記実施例では・レジ匡転送専用のデータ・サンプ
リング回路GIJを設けた場合を示したが、全システム
のデータ収集時にスレーフ側システムがマスター側とは
別動作を行う必要がないシステムにおいては、第2図に
示すように、マスター側制御回路(5)からスレーブ側
制御回路15)へデータ収集指示信号(9)全出力し、
そのデータ収集指示信号(9)によりスレーブ個別[有
]回路5)ではスレーブ側OP U +61へデータ収
集を知らせると共に、スレーブ側データ・サンプリング
回路121へのデータサンプリング・タイミング信号を
切り替えることによって、スレーブ側データ・サンプリ
ング回路(2)を転送用データ・サンプリング回路Uυ
と共用して使用するようにしてもよい。
集指示に基き、マスター側制御回路15)ではブタ収集
の準備を行う。マスター側制御回路15)からのデータ
サンプリング・タイミング信号[01VC従い、マスタ
ー側データ・サンプリング回路(2)及びスレーブ側転
送用データ・サンプリング回路συにて各システムの出
力データIII i同時にサンプリングを行い、その結
果であるマスター側サンプリング・データ(31及びス
レーブ側転送用サンプリング・データ(12)は、マス
ター側制御回路15)の制御に基づいてマスター側デー
タ記憶回1i1%+41へ同時に記憶格納される。規定
のデータ収集後、スレーブ側の処理状態とけ無関係に、
マスター側CP U +61によって、マスター側デー
タ記憶回路141へ記憶されたマスター側及びスレーな
お、上記実施例では・レジ匡転送専用のデータ・サンプ
リング回路GIJを設けた場合を示したが、全システム
のデータ収集時にスレーフ側システムがマスター側とは
別動作を行う必要がないシステムにおいては、第2図に
示すように、マスター側制御回路(5)からスレーブ側
制御回路15)へデータ収集指示信号(9)全出力し、
そのデータ収集指示信号(9)によりスレーブ個別[有
]回路5)ではスレーブ側OP U +61へデータ収
集を知らせると共に、スレーブ側データ・サンプリング
回路121へのデータサンプリング・タイミング信号を
切り替えることによって、スレーブ側データ・サンプリ
ング回路(2)を転送用データ・サンプリング回路Uυ
と共用して使用するようにしてもよい。
また、上記実施例では各種データ収集を行う複数のシス
テムにおけるデータ転送処理装置の場合について説明し
たが、−数的にデータ転送ケ行うどんな複数システム間
の装置であってもよく、上記実施例と同様の効果を奏す
る。
テムにおけるデータ転送処理装置の場合について説明し
たが、−数的にデータ転送ケ行うどんな複数システム間
の装置であってもよく、上記実施例と同様の効果を奏す
る。
以上のようにこの発明rCよれば、スレーブ側の専用デ
ータ・サンプリング回路からのサンプリング・データを
直接マスター側データ記憶回路へ転送し、マスター側サ
ンプリング・データと同時に記憶格納するように構成し
たので、全くの判定処理を必要とせずに各データの一致
判断を正確でしかも高速に判別でき、また、データ判別
用の各種[E]1に−特に必要としないため、データ転
送処理装置自体が小型にできる効果がある。
ータ・サンプリング回路からのサンプリング・データを
直接マスター側データ記憶回路へ転送し、マスター側サ
ンプリング・データと同時に記憶格納するように構成し
たので、全くの判定処理を必要とせずに各データの一致
判断を正確でしかも高速に判別でき、また、データ判別
用の各種[E]1に−特に必要としないため、データ転
送処理装置自体が小型にできる効果がある。
第1図はこの発明の一実施例によるデータ転送処理装置
を示すブロック図、第2図はこの発明の他の実施例を示
すブロック図、第3図は従来のデータ転送処理装置を示
すブロック図である。 図において、Il+は出力データ、(2)はデータ・サ
ンプリング回路、(31はサンプリング・データ、4)
はデータ記憶−]路、I6)に制御回路、(6)は中央
処理装置(C!PU)、+91Hデ一タ収集指示信号、
(10)はデータサンプリング・タイミング信号、aυ
は転送用データ・サンプリング回路、t1211d転送
用サンプリング・データを示す。 なお、図中、同一符号は同一 又は相当部分を示す。
を示すブロック図、第2図はこの発明の他の実施例を示
すブロック図、第3図は従来のデータ転送処理装置を示
すブロック図である。 図において、Il+は出力データ、(2)はデータ・サ
ンプリング回路、(31はサンプリング・データ、4)
はデータ記憶−]路、I6)に制御回路、(6)は中央
処理装置(C!PU)、+91Hデ一タ収集指示信号、
(10)はデータサンプリング・タイミング信号、aυ
は転送用データ・サンプリング回路、t1211d転送
用サンプリング・データを示す。 なお、図中、同一符号は同一 又は相当部分を示す。
Claims (1)
- 各種データ収集を行う複数のシステムにおいて、マスタ
ー側のシステムを統轄制御する中央処理装置と、この中
央処理装置の指示により全システムのデータをサンプリ
ングするデータサンプリング・タイミングを発生するマ
スター側制御回路と、前記データサンプリング・タイミ
ングによつてマスター側システムのデータをサンプリン
グするマスター側のデータ・サンプリング回路と、同じ
くマスター側システムからの前記データサンプリング・
タイミングによつてスレーブ側システムのデータをサン
プリングするスレーブ側のデータ・サンプリング回路と
、このスレーブ側のデータ・サンプリング回路からのサ
ンプリング・データを直接にマスター側へ転送し、前記
マスター側のデータ・サンプリング回路からのサンプリ
ング・データと一緒に、前記マスター側システムの制御
回路の制御に基づいて記憶格納するマスター側システム
のデータ記憶回路とを備えたことを特徴とするデータ転
送処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63179702A JPH0228740A (ja) | 1988-07-18 | 1988-07-18 | データ転送処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63179702A JPH0228740A (ja) | 1988-07-18 | 1988-07-18 | データ転送処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0228740A true JPH0228740A (ja) | 1990-01-30 |
Family
ID=16070382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63179702A Pending JPH0228740A (ja) | 1988-07-18 | 1988-07-18 | データ転送処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0228740A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6154265A (en) * | 1996-06-18 | 2000-11-28 | Canon Kabushiki Kaisha | Liquid crystal device and production process thereof |
US10026411B2 (en) | 2009-01-06 | 2018-07-17 | Skype | Speech encoding utilizing independent manipulation of signal and noise spectrum |
-
1988
- 1988-07-18 JP JP63179702A patent/JPH0228740A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6154265A (en) * | 1996-06-18 | 2000-11-28 | Canon Kabushiki Kaisha | Liquid crystal device and production process thereof |
US10026411B2 (en) | 2009-01-06 | 2018-07-17 | Skype | Speech encoding utilizing independent manipulation of signal and noise spectrum |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1184311A (en) | Peripheral interface adapter circuit for use in i/o controller card having multiple modes of operation | |
JPS6057610B2 (ja) | 複数の計算機から成る計算機システムの駆動方法 | |
JPS60501382A (ja) | プロセス間通信を行うマイクロコンピュ−タ | |
JPH0228740A (ja) | データ転送処理装置 | |
JPS63179257A (ja) | 臨床検査システム | |
JPS5922252B2 (ja) | デ−タ入出力制御装置 | |
JPH05134889A (ja) | プロセスコントローラの冗長方式 | |
SU1691991A1 (ru) | Резервированна вычислительна система | |
CN101354687A (zh) | 包括用于传输请求的传输装置的信息处理设备 | |
JPH01140360A (ja) | タイムアウト検出方式 | |
JPH01188959A (ja) | 情報履歴記憶装置 | |
EP0088839A1 (en) | Input/output multiplexer | |
SU1718398A1 (ru) | Устройство дл управлени реконфигурацией резервированной вычислительной систем | |
SU1691847A1 (ru) | Систолический процессор | |
SU690487A1 (ru) | Устройство дл сбора и обработки информации | |
SU1203554A1 (ru) | Устройство дл распознавани образов | |
JP2890426B2 (ja) | 情報処理装置 | |
SU1605273A1 (ru) | Многоканальное устройство дл сбора информации | |
JPH0269838A (ja) | データ処理装置の異常処理装置 | |
Hay et al. | Report on committee on data acquisition facilities for the 14 UD accelerator | |
RU2042189C1 (ru) | Микропрограммное устройство управления | |
SU1341636A1 (ru) | Устройство дл прерывани программ | |
JPH0724028B2 (ja) | 試験機能を持つ制御装置 | |
JPH04105140A (ja) | スイッチ操作履歴の収集方式 | |
JPS6249590A (ja) | 高速画像処理装置 |