JPH02205891A - 画像表示制御回路 - Google Patents
画像表示制御回路Info
- Publication number
- JPH02205891A JPH02205891A JP1026131A JP2613189A JPH02205891A JP H02205891 A JPH02205891 A JP H02205891A JP 1026131 A JP1026131 A JP 1026131A JP 2613189 A JP2613189 A JP 2613189A JP H02205891 A JPH02205891 A JP H02205891A
- Authority
- JP
- Japan
- Prior art keywords
- counter
- circuit
- control circuit
- output
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims description 2
- 230000001360 synchronised effect Effects 0.000 abstract 5
- 238000010586 diagram Methods 0.000 description 11
- 238000001514 detection method Methods 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000003086 colorant Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000005764 inhibitory process Effects 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 101100087530 Caenorhabditis elegans rom-1 gene Proteins 0.000 description 1
- 101100305983 Mus musculus Rom1 gene Proteins 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はテレビ、コンピュータのデイスプレィ等の画面
上に文字、記号の如き画像をラスタスキャン方弐で表示
させる画像表示制御回路に関するものである。
上に文字、記号の如き画像をラスタスキャン方弐で表示
させる画像表示制御回路に関するものである。
第6図は従来のこの種の画像表示制御回路のブロック図
である。 CPU 1は、画面に表示させる文字の表示
位置及び文字の種類をコード化したデータを出力し、こ
のデータはデータバス2を介して垂直位置制御回路3、
水平位置制御回路4及び表示用RAM 6の夫々へ人力
される。垂直位置制御回路3には垂直同期信号v3及び
水平同期信号H8を入力しており、垂直位置制御回路3
は垂直同期信号v3によりリセットされて、リセット後
の水平同期信号H9をカウントして画面の垂直位置を検
出し、cpu iから与えられた垂直位置に対応する数
値と一致したときに垂直位置信号■、を水平位置制御回
路4及びタイミング発生回路5へ夫々入力する。水平位
置制御回路4には垂直同期信号■、及び水平同期信号H
3が入力されており、また表示すべき文字のドツトサイ
ズを決定するクロック信号を出力する発振回路9のクロ
ック信号CLが入力されている。そして水平位置制御回
路4は、垂直位置制御回路3からの垂直位置信号VAと
、水平同期信号H3とが同時に与えられるとリセットさ
れて、リセット後の発振回路9から与えられるクロック
信号CLをカウントして画面の水平位置を検出する。そ
して検出した水平位置とCPU 1から与えられた水
平位置に対応する数値とが一致したときに水平位置信号
I]Aを前記タイミング発生回路5へ人力する。タイミ
ング発生回路5は入力された垂直位置信号VAと水平位
置信号HAとにより、画面に表示させる文字の表示デー
タを出力するタイミング信号T、を表示用RAM 6、
文字パターンROM’ 7及び出力制御回路8へ夫々入
力する。表示用RAM 6は表示させる文字及び色のコ
ードデータをCPU 1から与えられて記憶しており
、文字パターンROM 7は表示用1?AM 6の出力
をアドレスとして文字のパターンを形成するためのドツ
トデータを出力するようになっている。
である。 CPU 1は、画面に表示させる文字の表示
位置及び文字の種類をコード化したデータを出力し、こ
のデータはデータバス2を介して垂直位置制御回路3、
水平位置制御回路4及び表示用RAM 6の夫々へ人力
される。垂直位置制御回路3には垂直同期信号v3及び
水平同期信号H8を入力しており、垂直位置制御回路3
は垂直同期信号v3によりリセットされて、リセット後
の水平同期信号H9をカウントして画面の垂直位置を検
出し、cpu iから与えられた垂直位置に対応する数
値と一致したときに垂直位置信号■、を水平位置制御回
路4及びタイミング発生回路5へ夫々入力する。水平位
置制御回路4には垂直同期信号■、及び水平同期信号H
3が入力されており、また表示すべき文字のドツトサイ
ズを決定するクロック信号を出力する発振回路9のクロ
ック信号CLが入力されている。そして水平位置制御回
路4は、垂直位置制御回路3からの垂直位置信号VAと
、水平同期信号H3とが同時に与えられるとリセットさ
れて、リセット後の発振回路9から与えられるクロック
信号CLをカウントして画面の水平位置を検出する。そ
して検出した水平位置とCPU 1から与えられた水
平位置に対応する数値とが一致したときに水平位置信号
I]Aを前記タイミング発生回路5へ人力する。タイミ
ング発生回路5は入力された垂直位置信号VAと水平位
置信号HAとにより、画面に表示させる文字の表示デー
タを出力するタイミング信号T、を表示用RAM 6、
文字パターンROM’ 7及び出力制御回路8へ夫々入
力する。表示用RAM 6は表示させる文字及び色のコ
ードデータをCPU 1から与えられて記憶しており
、文字パターンROM 7は表示用1?AM 6の出力
をアドレスとして文字のパターンを形成するためのドツ
トデータを出力するようになっている。
また出力制御回路8は文字パターンROM 7から人力
されたドツトデータをパラレル/シリアル変換して、変
換したドツトデータを、ブラウン管に画像を表示させる
ための駆動回路へ入力して、ブラウン管の画面の所定位
置に文字を表示させる。
されたドツトデータをパラレル/シリアル変換して、変
換したドツトデータを、ブラウン管に画像を表示させる
ための駆動回路へ入力して、ブラウン管の画面の所定位
置に文字を表示させる。
このようにして画面には第7図に示す如く、例えば水平
方向に6列、垂直方向に5行の文字からなる画像が表示
される。なお、1文字は例えば水平方向が12ドツト、
垂直方向が16ドツトのドツト表示となっている。
方向に6列、垂直方向に5行の文字からなる画像が表示
される。なお、1文字は例えば水平方向が12ドツト、
垂直方向が16ドツトのドツト表示となっている。
ところで、最近は画面に表示させた文字を種々の態様で
変更することが要求され始めている。
変更することが要求され始めている。
しかし乍ら、前述した従来の画像表示制御回路は、垂直
同期信号に同期して多数の文字を表示させているから、
その文字を変更する場合には、画面全体の文字又は1文
字車位でないと変更できないという問題がある。
同期信号に同期して多数の文字を表示させているから、
その文字を変更する場合には、画面全体の文字又は1文
字車位でないと変更できないという問題がある。
本発明は斯かる問題に鑑み、画面の画像を走査線単位で
変更できる画像表示制御回路を提供することを目的とす
る。
変更できる画像表示制御回路を提供することを目的とす
る。
〔課題を解決するための手段]
本発明に係る画像表示制御回路は、1画面ごとに水平同
期信号をカウントする第1のアップカウンタと、画像の
表示又は消去領域を規定する初期値を設定し、一画面単
位でカウントアツプする第2のアップカウンタ及びカウ
ントダウンするダウンカウンタと、第1のアップカウン
タのカウント値と第2のアップカウンタ又はダウンカウ
ンタとのカウント値とを比べて一致している場合に出力
を発する比較回路とを備えて、垂直同期信号及び比較回
路の出力に関連してその画像のデータの出力を制御する
。
期信号をカウントする第1のアップカウンタと、画像の
表示又は消去領域を規定する初期値を設定し、一画面単
位でカウントアツプする第2のアップカウンタ及びカウ
ントダウンするダウンカウンタと、第1のアップカウン
タのカウント値と第2のアップカウンタ又はダウンカウ
ンタとのカウント値とを比べて一致している場合に出力
を発する比較回路とを備えて、垂直同期信号及び比較回
路の出力に関連してその画像のデータの出力を制御する
。
第1のアップカウンタは水平同期信号のカウント値を出
力する。第2のアップカウンタは画像の表示、消去の境
界位置の水平同期信号の数値を垂直同期信号によりアッ
プカウントし、ダウンカウンタはそれをダウンカウント
して夫々のカウント値を出力する。第1のアップカウン
タのカウント値と第2のアップカウンタ又はダウンカウ
ンタのカウント値とが一致すると比較回路は所定出力を
発する。垂直同期信号により画像データが出力され、比
較回路の所定出力で画像データが遮断される。
力する。第2のアップカウンタは画像の表示、消去の境
界位置の水平同期信号の数値を垂直同期信号によりアッ
プカウントし、ダウンカウンタはそれをダウンカウント
して夫々のカウント値を出力する。第1のアップカウン
タのカウント値と第2のアップカウンタ又はダウンカウ
ンタのカウント値とが一致すると比較回路は所定出力を
発する。垂直同期信号により画像データが出力され、比
較回路の所定出力で画像データが遮断される。
工画面ごとにこの遮断垂直位置が変化するから画像は上
側から下側へ広がるように表示され、或いは下側から上
側へ消えていく。
側から下側へ広がるように表示され、或いは下側から上
側へ消えていく。
以下本発明をその実施例を示す図面によって詳述する。
第1図は本発明に係る画像表示制御回路のブロック図で
ある。9ビツトの第1のアップカウンタ12の計数入力
端子には計数対象である水平同期信号H3を入力し、そ
のリセット端子Rには垂直同期信号Vsを入力する。こ
のアップカウンタ12は垂直同期信号■sによりリセッ
トされ、リセット時点から水平同期信号H5をカウント
して画面の垂直位置を検出し、そのカウント値■、を比
較回路13へ入力する。
ある。9ビツトの第1のアップカウンタ12の計数入力
端子には計数対象である水平同期信号H3を入力し、そ
のリセット端子Rには垂直同期信号Vsを入力する。こ
のアップカウンタ12は垂直同期信号■sによりリセッ
トされ、リセット時点から水平同期信号H5をカウント
して画面の垂直位置を検出し、そのカウント値■、を比
較回路13へ入力する。
cpu iは表示画像のデータをデータバスを介して表
示用RAM 6へ与える。また表示画像を広げていく場
合の画像表示領域の下端位置の初期値を9ビツトのレジ
スタ17へ同様に与える。また逆に表示画像を狭めてい
く場合の画像表示領域の下端位置の初期値を9ビツトの
レジスタ18に同様に与える。更に上述のように広がっ
ていく画像表示、狭まっていく画像表示の終了位置を表
す値を位置検出回路20に同様に与える。レジスタ17
の内容は9ビツトのアップカウンタ15のデータ入力端
子へ人力される。またレジスタ18の内容は9ピツ、ト
のダウンカウンタのデータ入力端子へ入力される。アッ
プカウンタ15及びダウンカウンタ16の夫々の計数入
力端子には計数対象である垂直同期信号■3が入力され
、また夫々のロード信号入力端子には図示しないロード
信号発生回路からロード信号SLが入力される。更にこ
れらのアップカウンタ15及びダウンカウンタ16の夫
々のストップ信号入力端子には、位置検出回路20が出
力するストップ信号S7が入力される。
示用RAM 6へ与える。また表示画像を広げていく場
合の画像表示領域の下端位置の初期値を9ビツトのレジ
スタ17へ同様に与える。また逆に表示画像を狭めてい
く場合の画像表示領域の下端位置の初期値を9ビツトの
レジスタ18に同様に与える。更に上述のように広がっ
ていく画像表示、狭まっていく画像表示の終了位置を表
す値を位置検出回路20に同様に与える。レジスタ17
の内容は9ビツトのアップカウンタ15のデータ入力端
子へ人力される。またレジスタ18の内容は9ピツ、ト
のダウンカウンタのデータ入力端子へ入力される。アッ
プカウンタ15及びダウンカウンタ16の夫々の計数入
力端子には計数対象である垂直同期信号■3が入力され
、また夫々のロード信号入力端子には図示しないロード
信号発生回路からロード信号SLが入力される。更にこ
れらのアップカウンタ15及びダウンカウンタ16の夫
々のストップ信号入力端子には、位置検出回路20が出
力するストップ信号S7が入力される。
アップカウンタ15.16のカウント値は切換回路14
及び位置検出回路20へ入力される。位置検出回路20
はCPIJ 1から与えられて記憶している画像表示領
域上端の水平同期信号の数値と、アップ、ダウンカウン
タ15.16から与えられた、そのカウント値とが一致
したときに前記ストップ信号S7を出力するようになっ
ている。またアップ、ダウンカウンタ15.16にロー
ド信号SLが与えられるとレジスタ17.18の内容が
アップ、ダウンカウンタ15、16へ各別にロードされ
るようになっている。
及び位置検出回路20へ入力される。位置検出回路20
はCPIJ 1から与えられて記憶している画像表示領
域上端の水平同期信号の数値と、アップ、ダウンカウン
タ15.16から与えられた、そのカウント値とが一致
したときに前記ストップ信号S7を出力するようになっ
ている。またアップ、ダウンカウンタ15.16にロー
ド信号SLが与えられるとレジスタ17.18の内容が
アップ、ダウンカウンタ15、16へ各別にロードされ
るようになっている。
切換回路14は選択信号S、により、アップカウンタ1
5又はダウンカウンタ16が出力したカウント値を選択
して比較回路13へ入力する。比較回路13はアップカ
ウンタ12からのカウント値と切換回路14から入力さ
れたカウント値とを比較し、両カウント値が一致してい
る場合にはパルス信号Verを出力するようになってい
る。比較回路13のパルス信号VCPは文字領域制御回
路19の入力端子へ入力される。文字領域制御回路19
の同期信号入力端子には垂直同期信号V、が入力される
。この文字領域制御回路19は垂直同期信号■3が入力
されるとパルス信号■2を出力し、比較回路13のパル
ス信号VCtが入力されるとパルス信号V、の出力を停
止させる。出力制御回路8のデータ入力端子には文字パ
ターンROM 1のドツトデータ出力を与える。表示画
像のコードデータを記憶している表示用RAM 6の出
力は文字パターンRUM 7に与えられる。出力制御回
路8は文字領域制御回路19からパルス信号V、が入力
された場合に文字パターンROM7からのドツトデータ
をパラレル/シリアル変換して、変換したドツトデータ
を出力する。そしてこのドツトデータはアナログ変換し
てブラウン管へ与えられる。
5又はダウンカウンタ16が出力したカウント値を選択
して比較回路13へ入力する。比較回路13はアップカ
ウンタ12からのカウント値と切換回路14から入力さ
れたカウント値とを比較し、両カウント値が一致してい
る場合にはパルス信号Verを出力するようになってい
る。比較回路13のパルス信号VCPは文字領域制御回
路19の入力端子へ入力される。文字領域制御回路19
の同期信号入力端子には垂直同期信号V、が入力される
。この文字領域制御回路19は垂直同期信号■3が入力
されるとパルス信号■2を出力し、比較回路13のパル
ス信号VCtが入力されるとパルス信号V、の出力を停
止させる。出力制御回路8のデータ入力端子には文字パ
ターンROM 1のドツトデータ出力を与える。表示画
像のコードデータを記憶している表示用RAM 6の出
力は文字パターンRUM 7に与えられる。出力制御回
路8は文字領域制御回路19からパルス信号V、が入力
された場合に文字パターンROM7からのドツトデータ
をパラレル/シリアル変換して、変換したドツトデータ
を出力する。そしてこのドツトデータはアナログ変換し
てブラウン管へ与えられる。
第2図は前記文字M試制御回路I9の回路図である。垂
直同期信号V、は第1.第2のNOR回路30゜31で
フリップフロップを構成している第1のNOR回路30
の一入力端子へ人力されている。第2のNOR回路31
の一入力端子には前記比較回路13の出力■。
直同期信号V、は第1.第2のNOR回路30゜31で
フリップフロップを構成している第1のNOR回路30
の一入力端子へ人力されている。第2のNOR回路31
の一入力端子には前記比較回路13の出力■。
が入力されている。NOR回路31の出力はNOR回路
30の他入力端子へ入力され、NOR回路30の出力は
NOR回路31の他入力端子へ入力されている。またN
OR回路30の出力はインバータ32を介して文字領域
制御回路19の出力となる。
30の他入力端子へ入力され、NOR回路30の出力は
NOR回路31の他入力端子へ入力されている。またN
OR回路30の出力はインバータ32を介して文字領域
制御回路19の出力となる。
次にこのように構成した画像表示制御回路の動作を第3
図のタイミングチャートにより説明する。
図のタイミングチャートにより説明する。
アップカウンタ12は第3図(a)に示す垂直同期信号
■、でリセットされ垂直同期信号■、が立下ってから第
3図(b)に示す水平同期信号H3をカウントアツプし
てそのカウント値■、を比較回路13へ入力する。画面
の上側から走査線単位で順次下側へ画像を広げて表示さ
せる場合はアップカウンタ15のカウント値を選択する
選択信号S、を切換回路14に与える。一方、CPU
1は、垂直同期信号■。
■、でリセットされ垂直同期信号■、が立下ってから第
3図(b)に示す水平同期信号H3をカウントアツプし
てそのカウント値■、を比較回路13へ入力する。画面
の上側から走査線単位で順次下側へ画像を広げて表示さ
せる場合はアップカウンタ15のカウント値を選択する
選択信号S、を切換回路14に与える。一方、CPU
1は、垂直同期信号■。
から例えば4パルス目の水平同期信号H8を特定する初
期値004(16)をレジスタ17へ入力する。この値
は広げていく画像の初期表示の上端を示す。
期値004(16)をレジスタ17へ入力する。この値
は広げていく画像の初期表示の上端を示す。
また広がり終えた画像の下端を特定する水平同期信号H
3の終期値を位置検出回路20へ入力する。
3の終期値を位置検出回路20へ入力する。
そしてアップカウンタ15に垂直同期信号■3が入力さ
れると、その立上りに同期して第3図(C)に示すロー
ド信号SLを出力して、アップカウンタ15及びダウン
カウンタ16へ入力する。それによりアップカウンタ1
5にレジスタ17が記憶している初期値004 (16
)がロードされる。ロードされたアップカウンタ15の
カウント値は切換回路14を介して比較回路13へ入力
される。それにより比較回路13はアップカウンタ12
とアップカウンタ15の夫々のカウント値を比較する。
れると、その立上りに同期して第3図(C)に示すロー
ド信号SLを出力して、アップカウンタ15及びダウン
カウンタ16へ入力する。それによりアップカウンタ1
5にレジスタ17が記憶している初期値004 (16
)がロードされる。ロードされたアップカウンタ15の
カウント値は切換回路14を介して比較回路13へ入力
される。それにより比較回路13はアップカウンタ12
とアップカウンタ15の夫々のカウント値を比較する。
一方、文字領域制御回路19のNOR回路30の一入力
端子に第1画面の垂直同期信号■、が入力されると第3
図(g)に示すように文字領域制御回路19の出力はr
HJに立上り、そのパルス信号■2を出力制御回路8へ
入力する。表示用RIM 6に画像データがあればそれ
により出力制御回路8は文字パターンRO?t 7から
入力された画像パターンのドツトデータをパラレル/シ
リアル変換して、変換したドツトデータを出力すること
になる。水平同期信号H3の4パルス目が立上るとアッ
プカウンタ12のカウント値が第3図(e)に示すよう
に004 (16)になり、アップカウンタ15からの
初期値004と一致する。そうすると比較回路13のパ
ルス信号VCPはrl(Jに立上って、文字領域制御回
路19の出力は第3図(2)に示すように「L」に立下
って、出力制御回路8は出力を停止する。従って最初の
画面では画面の上側から4本口まで(アップカウンタ1
2の内容が000 (16)〜003 (16)まで)
の走査線において画像の一部が表示される。続いて第2
画面の垂直同期信号VSの立下りでアップカウンタ12
がリセットされた後、再び水平同期信号H3のカウント
を始め、一方アツブカウンタ15はその垂直同期信号■
、によりカウント値が005(16)に変わる。またそ
の垂直同期信号■、によって文字領域制御回路19の第
3図(濁に示すパルス信号■zが立上る。水平同期信号
H3の5パルス目が立上るとアップカウンタ12のカウ
ント値が第3図(e)に示すように005(16)にな
りアップカウンタ15のカウント値005(16)と一
致する。それにより比較回路13のパルス信号■。はr
l(Jに立上って、文字領域制御回路19の出力は第3
図((至)に示すようにrl、Jに立下って、第2画面
における画像表示は004(16)の走査線までとなる
。
端子に第1画面の垂直同期信号■、が入力されると第3
図(g)に示すように文字領域制御回路19の出力はr
HJに立上り、そのパルス信号■2を出力制御回路8へ
入力する。表示用RIM 6に画像データがあればそれ
により出力制御回路8は文字パターンRO?t 7から
入力された画像パターンのドツトデータをパラレル/シ
リアル変換して、変換したドツトデータを出力すること
になる。水平同期信号H3の4パルス目が立上るとアッ
プカウンタ12のカウント値が第3図(e)に示すよう
に004 (16)になり、アップカウンタ15からの
初期値004と一致する。そうすると比較回路13のパ
ルス信号VCPはrl(Jに立上って、文字領域制御回
路19の出力は第3図(2)に示すように「L」に立下
って、出力制御回路8は出力を停止する。従って最初の
画面では画面の上側から4本口まで(アップカウンタ1
2の内容が000 (16)〜003 (16)まで)
の走査線において画像の一部が表示される。続いて第2
画面の垂直同期信号VSの立下りでアップカウンタ12
がリセットされた後、再び水平同期信号H3のカウント
を始め、一方アツブカウンタ15はその垂直同期信号■
、によりカウント値が005(16)に変わる。またそ
の垂直同期信号■、によって文字領域制御回路19の第
3図(濁に示すパルス信号■zが立上る。水平同期信号
H3の5パルス目が立上るとアップカウンタ12のカウ
ント値が第3図(e)に示すように005(16)にな
りアップカウンタ15のカウント値005(16)と一
致する。それにより比較回路13のパルス信号■。はr
l(Jに立上って、文字領域制御回路19の出力は第3
図((至)に示すようにrl、Jに立下って、第2画面
における画像表示は004(16)の走査線までとなる
。
以下同様にしてアップカウンタ15のカウント値が増加
するにともない画像を表示する走査線の本数が1本づつ
増加していく。つまり画像は画面の上側から第4図(a
)に示す如く順次表示されていくことになる。
するにともない画像を表示する走査線の本数が1本づつ
増加していく。つまり画像は画面の上側から第4図(a
)に示す如く順次表示されていくことになる。
そして、アップカウンタ15のカウント値が、位置検出
回路20に記憶している画像表示領域の下端を特定する
水平同期信号の数値と一致すると、位置検出回路20は
ストップ信号S、をアップカウンタ15へ入力する。そ
れによりアップカウンタ15のカウント動作が停止して
、画像の表示はそれまでの表示領域に規制される。以後
の画面の画像表示はこの下端位置までとなる。
回路20に記憶している画像表示領域の下端を特定する
水平同期信号の数値と一致すると、位置検出回路20は
ストップ信号S、をアップカウンタ15へ入力する。そ
れによりアップカウンタ15のカウント動作が停止して
、画像の表示はそれまでの表示領域に規制される。以後
の画面の画像表示はこの下端位置までとなる。
次に表示されている画像を画面の下側から走査線単位で
順次消去する場合は、画像の消去を始めるvN惺位置を
特定する水平同期信号H8の初期値を例えばIC0(1
6) としてcpu iからレジスタ18へ入力する
。ロード信号SLが入力されるとレジスタ18が記憶し
ていた初期値100(16)がダウンカウンタ16ヘロ
ードされる。選択信号S、はダウンカウンタ16のカウ
ント値を選択する内容とし、切換回路14によりそのカ
ウント値を比較回路13へ入力する。この比較回路13
にはアップカウンタ12のカウント値■^が入力されて
、比較回路13はアップカウンタ120カウント値とダ
ウンカウンタ16のカウント値とを比較する。
順次消去する場合は、画像の消去を始めるvN惺位置を
特定する水平同期信号H8の初期値を例えばIC0(1
6) としてcpu iからレジスタ18へ入力する
。ロード信号SLが入力されるとレジスタ18が記憶し
ていた初期値100(16)がダウンカウンタ16ヘロ
ードされる。選択信号S、はダウンカウンタ16のカウ
ント値を選択する内容とし、切換回路14によりそのカ
ウント値を比較回路13へ入力する。この比較回路13
にはアップカウンタ12のカウント値■^が入力されて
、比較回路13はアップカウンタ120カウント値とダ
ウンカウンタ16のカウント値とを比較する。
さて、垂直同期信号■、が文字領域制御回路19へ入力
されると、文字領域制御回路19のパルス信号■2は第
3図(j)に示すようにrHJに立上ってそのパルス信
号■2が入力された出力制御回路8は文字パターンRO
M 6から入力されたパターンのコープデータをパラレ
ル/シリアル変換し、変換したドツトデータにより画面
に画像を表示する。
されると、文字領域制御回路19のパルス信号■2は第
3図(j)に示すようにrHJに立上ってそのパルス信
号■2が入力された出力制御回路8は文字パターンRO
M 6から入力されたパターンのコープデータをパラレ
ル/シリアル変換し、変換したドツトデータにより画面
に画像を表示する。
ところで、アップカウンタ12のカウント値が第3図(
j)に示すように256= (100(16) ]に達
して、第3図(i)に示すダウンカウンタ16の初期値
IFF(16)と一致したときには比較回路13のパル
ス信号VCPは第3図[有])に示すようにrHuに立
上り、文字領域制御回路19のパルス信号v2は第3図
(りに示すように「L」に立下る。それにより以後画像
を表示しないことになる。続いて次の垂直同期信号V。
j)に示すように256= (100(16) ]に達
して、第3図(i)に示すダウンカウンタ16の初期値
IFF(16)と一致したときには比較回路13のパル
ス信号VCPは第3図[有])に示すようにrHuに立
上り、文字領域制御回路19のパルス信号v2は第3図
(りに示すように「L」に立下る。それにより以後画像
を表示しないことになる。続いて次の垂直同期信号V。
により文字領域制御回路19のパルス信号■2が再び第
3図(1)に示すように「HJになり、出力制御回路8
が出力するドツトデータにより画像を表示する。またそ
の垂直同期信号■3によりダウンカウンタ16の初期値
はOFF (16)にカウントダウンする。それにより
アップカウンタ12のカウント値が255= (OFF
(16) )に達するとダウンカウンタ16のカウント
値と一致して比較回路工3のパルス信号v2は第3図(
1)に示すようにrl、Jに立下って出力制御回路8の
出力を遮断し、以後画像を表示しないことになる。そし
てこのような動作を反復して、ダウンカウンタ16のカ
ウント値が減少するにともない、画面の下側から画像が
走査線単位で第4図(b)に示す如く順次消去されてい
くことになる。
3図(1)に示すように「HJになり、出力制御回路8
が出力するドツトデータにより画像を表示する。またそ
の垂直同期信号■3によりダウンカウンタ16の初期値
はOFF (16)にカウントダウンする。それにより
アップカウンタ12のカウント値が255= (OFF
(16) )に達するとダウンカウンタ16のカウント
値と一致して比較回路工3のパルス信号v2は第3図(
1)に示すようにrl、Jに立下って出力制御回路8の
出力を遮断し、以後画像を表示しないことになる。そし
てこのような動作を反復して、ダウンカウンタ16のカ
ウント値が減少するにともない、画面の下側から画像が
走査線単位で第4図(b)に示す如く順次消去されてい
くことになる。
またダウンカウンタ16のカウント値が減少し、位置検
出回路20が記憶している画像表示領域上端を特定する
水平同期信号の数値と一致すると、位置検出回路20は
ストップ信号をダウンカウンタ16へ入力してダウンカ
ウンタ16のカウント動作が停止する。それにより以後
の画像表示領域は変化しない。
出回路20が記憶している画像表示領域上端を特定する
水平同期信号の数値と一致すると、位置検出回路20は
ストップ信号をダウンカウンタ16へ入力してダウンカ
ウンタ16のカウント動作が停止する。それにより以後
の画像表示領域は変化しない。
このようにして本発明によれば、画面の上側から走査線
単位で順次画像を滑らかに表示することができ、また画
面の下側から走査線単位で順次画像を滑らかに消去する
ことができる。そして画像により情報を伝える態様を増
加させ得、多くの情報を伝達する多機能性の要求に応え
ることができる。
単位で順次画像を滑らかに表示することができ、また画
面の下側から走査線単位で順次画像を滑らかに消去する
ことができる。そして画像により情報を伝える態様を増
加させ得、多くの情報を伝達する多機能性の要求に応え
ることができる。
なお、V2がrl、Jレベルである間に表示を行わせる
ように構成することも可能である。
ように構成することも可能である。
第5図は文字領域制御回路19の他の実施例を示す回路
図である。
図である。
垂直同期信号■3がインバータ33へ入力され、その出
力がNANO回路34の一入力端子へ入力されている。
力がNANO回路34の一入力端子へ入力されている。
このNAND回路34の他入力端子には前記比較回路1
3の出力Verが入力されている。NAND回路34の
出力はインバータ35へ入力されていてこれで禁止回路
36を構成している。そしてインバータ35の出力はフ
リツプフロップを構成している第1のNOR回路31の
一入力端子へ入力されている。第2のNOR回路31の
一入力端子には垂直同期信号■、が入力されている。N
OR回路31の出力はNOR回路30の他入力端子へ人
力され、NOR回路30の出力はNOR回路31の他入
力端子へ入力されている。そしてNOR回路30の出力
はインバータ32を介して出力されるようになっている
。
3の出力Verが入力されている。NAND回路34の
出力はインバータ35へ入力されていてこれで禁止回路
36を構成している。そしてインバータ35の出力はフ
リツプフロップを構成している第1のNOR回路31の
一入力端子へ入力されている。第2のNOR回路31の
一入力端子には垂直同期信号■、が入力されている。N
OR回路31の出力はNOR回路30の他入力端子へ人
力され、NOR回路30の出力はNOR回路31の他入
力端子へ入力されている。そしてNOR回路30の出力
はインバータ32を介して出力されるようになっている
。
この文字領域制御回路19を用いればアップカウンタ1
2が垂直同期信号V、の立上りで変化することにより、
比較回路13が誤ったパルス信号を出力しても、垂直同
期信号■、がrHJの期間は禁止回路36の出力、即ち
インバータ35の出力がrl、Jに保持されるから、誤
ったパルス信号により文字領域制御回路19の出力が反
転せず画像の誤表示を防止することができる。
2が垂直同期信号V、の立上りで変化することにより、
比較回路13が誤ったパルス信号を出力しても、垂直同
期信号■、がrHJの期間は禁止回路36の出力、即ち
インバータ35の出力がrl、Jに保持されるから、誤
ったパルス信号により文字領域制御回路19の出力が反
転せず画像の誤表示を防止することができる。
(発明の効果)
以上詳述したように本発明によれば、水平同期信号に関
連して画像の表示をさせるから走査線単位で画面に画像
を表示し、また表示している画像を消去することが可能
になる。
連して画像の表示をさせるから走査線単位で画面に画像
を表示し、また表示している画像を消去することが可能
になる。
それにより画像の表示態様が増加して、情報を異なる態
様で伝達する多機能性の要求に応えることができる優れ
た効果を奏する。
様で伝達する多機能性の要求に応えることができる優れ
た効果を奏する。
第1図は本発明に係る画像表示制御回路のブロック図、
第2図は文字領域制御回路の回路図、第3図は画像表示
制御回路の各部信号のタイミングチャート、第4図は画
面の画像表示状態の説明図、第5図は文字領域制御回路
の他の実施例を示す回路図、第6図は従来の画像表示制
御回路のブロック図、第7図はそれによる画像表示!様
の説明図である。 2・・・データバス 12・・・アップカウンタ13・
・・比較回路 15・・・アップカウンタ16・・・ダ
ウンカウンタ 17・・・レジスタ18・・・レジスタ
19・・・文字領域制御回路20・・・位置検出回路
36・・・禁止回路なお、 図中、 同一符号は同一、 又は相当部分を 示す。
第2図は文字領域制御回路の回路図、第3図は画像表示
制御回路の各部信号のタイミングチャート、第4図は画
面の画像表示状態の説明図、第5図は文字領域制御回路
の他の実施例を示す回路図、第6図は従来の画像表示制
御回路のブロック図、第7図はそれによる画像表示!様
の説明図である。 2・・・データバス 12・・・アップカウンタ13・
・・比較回路 15・・・アップカウンタ16・・・ダ
ウンカウンタ 17・・・レジスタ18・・・レジスタ
19・・・文字領域制御回路20・・・位置検出回路
36・・・禁止回路なお、 図中、 同一符号は同一、 又は相当部分を 示す。
Claims (1)
- (1)垂直同期信号及び水平同期信号に関連して、画像
をラスタスキャン方式で表示させる画像表示制御回路に
おいて、 前記垂直同期信号でリセットされて前記水 平同期信号をカウントする第1のアップカウンタと、前
記画像の表示又は消去領域を規定する初期値を設定し、
垂直同期信号をカウントアップする第2のアップカウン
タ及びカウントダウンするダウンカウンタと、前記第1
のアップカウンタのカウント値と第2のアップカウンタ
又はダウンカウンタのカウント値とを比較し、比較した
カウント値が一致した場合に所定出力を発する比較回路
とを備え、垂直同期信号及び比較回路の出力に関連して
前記画像のデータの出力を制御すべく構成してあること
を特徴とする画像表示制御回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1026131A JPH02205891A (ja) | 1989-02-03 | 1989-02-03 | 画像表示制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1026131A JPH02205891A (ja) | 1989-02-03 | 1989-02-03 | 画像表示制御回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02205891A true JPH02205891A (ja) | 1990-08-15 |
Family
ID=12185007
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1026131A Pending JPH02205891A (ja) | 1989-02-03 | 1989-02-03 | 画像表示制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02205891A (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53144621A (en) * | 1977-05-24 | 1978-12-16 | Sony Corp | Video signal processing system |
JPS53144625A (en) * | 1977-05-24 | 1978-12-16 | Sony Corp | Signal processing system |
JPS63207283A (ja) * | 1987-02-23 | 1988-08-26 | Nec Corp | ストライプ効果回路 |
JPS6462086A (en) * | 1987-09-02 | 1989-03-08 | Canon Kk | Pattern switching device |
-
1989
- 1989-02-03 JP JP1026131A patent/JPH02205891A/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53144621A (en) * | 1977-05-24 | 1978-12-16 | Sony Corp | Video signal processing system |
JPS53144625A (en) * | 1977-05-24 | 1978-12-16 | Sony Corp | Signal processing system |
JPS63207283A (ja) * | 1987-02-23 | 1988-08-26 | Nec Corp | ストライプ効果回路 |
JPS6462086A (en) * | 1987-09-02 | 1989-03-08 | Canon Kk | Pattern switching device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05336441A (ja) | 映像合成エフェクト装置 | |
US4149264A (en) | CRT display apparatus of raster scanning type | |
US4560981A (en) | Logic waveform display apparatus | |
KR100690407B1 (ko) | 표시장치 및 표시장치용 인터페이스 회로 | |
JPS6155676B2 (ja) | ||
JPH0616230B2 (ja) | マルチスクリ−ン表示方法 | |
JPH02205891A (ja) | 画像表示制御回路 | |
JPH0258635B2 (ja) | ||
US5805151A (en) | Raster contoller | |
KR100464415B1 (ko) | 디스플레이 장치의 액티브 비디오 영역 검출 회로, 검출방법 및 검출된 액티브 비디오 영역을 이용한 좌표 매핑방법 | |
JPH03175493A (ja) | テレビジョン画面表示装置 | |
JPH06266842A (ja) | 画面表示方法及び画面表示装置 | |
JPH0350595A (ja) | 画像表示制御回路 | |
JP3460815B2 (ja) | 画面表示位置検出回路 | |
JPS60125884A (ja) | 情報処理システムのcrtデイスプレイ装置 | |
JPH02278285A (ja) | 画像表示制御回路 | |
JP3828017B2 (ja) | オンスクリーンディスプレイ装置 | |
JP2628076B2 (ja) | 表示制御回路 | |
JPH0777964A (ja) | 同期信号極性修正装置およびコンピュータシステム | |
KR0169302B1 (ko) | 음극선관용 칼러 디스플레이 제어회로 | |
JP3276897B2 (ja) | キャラクタ表示制御回路 | |
JPS5836787B2 (ja) | 表示アドレス発生装置 | |
JPH03136094A (ja) | Crt画面の他の2次元画面への変換装置 | |
JPH11126060A (ja) | キャラクタ表示装置 | |
JPS6261156B2 (ja) |