JPH02161536A - バスインタフェース装置 - Google Patents

バスインタフェース装置

Info

Publication number
JPH02161536A
JPH02161536A JP63315350A JP31535088A JPH02161536A JP H02161536 A JPH02161536 A JP H02161536A JP 63315350 A JP63315350 A JP 63315350A JP 31535088 A JP31535088 A JP 31535088A JP H02161536 A JPH02161536 A JP H02161536A
Authority
JP
Japan
Prior art keywords
local bus
command
bus
write data
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63315350A
Other languages
English (en)
Inventor
Koichi Taneda
種田 幸一
Shinichi Ishikawa
伸一 石川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP63315350A priority Critical patent/JPH02161536A/ja
Publication of JPH02161536A publication Critical patent/JPH02161536A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、バスインタフェース装置に関し、詳しくは、
演算処理装置と奇数ブロックと偶数ブロックに分割され
た2台の主記憶装置とを接続する2本のローカルバスと
、複数の周辺制御装置あるいは診断プロセッサを接続す
るシステムバスとを分離し、両バス間にローカルバスと
システムバス間のデータ転送を制御するバスインタフェ
ース装置を設けた中央処理装置に関するものである。
従来の技術 、従来、この種のバスインタフェース装置は、システム
バスより出力されるコマンド、アドレス、データをロー
カルバス用に変換し、該ローカルバスに出力するもので
あり、システムバスにtIMされる周辺制御装置あるい
は診断プロセッサの主記憶アクセス時に専有される装置
となっていた。
発明が解決しようとする課題 上述した従来のバスインタフェース装置は、システムバ
スに接続される周辺制御装置あるいは診断プロセッサが
主記憶を専有する時、例えば診断プロセッサによる主記
憶試験の際には従来のバスインタフェース装置は、第2
図に示されている如く、システムバスより出力される1
命令に対し片方のローカルバスしかアクセスできず、も
う片方は待機状態になっており、ローカルバス1本の場
合と同等の時間がかかるという欠点がある。
本発明は従来の上記実情に鑑みてなされたものであり、
従って本発明の目的は、従来の技術に内在する上記欠点
を解消することを可能とした新規なバスインタフェース
装置を提供することにある。
課題を解決するための手段 上記目的を達成する為に、本発明に係るバスインタフェ
ース装置は、システムバスを通して発行されるコマンド
と付随するアドレスの奇偶ブロック指定により2木のロ
ーカルバスにコマンドを出力するコマンド制御手段と、
書込みコマンドの時に該書込みデータをローカルバスに
出力すると共にローカルバス対応に書込みデータを保持
する2つの保持手段と、診断プロセッサからの書込みコ
マンドと判断される時に書込みに続いて同一番地への続
出しコマンドを発生する読出しコマンド発生手段と、前
記保持手段により保持された書込みデータと読出しデー
タを比較し不一致を検出した際に診断プロセッサに比較
エラーを通知するエラー信号発生手段とを備えて構成さ
れる。
実施例 次に、本発明をその好ましい一実施例について図面を参
照にして詳細に説明する。
第1図は本発明の一実施例を示すブロック構成図である
第1図を参照するに、101は各種周辺制御装置及び診
断プロセッサ、102はシステムバス、103はバスイ
ンタフェース装置、104はシステムバスとローカルバ
スの同期化回路、105はローカルバス選択及びコマン
ド$IJ#回路、106はローカルバス奇数ブロック側
コマンドアドレス出力回路、107はローカルバス奇数
ブロック側書込みデータ出力回路、108はローカルバ
ス奇数ブロック側書込みデータ保持回路、109はロー
カルバス奇数ブロック側読出しデータ保持回路、110
は108のデータと109のデータの比較エラー信号出
力回路をそれぞれ示す。
また、111はローカルバス偶数ブロック側コマンドア
ドレス出力回路、112はローカルバス偶数ブロック側
書込みデータ出力回路、113はローカルバス偶数ブロ
ック側書込みデータ保持回路、114はローカルバス偶
数ブロックlll読出しデータ保持回路、115は11
3のデータと114のデータの比較エラー信号出力回路
、116は奇数ブロック側ローカルバス、117は偶数
ブロック側ローカルバス、118は奇数ブロック側主記
憶装置、119は偶数ブロック側主記憶装置をそれぞれ
示している。
第3図は本発明に係る装置によるローカルバスのタイミ
ングシーケンス図である。
次に、本発明の一実施例として、診断プロセッサによる
主記憶診断について説明する。
診断プロセッサ101は、システムバス102を介して
バスインタフェース装置11ffi 103に対して書
込み命令と主記憶アドレスを出力し、続けて書込みデー
タとして診断データを出力する。バスインタフェース装
置103は、同期化回路104で同期化の後にローカル
バス選択及びコマンド制御回路105にて書込みを判断
し、同時に診断プロセッサ101の指示により、奇、偶
どちらのローカルバスかを選択する。バスインタフェー
ス装置103は、奇数ブロック側を選択した時にはロー
カルバス奇数ブロック側コマンドアドレス出力回路10
6に奇数ブロック側のローカルバス116に対するコマ
ンドアドレスを設定し、次にローカルバス奇数ブロック
側書込みデータ出力回路107に書込みデータを設定し
、奇数ブロック側ローカルバス116を介して奇数ブロ
ック側主記憶装置L18に書込み動作を行う、書込みデ
ータ出力回路107の書込みデータ出力と同時にローカ
ルバス奇数ブロック側書込みデータ保持回路10gは該
データを保持する。
次に、ローカルバス選択及びコマンド制御回路105は
コマンドアドレス出力回路106に対して′同一アドレ
スの読出しを指示し、読出し動作を行い、ローカルバス
奇数ブロック側読出しデータ保持回路109にて読出し
データを保持する0診断プロセッサ101による命令で
ある時にはローカルバス選択及びコマンド制御回路10
5は比較エラー信号出力回路110に対し、比較チエツ
ク許可を指示し、比較エラー信号出力回路110は、書
込みデータ保持回路108と読出しデータ保持回路10
9のデータを比較し、不一致の際にはエラー信号を出力
する。このエラー信号を同期化回路104で同期化した
後に、システムバス102を介して診断プロセッサ10
1に報告する。
バスインタフェース装置103は、偶数ブロック側を選
択した時には、ローカルバス偶数ブロック側コマンドア
ドレス出力回路111に偶数ブロック側のローカルバス
117に対するコマンドアドレスを設定し、次にローカ
ルバス偶数ブロック側書込みデータ出力回路112に書
込みデータを設定し、偶数ブロック側ローカルバス11
7を介して偶数ブロック側主記憶装置119に書込み動
作を行う。
書込みデータ出力回路112の書込みデータ出力と同時
にローカルバス偶数ブロック側書込みデータ保持回路1
13は該データを保持する。
次にローカルバス選択及びコマンド制御回路105はコ
マンドアドレス出力回路111に対し同一アドレスの読
出しを指示し、読出し動作を行い、ローカルバス偶数ブ
ロック側読出しデータ保持回路114にて読出しデータ
を保持する0診断プロセッサ101による命令である時
には、ローカルバス選択及びコマンド制御回路105は
比較エラー信号出力回路115に対し比較チエツク許可
を指示し、比較エラー信号出力回路115は、書込みデ
ータ保持回路113と読出しデータ保持回路114のデ
ータを比較し、不一致の際にはエラー信号を出力する。
このエラー信号を同期化回路104で同期化した後にシ
ステムバス102を介して診断プロセッサ101に報告
する。
101が周辺制御装置の場合にもほぼ同様に動作する。
第3図は本発明の上記動作を説明する為のタイミングチ
ャートである。 LBUS(A) 、LBUSIB)は
、ローカルバスであり、例えば奇数ブロックローカルバ
ス116 、偶数ブロックローカルバス117にそれぞ
れ対応している。
発明の詳細 な説明したように、本発明によれば、バスインタフェー
ス装置に書込み動作時と同一のアドレスに対し、続けて
読出し動作を行う機能を加えることにより、例えば主記
憶の診断において、診断プロセッサは診断データの書込
み命令を出力するだけでエラーの有無を認識することが
でき、従来は、書込み後に読出しを行っていたものが書
込みのみですむことから、診断にかかる時間をほぼ半分
にすることが可能となる効果が得られる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック構成図、第2
図は従来装置におけるローカルバスのタイミングシーケ
ンス図、第3図は本発明に係る装置によるローカルバス
のタイミングシーケンス図である。 101・・・各種周辺制御装置及び診断プロセッサ、1
02・・・システムバス、103・・・バスインタフェ
ース装置、104・・・システムバスとローカルバスの
同期化回路、105・・・ローカルバス選択及びコマン
ド制御回路、106・・・ローカルバス奇数ブロックコ
マンドアドレス出力回路、107・・・ローカルバス奇
数ブロック書込みデータ出力回路、108・・・ローカ
ルバス奇数ブロック書込みデータ保持回路、109・・
・ローカルバス奇数ブロック読出しデータ保持回路、1
10・・・ローカルバス奇数ブロック比較エラー信号出
力回路、111・・・ローカルバス偶数ブロックコマン
ドアドレス出力回路、112・・・ローカルバス偶数ブ
ロック書込みデータ出力回路、113・・・ローカルバ
ス偶数ブロック書込みデータ保持回路、114・・・ロ
ーカルバス偶数ブロック読出しデータ保持回路、115
・・・ローカルバス偶数ブロック比較エラー信号出力回
路、116・・・奇数ブロックローカルバス、117・
・・偶数ブロックローカルバス、118・・・奇数ブロ
ック主記憶装置、119・・・偶数ブロック主記憶装置

Claims (1)

    【特許請求の範囲】
  1. 演算処理装置と奇数番地ブロックと偶数番地ブロックに
    分割された2台の主記憶装置とを接続する2本のローカ
    ルバスと複数の周辺制御装置あるいは診断プロセッサを
    接続するシステムバスとを分離し両バス間にローカルバ
    スの調停機能を有してローカルバスとシステムバス間の
    データ転送を制御する装置であって、前記システムバス
    を通して発行されるコマンドと付随するアドレスの奇偶
    番地ブロック指定により前記2本のローカルバスにコマ
    ンドを選択的に出力するコマンド制御手段と、前記コマ
    ンドが書込みコマンドの時に書込みデータを前記ローカ
    ルバスに出力すると共にローカルバス対応に書込みデー
    タを保持する2つの保持手段と、前記コマンドが診断プ
    ロセッサからの書込みコマンドと判断される時には書込
    みに続いて同一番地への読出しコマンドを発生する読出
    しコマンド発生手段と、前記読出しコマンド発生手段に
    よって読出されたデータと前記保持手段の書込みデータ
    とを比較し不一致を検出した際に診断プロセッサに比較
    エラーを通知するエラー信号発生手段とを有することを
    特徴とするバスインタフェース装置。
JP63315350A 1988-12-14 1988-12-14 バスインタフェース装置 Pending JPH02161536A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63315350A JPH02161536A (ja) 1988-12-14 1988-12-14 バスインタフェース装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63315350A JPH02161536A (ja) 1988-12-14 1988-12-14 バスインタフェース装置

Publications (1)

Publication Number Publication Date
JPH02161536A true JPH02161536A (ja) 1990-06-21

Family

ID=18064355

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63315350A Pending JPH02161536A (ja) 1988-12-14 1988-12-14 バスインタフェース装置

Country Status (1)

Country Link
JP (1) JPH02161536A (ja)

Similar Documents

Publication Publication Date Title
JPH0690682B2 (ja) マルチプロセツサシステムの障害処理方式
JPH02161536A (ja) バスインタフェース装置
JPH02132543A (ja) 情報処理装置
JPH0140432B2 (ja)
JP2884620B2 (ja) ディジタル画像処理装置
JPH04167039A (ja) データ書き込み方式
JPH024021B2 (ja)
JPH02163862A (ja) ディジタル信号処理プロセッサ
JPH04263333A (ja) メモリ二重化方式
KR100454652B1 (ko) 하이파이버스시스템의주기억장치
JPH06110824A (ja) バスブリッジ装置
JPS6059462A (ja) 双方向デ−タ・バスのパイプライン・アクセス・メモリ
JPS5931737B2 (ja) 多重制御デ−タ処理システム
JPS6175445A (ja) 記憶制御方式
JPH03156657A (ja) データ転送装置
JPH0512222A (ja) 情報処理装置
JPH03198136A (ja) Dma転送データチェック方式
JPS62196729A (ja) マイクロプログラムロ−ド方式
JPH02307149A (ja) 直接メモリアクセス制御方式
JPH0236443A (ja) 拡張記憶制御方式
JPS6068461A (ja) メモリ多重アクセス装置
JPH03245219A (ja) 電子ディスクサブシステム
JPH0432945A (ja) 2重化メモリ装置同期運転制御方式
JPH0594325A (ja) 監視制御装置
JPH02187849A (ja) バス・インターフェース装置