JPH02115964A - 論理シミュレーション方式 - Google Patents
論理シミュレーション方式Info
- Publication number
- JPH02115964A JPH02115964A JP63269805A JP26980588A JPH02115964A JP H02115964 A JPH02115964 A JP H02115964A JP 63269805 A JP63269805 A JP 63269805A JP 26980588 A JP26980588 A JP 26980588A JP H02115964 A JPH02115964 A JP H02115964A
- Authority
- JP
- Japan
- Prior art keywords
- data
- processor
- simulator
- delivered
- hardware
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004088 simulation Methods 0.000 title claims abstract description 14
- 238000000034 method Methods 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 2
- 238000007596 consolidation process Methods 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は情報処理装置の論理シミュレーション方式に関
する。
する。
従来、複数のプロセッサにより構成されているハードウ
ェア論理シミュレータにデータを設定する場合、一つの
データを設定する度にハードウェアに対してプロセッサ
の指定動作を行なっていた。
ェア論理シミュレータにデータを設定する場合、一つの
データを設定する度にハードウェアに対してプロセッサ
の指定動作を行なっていた。
上記した従来の論理シミュレーション方式は、複数のプ
ロセッサにより構成されているハードウェア論理シミュ
レータにデータを設定する場合、一つのデータを設定す
る度にハードウェアに対してプロセッサの指定動作を行
なうために、データ設定の時間が遅いという欠点がある
。
ロセッサにより構成されているハードウェア論理シミュ
レータにデータを設定する場合、一つのデータを設定す
る度にハードウェアに対してプロセッサの指定動作を行
なうために、データ設定の時間が遅いという欠点がある
。
本発明の論理シミュレーション方式は、設定するデータ
をプロセッサ毎にソートする手段と、そのソートされた
データをプロセッサ毎に一括して設定する手段とを含ん
で構成される。
をプロセッサ毎にソートする手段と、そのソートされた
データをプロセッサ毎に一括して設定する手段とを含ん
で構成される。
次に、本発明について図面を参照して説明する6
第1図は本発明の一実施例のブロック図である。
シミュレータ1は、ソフトウェア論理シミュレータであ
る。ハードウェアシミュレータ2は複数のプロセッサ3
により構成されているハードウェア論理シミュレータで
ある。データ取得手段4は、シミュレータ1より実行切
り換えに必要なシミュレーション状態データを取り込み
データソート手段5へ引き渡す、データソート手段5は
、引き渡されたシミュレーション状態データを設定する
プロセッサ毎にソートし、データー括設定手段6へ引き
渡す。データー括設定手段6は、ハードウェアシミュレ
ータ2に対して引き渡されたデータを設定するプロセッ
サの指定動作を行ない、データを一括して送り込む機能
を有する。
る。ハードウェアシミュレータ2は複数のプロセッサ3
により構成されているハードウェア論理シミュレータで
ある。データ取得手段4は、シミュレータ1より実行切
り換えに必要なシミュレーション状態データを取り込み
データソート手段5へ引き渡す、データソート手段5は
、引き渡されたシミュレーション状態データを設定する
プロセッサ毎にソートし、データー括設定手段6へ引き
渡す。データー括設定手段6は、ハードウェアシミュレ
ータ2に対して引き渡されたデータを設定するプロセッ
サの指定動作を行ない、データを一括して送り込む機能
を有する。
シミュレータの切り換えは以下のように進行する。
まず、シミュレータの切り換えの必要が発生すると、デ
ータ取得手段4が、シミュレータ1より切り換えに必要
なシミュレーション状態データを取り込む。取り込まれ
たデータはデータソート手段5へ引き渡される。
ータ取得手段4が、シミュレータ1より切り換えに必要
なシミュレーション状態データを取り込む。取り込まれ
たデータはデータソート手段5へ引き渡される。
データソート手段5は引き渡されたデータを設定するプ
ロセッサ毎にソートする。ソートされたデータはプロセ
ッサ毎にデーター括設定手段6へ引き渡される。
ロセッサ毎にソートする。ソートされたデータはプロセ
ッサ毎にデーター括設定手段6へ引き渡される。
データー括手段6は、データが引き渡される度に、ハー
ドウェアシミュレータ2内へプロセッサ指定信号を通知
し、引き渡されたソート済みデータをハードウェアシミ
ュレータ2内へ一括して送り込む。
ドウェアシミュレータ2内へプロセッサ指定信号を通知
し、引き渡されたソート済みデータをハードウェアシミ
ュレータ2内へ一括して送り込む。
このように、データはプロセッサ毎に一括して設定され
ていくため、ハードウェアに対するプロセッサの指定動
作は、多くてもプロセッサ台数回だけで済むようになる
。
ていくため、ハードウェアに対するプロセッサの指定動
作は、多くてもプロセッサ台数回だけで済むようになる
。
以上説明したように、本発明は複数のプロセッサにより
構成されているハードウェア論理シミュレータ内の論理
シミュレーションモデルに実行再開に必要なデータを設
定する際に、設定するデータをプロセッサ毎にソートし
、ソートされたデータをプロセッサ毎に一括して設定す
ることにより、ハードウェアに対するプロセッサの指定
動作の回数を減らし実行再開時のデータ設定の高速化を
計る効果がある。
構成されているハードウェア論理シミュレータ内の論理
シミュレーションモデルに実行再開に必要なデータを設
定する際に、設定するデータをプロセッサ毎にソートし
、ソートされたデータをプロセッサ毎に一括して設定す
ることにより、ハードウェアに対するプロセッサの指定
動作の回数を減らし実行再開時のデータ設定の高速化を
計る効果がある。
、
第1図は本発明の一実施例のブロック図である。
1・・・ソフトウェアシミュレータ、2・・・ハードウ
ェアシミュレータ、3・・・全体シミュレータ、4・・
・データ取得手段、5・・・データソート手段、6・・
・データー括設定手段。
ェアシミュレータ、3・・・全体シミュレータ、4・・
・データ取得手段、5・・・データソート手段、6・・
・データー括設定手段。
Claims (1)
- 2種類以上の独立した論理シミュレータを用いてシミュ
レーションを実行する論理シミュレーション方式におい
て、あるシミュレータから、複数のプロセッサにより構
成されているハードウェア論理シミュレータへのシミュ
レーションの切り換えを実行する場合、前記ハードウェ
ア論理シミュレータ内へそのシミュレーションの再開に
必要なデータを高速に設定するために、その設定するデ
ータを前記複数のプロセッサ毎にソートする手段と、そ
のソートされたデータを前記プロセッサ毎に一括して設
定する手段とを含んで構成されることを特徴とする論理
シミュレーション方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63269805A JPH02115964A (ja) | 1988-10-25 | 1988-10-25 | 論理シミュレーション方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63269805A JPH02115964A (ja) | 1988-10-25 | 1988-10-25 | 論理シミュレーション方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02115964A true JPH02115964A (ja) | 1990-04-27 |
Family
ID=17477419
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63269805A Pending JPH02115964A (ja) | 1988-10-25 | 1988-10-25 | 論理シミュレーション方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02115964A (ja) |
-
1988
- 1988-10-25 JP JP63269805A patent/JPH02115964A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW274600B (en) | Method and apparatus for improving system performance in a data processing system | |
HUP0100013A2 (hu) | Eljárás és berendezés láncolt műveletek kapcsolási eseményeinek kiválasztására többszörösen láncolt műveleteket végrehajtó processzorban | |
DE69110908T2 (de) | Auffangen eines priviligierten befehlswortes zur kontrolle eines betriebssystems. | |
JPH02115964A (ja) | 論理シミュレーション方式 | |
JPH05128079A (ja) | マルチプロセツサシステムにおけるトレース方式 | |
JPH1091480A (ja) | コンピュータプログラムのシミュレーション装置および方法 | |
JP2731572B2 (ja) | 論理シミュレーション方式 | |
JPH0328933A (ja) | タスク制御方法 | |
JPS62217326A (ja) | 複数os格納切替可能コンピユ−タ | |
JPH02311903A (ja) | プログラマブルコントローラ | |
JPH0248742A (ja) | 論理シミュレーション装置 | |
JPH0375832A (ja) | 仮想計算機制御方式 | |
JPS6118039A (ja) | 並列ハツシユ装置 | |
JPH02247743A (ja) | トランザクション実行時系列図表編集方式 | |
JPH02219137A (ja) | 試験プログラムの評価方式 | |
JPS6327942A (ja) | メツセ−ジ入力装置 | |
JPS61166631A (ja) | マイクロプログラム制御処理方法 | |
JPH0594559A (ja) | キーボード入力装置等価方式 | |
JPH03137729A (ja) | 先行制御方式 | |
JPS63127341A (ja) | マルチオペレ−テイングシステム | |
JPS59153245A (ja) | デバツグ装置 | |
JPH02113363A (ja) | マルチプロセッサシステムにおけるタイムスライス制御方式 | |
JPH03218529A (ja) | 高速割込み処理装置 | |
EP0395281A3 (en) | Method and apparatus for relating diagnostic information to specific computer instructions | |
JPH0319059A (ja) | 通信処理装置のシステム制御情報動的再構成制御方式 |