JPH01286648A - 半2重通信路ドライバ制御方法 - Google Patents

半2重通信路ドライバ制御方法

Info

Publication number
JPH01286648A
JPH01286648A JP11602988A JP11602988A JPH01286648A JP H01286648 A JPH01286648 A JP H01286648A JP 11602988 A JP11602988 A JP 11602988A JP 11602988 A JP11602988 A JP 11602988A JP H01286648 A JPH01286648 A JP H01286648A
Authority
JP
Japan
Prior art keywords
transmission
driver
communication
reception
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11602988A
Other languages
English (en)
Other versions
JPH0779344B2 (ja
Inventor
Tadashi Toda
正 戸田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Azbil Corp
Original Assignee
Azbil Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Azbil Corp filed Critical Azbil Corp
Priority to JP63116029A priority Critical patent/JPH0779344B2/ja
Publication of JPH01286648A publication Critical patent/JPH01286648A/ja
Publication of JPH0779344B2 publication Critical patent/JPH0779344B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、半2重通信路で使用される通信機器のドライ
バ制御方法に関し、特に、送信用ドライバのディスイネ
ーブル方法に関するものである。
〔従来の技術〕
送信側と受信側とで線路が分離されていないため同時に
は1台しか送信することのできない通信路(以下「半2
重通信路」という)を使用する通信機器は、同時に複数
の通信機器が半2重通信路を電気的にドライブしようと
することを防止するために、自身が送信するとき以外は
送信用ドライバをディスイネーブルにしておかねばなら
ない。
半2重通信路を使用する一般的な通信システムを第3図
に示す。同図において、1〜3は通信機器、4は半2重
通信路、11.21.31はマイクロプロセッサ、12
,22.32は通信コントローラ、13.23.33は
送信ドライバ、14.24.34は受信レシーバであり
、al−a3は制御信号である。
上述したように、第3図において、通信機器1が送信し
ているときには、通信機器2と3とは半2重通信路4を
ドライブしてはいけない。すなわち、通信機器1のみが
送信用ドライバ13をイネーブルにし、他は送信用ドラ
イバ23.33をディスイネーブルにしておかねばなら
ない。
従って、各通信機器は送信を始める前に送信用ドライバ
をイネーブルにし、送信が完了した後で送信用ドライバ
をディスイネーブルにすることになる。そのために送信
ドライバをディスイネーブルにするタイミングが分から
ねばならない。すなわち、第4図に示すように、通信機
器1の通信コントローラ12に最後のデータを書き込ん
でから送信ドライバ13をディスイネーブルにするまで
の待ち時間T1を設け(第4図(a)、 (b)参照)
、通信機器1は最後のデータDE送出後の時間T2で送
信ドライバ13をディスイネーブルにしなければならな
い(第4図(dl、 (bl参照)。また、通信機器1
は、通信機器2の送信ドライバ23がイネーブルになる
前の時間T3に送信ドライバ13をディスイネーブルに
しなければならない(第4図(C)参照)。
通常通信コントローラには専用のIC(LSI)が使用
され、マイクロプロセッサは送信データをバイト (8
ビツト)単位もしくは数バイトまとめて通信コントロー
ラに書き込むことができる。よって、マイクロプロセッ
サは、書き込んだデータがシリアルデータに変換されて
全て通信路上に送出されるまで待って、送信完了を確認
してから、送信ドライバをディスイネーブルにすること
になる。
しかしながら、安価な通信コントローラの中には送出完
了を確認することのできないものもあり、そのような通
信コントローラを使用せざるをえない場合には従来以下
のような方法がとられていた。
■マイクロプロセッサがプログラムでループを組んで時
間をカウントする。
■通信コントローラとは別にタイマをハードウェアとし
て持って、時間をカウントする。
〔発明が解決しようとする課題〕
上記■の方法はコストアンプにはならないが、送出完了
の時間カウントをする間マイクロプロセッサは他の処理
をすることができなくなり、ソフトウェア構成の大きな
制約となる。
上記■の方法は、タイマがカウントする間マイクロプロ
セッサは他の処理をすることができるため、ソフトウェ
ア構成上の制約にはならないが、コストアップになる。
さらに、上記■、■の両方法ともに、通信コントローラ
自身が送出完了を検出するのとは異なり、余裕を見込ま
なければならないため、送出完了から送信ドライバのデ
ィスイネーブルまでの時間を必要最小時間よりも長くせ
ざるをえない。従って、その分時間ロスとなり、通信全
体のスルーブツトを落とす要因となる。
本発明はこのような点に鑑みてなされたものであり、そ
の目的とするところは、半2重通信路において送出完了
の確認ができない通信コントローラを使用した場合でも
、ソフトウェア構成に制約を加えることなく、ハードウ
ェアタイマの追加を必要とせず、通信路のスループット
を落とす時間ロスもない送出完了の確認方法を提供する
ことにある。
〔課題を解決するための手段〕
このような目的を達成するために本発明による半2重通
信路ドライバ制御方法は、送信完了後の送信用ドライバ
をディスイネーブルにするタイミングを折り返し受信か
ら検出するようにしたものである。
〔作用〕
本発明による半2重通信路ドライバ制御方法においては
、受信データが最後の送信データと一致したときに送信
用ドライバがディスイネーブルにされる。
〔実施例〕
半2重通信路の場合には、送信ドライバと受信レシーバ
とが通信路上でワイヤードオアされているため、送信と
同時に送信データの折り返し受信が可能であり、通信コ
ントローラに書き込まれた送信データが折り返し受信に
より受信されたならば、その送信データは通信路上への
送出が完了したことを意味する。一般に、送信完了の確
認ができない通信コントローラも受信済データの有無は
確認することができる。つまり、受信時に割り込み要求
を出したり、受信データの有無をプログラムで読み出す
ことができる。従って、送信メツセージの最後のデータ
を通信コントローラに書き込んだ後、折り返し受信を監
視し、最後の送信データが受信された時に送信用ドライ
バをディスイネーブルにすればよい。これを第1図およ
び第2図に示す。
第1図は割り込みを使用しない場合の送出完了判定方法
を示すフローチャート、第2図は割り込みを使用する場
合の送出完了判定方法を示すフローチャートである。
第1図において、通信コントローラに最後の送信データ
を書き込んだ後、受信データの有無をテストする(ステ
ップ51.52)、受信データが無い場合は待機状態と
なり、有る場合は受信データを読み込む(ステップ53
)0次に、最後の送信データと一致しているか否かを判
定しくステップ54)、一致して°いる場合には送信完
了と判定され、送信用ドライバをディスイネーブルにす
る(ステップ55)、一致していない場合にはステップ
52に戻り、再度受信データの有無をテストする。
第2図に示す動作は、第1図に示す動作とほぼ同様であ
るが、割り込み処理が行なわれる点が異なる。すなわち
、ステップ51と同一内容のステップ61は送信側ルー
チンの一部であり、送信側ルーチンの処理において矢印
IRIで示す受信割り込みが発生した場合、ステップ6
2〜64の受信割り込みルーチンの処理を行なう。まず
、受信データを読み込み(ステップ62)、受信データ
が最後の送信データと一致しているか否かを判断しくス
テップ63)、一致している場合には送信完了と判定さ
れ、送信用ドライバをディスイネーブルにする(ステッ
プ64)。一致していない場合には矢印IR2で示すよ
うに送信側ルーチンに復帰リターンする。
〔発明の効果〕
以上説明したように本発明による半2重通信路ドライバ
制御方法は、送信完了後の送信用ドライバをディスイネ
ーブルにするタイミングを折り返し受信から検出するこ
とにより、プログラムでループを組んで時間をカウント
する必要がなく、またハードウェアタイマを持つ必要も
ないので、半2重通信路において送出完了の確認ができ
ない通信コントローラを使用した場合でも、ソフトウェ
ア構成に制約を加えることなく、ハードウェアタイマの
追加を必要とせず、通信路のスループットを落とす時間
ロスもない送出完了の確認方法を得ることができる効果
がある。
【図面の簡単な説明】
第1図は本発明に係わる半2重通信路ドライバ制御方法
の一実施例を説明するためのフローチャート、第2図は
その第2の実施例を説明するためのフローチャート、第
3図は一般的な半2重通信路の通信システムを示す系統
図、第4図はイネーブルおよびディスイネーブルのタイ
ミングを示すタイムチャートである。 1.2.3・・・通信機器、4・・・半2重通信路、1
1.21.31・・・マイクロプロセッサ、12,22
.32・・・通信コントローラ、13.23.33・・
・送信用ドライバ、14,24.34・・・受信用レシ
ーバ。

Claims (1)

    【特許請求の範囲】
  1. 半2重通信路上への送出完了を確認できない通信コント
    ローラを使用する通信機器における半2重通信路ドライ
    バ制御方法において、送信完了後の送信用ドライバをデ
    ィスイネーブルにするタイミングを折り返し受信から検
    出することを特徴とする半2重通信路ドライバ制御方法
JP63116029A 1988-05-13 1988-05-13 半2重通信路ドライバ制御方法 Expired - Lifetime JPH0779344B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63116029A JPH0779344B2 (ja) 1988-05-13 1988-05-13 半2重通信路ドライバ制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63116029A JPH0779344B2 (ja) 1988-05-13 1988-05-13 半2重通信路ドライバ制御方法

Publications (2)

Publication Number Publication Date
JPH01286648A true JPH01286648A (ja) 1989-11-17
JPH0779344B2 JPH0779344B2 (ja) 1995-08-23

Family

ID=14676995

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63116029A Expired - Lifetime JPH0779344B2 (ja) 1988-05-13 1988-05-13 半2重通信路ドライバ制御方法

Country Status (1)

Country Link
JP (1) JPH0779344B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5779747A (en) * 1980-11-06 1982-05-19 Toshiba Corp Coupling circuit
JPS63234799A (ja) * 1987-03-09 1988-09-30 ジーメンス・アクチエンゲゼルシヤフト デジタル時分割多重通信交換局の加入者線インターフエース回路装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5779747A (en) * 1980-11-06 1982-05-19 Toshiba Corp Coupling circuit
JPS63234799A (ja) * 1987-03-09 1988-09-30 ジーメンス・アクチエンゲゼルシヤフト デジタル時分割多重通信交換局の加入者線インターフエース回路装置

Also Published As

Publication number Publication date
JPH0779344B2 (ja) 1995-08-23

Similar Documents

Publication Publication Date Title
US4570257A (en) Communication system with slot time error detection
JPH01286648A (ja) 半2重通信路ドライバ制御方法
JP2000269988A (ja) 同報通信データ転送システム
JP3109110B2 (ja) 通信装置及び通信方法
JP3463146B2 (ja) 通信制御方法及び装置
JPH0358217B2 (ja)
JPS58195915A (ja) チヤネル装置のエラ−処理方式
JPH1139240A (ja) 送受信バッファ制御回路及びその方法並びにその制御プログラムを記録する記録媒体
JPH07200422A (ja) 情報処理装置
JP2923992B2 (ja) デマンドアサイン通信システムにおけるアクセスチャネル制御方式
JP2692255B2 (ja) マルチドロップ通信方式
JPH05158871A (ja) シリアルコントローラ
JPH0646736B2 (ja) 通信障害検出方式
JPS60114050A (ja) デ−タ受信監視装置
JPS61182152A (ja) ダイレクトメモリアクセス式ブロツク送信装置
JPH01235436A (ja) データバス制御装置
JPH02149041A (ja) ローカルエリアネットワークにおける送信アクセス方式
JPS63194445A (ja) マルチポイント通信方式
JPH0612904B2 (ja) 伝送制御方式
JPS58120342A (ja) デ−タ伝送システム
JPH0281247A (ja) データ転送方式
JPS6116650A (ja) テレツクス端末の紙テ−プフイ−ド監視方式
JPS60201763A (ja) デ−タ伝送方式
JPS6160038A (ja) 半二重通信の送受信制御方式
JPS62284542A (ja) 環状共通母線通信方式