JPH01275045A - 画像データ転送制御方式及び装置 - Google Patents

画像データ転送制御方式及び装置

Info

Publication number
JPH01275045A
JPH01275045A JP63102622A JP10262288A JPH01275045A JP H01275045 A JPH01275045 A JP H01275045A JP 63102622 A JP63102622 A JP 63102622A JP 10262288 A JP10262288 A JP 10262288A JP H01275045 A JPH01275045 A JP H01275045A
Authority
JP
Japan
Prior art keywords
image pattern
image data
read
cpu
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63102622A
Other languages
English (en)
Other versions
JP2711673B2 (ja
Inventor
Yasuto Tamada
玉田 康人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP63102622A priority Critical patent/JP2711673B2/ja
Publication of JPH01275045A publication Critical patent/JPH01275045A/ja
Application granted granted Critical
Publication of JP2711673B2 publication Critical patent/JP2711673B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Image Input (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Dot-Matrix Printers And Others (AREA)
  • Laser Beam Printer (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 「産業上の利用分野」 本発明は所定の文字又は/及び図形パターンが格納され
た画像パターン記憶Rol!その他の記憶手段から読み
出された画像データを、必要に応じて所定の変換処理を
行いながら任意のデバイスに転送する画像データ転送制
御方式及びその装置に係り、特にページプリンタのコン
トローラに用イル画像データ転送制御方式及びその装置
に関する。
「従来の技術」 従来より、図形パターンを含む所定の文字パターンを格
納したー又は複数の画像パターン記憶ROM  (読出
し専用メモリ)を用意し、CPU (中央処理装置)よ
りのREAD命令サイクルに基づいてアドレス信号を前
記画像パターン記憶ROMに付与しながら該パターン記
憶ROMより読出された画像データを、CPUバスライ
ンを介して逐次画像メモリ内に格納した後、プリンタエ
ンジン側よりの制御信号に基づいて前記メモリ内に格納
された画像データを−スキャンライン毎又はCPUのデ
ータ1鴫毎に順次シリアル変換しながらプリンタエンジ
ン側に出力させながら所定のプリント動作を行うように
したレーザプリンタその他のページプリンタに用いられ
るコントローラは公知である。
かかるコントローラに用いる前記画像パターン記憶RO
Mは、文字等のパターンをドツトマトリックスとして記
憶した方式のものでは、文字等の形状をm’Xmのマト
リクス内にドツトイメージとして表現したものを格納し
ている為に、明朝体。
ゴシック体等の文字の種類のみならず、縦書き横書き等
の文字の配列方向が異なる場合にもこれに対応する文字
パターンが格納された記憶ROMを夫々用意する必要が
あり、而も近年のように前記文字を円グラフその他の図
表上に記録する為に、所定角度回転させて出力する場合
も多々あり、このような画像パターン全てにおいて画像
パターン記憶ROMを用意する車は結果としてデバイス
構成が無用に増大且つ複雑化し実用的でない。
この為、所定の画像パターン記憶ROMから読み出され
た画像パターンデータをCPUに読込ませながら、所定
のプログラム制御により縦横変換や角度変換に加えて特
殊文字加工処理を行う方法や、前記画像パターンデータ
をハードウェアにより構成された文字変換手段に基づい
て例えば縦横変換その他の変換処理を行う方法が提案さ
れている。
[発明が解決しようとする課題」 しかしながら前者においては、画像パターンを構成する
各ドツトを順次CPUに読込ませながら所定のプログラ
ムに基づいてソフト的にパターン変換又は加工処理を行
う為に必然的に処理スピードが低速化し且つCPUの負
担が増大するという問題が生じる。
又後者のハードウェアによりパターン変換する方式では
前記欠点は解消されるが、逆にハードウェアに組込まれ
た縦横変換等の所定の変換処理に限定され、それ以外の
変換要素が発生した場合はその変換装はそのものでは実
現出来ず、その変換処理に自由度がないという欠点を有
す。
即ち後者のパターン変換方式では前記変換処理に切り舛
えた後においては、その変換処理をm′×m等の所定の
マトリックス単位でハードウェアにより一任する構成を
取る為に、例えばAの画像パターンを横変換させながら
該文字自体に「°」r”JrJ等を付加し、特殊文字に
変換加工する市は全く不可能であり、その変換処理に自
由度がないという欠点を持つ。
かかる欠点を解消する為に、画像メモリに格納された画
像パターンを多種類の変換加工が可能なように専用グラ
フィック・コントローラを用いて画像制御処理を行う方
法も存在するが、かかる制御方式は例えばマルチウィン
ドウ等のCR7画像処理には適しているが、その機能を
必要としないプリンタコントローラ等には適さず高価な
ものとなってしまう。
本発明はかかる従来技術の欠点に鑑み、画像パターン記
憶ROMその他の記憶手段から読み出された画像データ
を、必要に応じて所定の変換処理を行いながら任意のデ
バイスに転送する画像データ転送制御装置において、回
路構成の複雑化を避けつつその変換処理の高速化を達成
し、更にはデータ変換処理の自由度を高めた画像データ
転送制御装置を提供する事を目的とする。
「課題を解決する為の手段」 本発明は、画像処理におけるデータ処理においである定
められた機能を高速に処理するハードウェアと、例えば
文字自体にr’ J  r”J  r  J等を付加す
る等の特殊加工処理を含めたデータ変換処理等のあらゆ
る機能の可能性を実現しうるリフトウェアとの夫々変換
処理を選択的且つ効率的に利用可能にする為に、特に前
記ソフト変換とハード変換の両者の選択にCPUのRE
AD/WRI TE全命令直接利用した事を特徴とする
ものである。
即ち、請求項1)に記載の発明においては1画像パター
ン記憶手段よりハードウェアにより構成された画像パタ
ーン変換手段に、CPUよりの−RITE命令サイクル
に基づいて画像データを転送しながら変換処理を行うと
ともに、必要に応じて前記WRITE命令サイクルをR
EAD命令サイクルに切り替え、該READ命令サイク
ルに基ついて前記画像パターン記憶手段から読み出され
た画像データをCPUで読み込みながら変換処理を行う
事を特徴とするものである。
一方請求項2)及び3)に記載された発明は、前記発明
の作用を円滑に達成する為の装置を提供するもので、 先ず請求項2)記載の発明においては ■CPUのREA[l及びWRITE命令のいずれの命
令サイクルにおいても読み出し可能な画像パターン記憶
手段を設けた点、 ■ハードウェアにより構成された画像パターン変換手段
を設けた点 ■前記WRITE命令に基づいて、より具体的には該W
RITE命令サイクルに対応させて前記画像パターン記
憶手段より画像パターン変換手段に画像データを転送し
ながら変換処理を行う点 を必須構成要件とするものである。
この場合、必要に応じて前記WRI TE命令サイクル
を通常のREAD命令サイクルに切り替えて前記画像パ
ターン記憶手段から読み出された画像データをCPUを
介してソフトウェアに基づく変換処理を行う訳であるが
1本発明はここまで言及せず、他の処理を採用する事も
任意である。
一方請求項3)に記載された発明においては、2つのバ
スラインを設定する事により前記請求項1)に記載され
た発明の作用をより円滑に達成するもので、その特徴と
する所は、 ■前記記憶手段から読み出された画像データをCPUを
介して所定デバイスに転送するCPUバスラインと別個
に、該画像データをハードウェアにより構成されたパタ
ーン変換手段により変換処理をしながら所定デバイスに
転送する第二のバスラインを設けた点 〆り前記両バスラインの切り任えをCPUのREAD/
WRITE命令サイクルの切り替えに対応させてそのサ
イクル単位で切り替えが可能である点を特徴とするもの
である。
「実施例」 以下1図面を参照して本発明の好適な実施例を例示的に
詳しく説明する。ただしこの実施例に記載されている構
成部品の寸法、材質、形状、その相対配置などは特に特
定的な記載がない限りは、この発明の範囲をそれのみに
限定する趣旨ではなく、単なる説明例に過ぎない。
図面は本発明に係る画像データ転送制御装置が組込まれ
たプリンタのコントローラを示すブロック図で、1はコ
ントローラ全体の制御を行うメインCPUでROM2に
格納されているプログラムに従って不図示のホストマシ
ーン側から入力された文字及び制御コード等の入力デー
タを順次取込みながら且つD−RAにで構成されている
メインRAM (随時読込み/書込みメモリ)4を利用
して前記記録データの内部処理を行いながら後記する所
定の動作を行う。
3はCPUのアドレス情報に基づいて前記又は後記する
各デバイスを選択するためのデコーダ、5は後記するパ
ターン変換処理後の画像データを格納するビデオRAM
で一般にD−RAMで構成されている。
6はタイミングコントローラーで、メインCPU1のコ
ントロール下にメインRAM 4とビデオRAx5のリ
フレッシュタイミングその他のタイミングコントロール
を行うとともに、プリンタエンジンその他の外部デバイ
スとのタイミング制御を行う、7はCPU Iのクロー
2り及びタイミングコントローラーが使用するクロック
発生装置、8はビデオRAM 5の内容をCPIJ 1
が読み込む時に必要な入力バッファーである。
9は、m’Xmのブトリクス内にドツト展開された、図
形を含む所定の画像パターンが格納されたパターン記憶
ROW 9で1文字コードに対応するCPU I より
のアドレス情報に基づいて所定の画像パターンを読出す
蓼が出来る。
10は、CPU1が前記画像パターン記憶ROM 9 
(7)内容を外部装置によるデータ変換をする事なしに
読み込む為の入力バッファで、インバータ21及びNA
NO回路22に基づいてCPU1よりのREAD命令サ
イクルに対応して該バッファ10が開くように構成され
ている。
11はハードウェアにより構成された画像パターン変換
モジュールで、前記画像パターン記憶ROM9より読出
された画像パターンを、C:PU 1 よりのWRIT
E命令サイクルに対応して縦横変換等の所定規則に基づ
く画像パターン変換を高速で行うように構成している。
そして前記画像パターン記憶ROM 9と変換モジュー
ル11は、cpu 1により変換処理された画像データ
をビデオRAM 5に転送するCPUバスライン23と
別個のデータバスライン24(以下パターンバスライン
という)を介して接続され、該バスライン24を介して
前記記憶ROMの内容を変換モジュール11に、更には
該変換モジュール11内で変換されたパターンを後記バ
スセレクタ14を介してしてビデオRAM 5に転送す
る際に使用される。
パスセレクタ14はデコーダ3よりの切換信号に基づい
てCPUバスライン23と前記パターンバスライン24
の切り替えを行うもので、該セレクタ14によりCPI
J 1により変換処理された画像データと、変換モジュ
ール11により変換処理された画像データが選択的にビ
デオRAM 5に転送される。
尚前記切換信号は、CPU 1のREAD/WRITE
命令サイクルの切り替えサイクルに対応してデコーダ3
より送信され、PATtlRN BusあるいはCP[
l BIJS (7) トちらかを選択している間はフ
リップフロップ15によりその選択制御信号は保持され
ている。
次にかかる実施例の作用を1例えばrAJ文字自体にr
”Jr”J等を付加して「A」 「八」等の特殊文字前
玉をしながら縦横変換する場合について説明する。
これは、rA」 rA、+’Jは夫々の「A」に対する
別個の文字データとは考えずrAJをベースにした特殊
加工と考えた場合の簡単な例である。
まずrAJの文字を縦横変換する為に、CPU 1がデ
コーダ3を介してバス切換信号とパターン選択信号を夫
々送信し、バスセレクタ14をパターンバス24側に切
り換えるとともに画像パターン記憶ROM 9 とアク
セスさせ、「A」の文字自体にr”」r”3等を付加す
る為に必要な直前のバイト位置までの所望バイト数に対
応する数のWRITE命令を繰り返し実行しながら、該
命令サイクルに基づいて付与された所定のアドレス情報
により画像パターン記憶ROW 9よりある単位バイト
数づつ画像パターンデータを読み出し、パターンバス2
4を介して変換モジュール11に転送しながら縦横変換
処理を行う。
この場合変換モジュール11側では画像パターン記憶R
OM 9の選択信号とCPU 1のWRITE信号とに
より変換モジュールUの不図示の入力バッファを開くよ
うにしておけば画像パターン記憶ROM Gから出力さ
れたパターンデータは、そのバス命令サイクル数に応じ
て入力され且つ変換される事になる。
この変換されたパターンデータはパターンバス24及び
パスセレクタ!4を介してWRITE命令サイクル毎に
ビデオRAM S側に転送され、該ビデオRAM5内の
所定のアドレスに格納される。
尚前記変換処理は、CPU1より送信されるWRITE
命令に基づいて行われる為に、ハードウエアによる変換
処理であっても、その変換処理データ数(バイト数)は
外部装置なしでCPU l側で把握出来る。
従ってcpu を側で、前記ハードウェアによる変換処
理バイト数を把握し、文字自体に「0」「゛」等を付加
する為に必要な直前のバイト位置まで変換処理した事を
CPU l gAで判断する事ができ、これにより前記
庶務バイト数の変換処理終了後iiD記WRITE命令
をREAD命令サイクルに切り替えるとともに、これに
対応して送信される切換信号に基づいてバスセレクタ1
4をCPUバス側に切り替える。
前記READ命令サイクルの切り替えにより、 CPU
1が前記画像パターン記憶ROM 9の内容を読み込む
為の入力八ツファ10が開き、r”Jr”J等を付加す
る為に必要な所望バイト数に対応する数のREAD命令
を繰り返し実行しながら、該命令サイクルに基づいて画
像パターン記憶ROM 9よりある単位/ヘイトづつ画
像パターンデータをCPU I側に読込ませながら、シ
ステムROK内に格納されたプロダラム(ソフトウェア
)に基づいてr”Jr”J等特殊加工する部分のみの縦
横変換処理を行う。
そして前記ソフトウェアに基づく所定バイト数の変換処
理が終了した後は、再度命令サイクルをWRITE命令
に切り替えてハードウェア処理を行い、これにより「A
」文字自体に「°」 r”1等を付加して「AJ 「八
」等の特殊文字加工をしながら縦横変換を行う事が出来
る。
尚前記文字変換を行わない場合は、READ命令サイク
ルに基づいて画像パターン記[ROM 9を順次読出し
ながら、入カパッファto  cpuバスライン23及
びパスセレクタ14を介してビデオRAM S側に転送
され、該ビデオRAM S内の所定のアドレスに格納さ
れる。
従ってかかる実施例によれば、変換モジュール11によ
り変換されたパターンデータとCPU lが変換したパ
ターンデータをCPU 1のバス命令サイクルに応じて
適時選択し、ビデオRAM 5に格納するパターンデー
タを効率よく処理する事が出来る。
「発明の効果」 以上記・彼した如く本発明によれば、画像パターン変換
手段を使用したハードウェアによる変換とCPUを使用
したソフトによる変換の切り換えを、CPUのREAD
/WRITE命令を利用して効果的に行う為に、CPU
のバス命令サイクル単位での制御、言い換えれば画像パ
ターンのバイト単位の制御が回旋となり、この結果パタ
ーン変換処理における自由度が非常に高く効率的である
即ちCPUのバス命令サイクル単位と画像パターンのバ
イト中位の制御が可能である事は、画像パターン変換手
段を使用したハードウェアによる変換とCPUを使用し
たソフトによる変換処理の分担を適時行える為に、ソフ
トによる変換を最小限に1トめながらハードウェアによ
る高速処理を容易に実現する・外が出来、実用効果が極
めて高い。
又前記画像パターン記憶手段から前記変換手段へのデー
タを転送する場合及び変換後のデータを画像パターン変
換手段から画像RAMその他の所定のデバイスにデータ
を転送する命令サイクルは。
パターン変換手段等のハードウェアにより一任するので
はなく、CPUよりのWRITE命令サイクルに、15
づいて転送されるため、その転送データ量は他の外部装
置なしでCPU自体が把握出来、結果として回路構成が
簡単化する。
更に、請求項3)に記載したように、前記ノ\−ドウエ
アによる画像パターン転送用のバスラインは、CPUが
画像RAMにデータを転送する通常のCPdバスライン
と別個に形成している為に、画像パターン変換手段から
変換されたパターンデータを画像格納用RAMに転送す
る場合にも、メインCPUのWRITE命令サイクルに
おいて行う事が出来、これにより画像パターン変換手段
から転送されるパターンデータ量においても他の外部記
憶装置なしでCPl自体が把握出来、回路構成が一層簡
弔化し且つその間CPUが前記CPUバスラインを利用
して別異の動作が出来る為に一層データ処理の高速化が
達成し得る0等の種々の効果を有す。
【図面の簡単な説明】
[4面は本発明に係る画像データ転送制御装置が組込ま
れたプリンタのコントローラを示tブロック図である。

Claims (1)

  1. 【特許請求の範囲】 1)画像パターン記憶手段から読み出された画像データ
    を、必要に応じて所定の変換処理を行いながら任意のデ
    バイスに転送する画像データ転送制御方式において、画
    像パターン記憶手段よりハードウェアにより構成された
    画像パターン変換手段に、CPUによりのWRITE命
    令サイクルに基づいて画像データを転送しながら変換処
    理を行うとともに、必要に応じて前記WRITE命令サ
    イクルをREAD命令サイクルに切り替え、該READ
    命令サイクルに基づいて前記画像パターン記憶手段から
    読み出された画像データをCPUで読み込みながら変換
    処理を行う事を特徴とする画像データ転送制御方式2)
    画像パターン記憶手段から読み出された画像データを、
    必要に応じて所定の変換処理を行いながら任意のデバイ
    スに転送可能に構成した画像データ転送制御装置におい
    て、CPUのREAD及びWRITE命令のいずれの命
    令サイクルにおいても読み出し可能な画像パターン記憶
    手段と、ハードウェアにより構成された画像パターン変
    換手段を有し、前記WRITE命令に基づいて前記画像
    パターン記憶手段より画像パターン変換手段に画像デー
    タを転送しながら変換処理を行う事を特徴とする画像デ
    ータ転送制御装置 3)画像パターン記憶手段から読み出された画像データ
    を、必要に応じて所定の変換処理を行いながら任意のデ
    バイスに転送可能に構成した画像データ転送制御装置に
    おいて、CPUと外部装置とのデータの読み出し書き込
    みに使用されるバスラインと別個に、前記記憶手段から
    読み出された画像データをハードウェアにより構成され
    たパターン変換手段により変換処理をしながら前記デバ
    イスに転送する第二のバスラインを設け、これらのバス
    ラインの切り替えをCPUのREAD/WRITE命令
    サイクルの切り替えに対応させて行う事を特徴とする画
    像データ転送制御装置 4)前記デバイスが画像メモリである請求項1)、2)
    又は3)記載の画像データ転送制御装置
JP63102622A 1988-04-27 1988-04-27 画像データ転送制御方式及び装置 Expired - Lifetime JP2711673B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63102622A JP2711673B2 (ja) 1988-04-27 1988-04-27 画像データ転送制御方式及び装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63102622A JP2711673B2 (ja) 1988-04-27 1988-04-27 画像データ転送制御方式及び装置

Publications (2)

Publication Number Publication Date
JPH01275045A true JPH01275045A (ja) 1989-11-02
JP2711673B2 JP2711673B2 (ja) 1998-02-10

Family

ID=14332345

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63102622A Expired - Lifetime JP2711673B2 (ja) 1988-04-27 1988-04-27 画像データ転送制御方式及び装置

Country Status (1)

Country Link
JP (1) JP2711673B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005331559A (ja) * 2004-05-18 2005-12-02 Matsushita Electric Ind Co Ltd 画像信号処理装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005331559A (ja) * 2004-05-18 2005-12-02 Matsushita Electric Ind Co Ltd 画像信号処理装置

Also Published As

Publication number Publication date
JP2711673B2 (ja) 1998-02-10

Similar Documents

Publication Publication Date Title
US4398246A (en) Word processing system employing a plurality of general purpose processor circuits
JP3337684B2 (ja) プリンタ制御システム
US5122973A (en) Front-end system for a raster output scanner
US5347617A (en) Printer having a multiple scan line printhead controller
JPS6330632B2 (ja)
JPH0425144B2 (ja)
JPS6076351A (ja) ドツト文字発生性装置付デ−タ処理装置
JPH01275045A (ja) 画像データ転送制御方式及び装置
JPS61209483A (ja) メモリパタ−ン変換装置
JP2748003B2 (ja) 文字パターン回転処理方法
JPS60168677A (ja) 罫線イメ−ジ発生装置
JP2748004B2 (ja) 文字パターン群の回転処理方法
JPH0439434B2 (ja)
JPS6183048A (ja) イメ−ジデ−タ回転装置
KR890001867B1 (ko) 문자 이미지 변환 방법 및 장치
JPH0747326B2 (ja) 文字パターン変換装置
JPS59143187A (ja) 文字出力制御装置
JPS61140986A (ja) 文字回転装置
JPH044953B2 (ja)
JPS583024A (ja) 文字パタ−ン発生/処理システム
JPH02295772A (ja) ラスタスキャン方式の両面印刷装置
JPS61223934A (ja) 印字制御方式
JPS60168660A (ja) 罫線イメ−ジ発生装置
JPS5863481A (ja) 印字装置
JPH09258714A (ja) フォントローテート回路及びフォントローテート制御装置