JPH01212456A - 半導体装置用パッケージ - Google Patents

半導体装置用パッケージ

Info

Publication number
JPH01212456A
JPH01212456A JP3684488A JP3684488A JPH01212456A JP H01212456 A JPH01212456 A JP H01212456A JP 3684488 A JP3684488 A JP 3684488A JP 3684488 A JP3684488 A JP 3684488A JP H01212456 A JPH01212456 A JP H01212456A
Authority
JP
Japan
Prior art keywords
package
signal conductor
signal
capacitor
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3684488A
Other languages
English (en)
Inventor
Mitsushi Takehira
竹平 光志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3684488A priority Critical patent/JPH01212456A/ja
Publication of JPH01212456A publication Critical patent/JPH01212456A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体装置を収納するパッケージに関し、特に
高周波信号を取扱う半導体装置において直流信号も同時
に取扱う場合の半導体装置用パッケージに関する。
〔従来の技術〕
従来、この種の半導体装置用パッケージ(以降パッケー
ジと称す)の構成を第5図を用いて説明する。ICチッ
プ2よりの信号は、ボンディングワイヤー3と信号パタ
ーン4と端子1と基板16上に形成された配線パターン
17を介してコンデンサ15に接続されて接地されてい
た。
〔発明が解決しようとする課題〕
上述した従来のパッケージは、直流信号端子と交流信号
−子は同一構造であり、半導体装置(以降ICチップと
称する)内で高周波信号や廻り込みを抑えるためのキャ
パシタンスは、パッケージ外部に取付は部品を付加する
様になっているので、パッケージ構造上のインダクタン
ス及び外部でのインダクタンスにより高周波信号の廻り
込みをおさえられないという欠点がある。
又ICチップ内にてコンデンサを形成する手法も返るが
ICチップ面積がコンデンサの為に非常に大きなものと
なり物理的にコンデンサ作成は困難とされている。
〔課題を解決するための手段〕
本発明による半導体装置用パッケージ(以降パッケージ
と称する)は、パッケージ側壁に、入出力信号線に接続
された第1の平板導体と、接地面に接続された第2の平
板導体とを有し、第1と第2の平板導体は積層構造を有
している。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例の信号線パターン部での断面
図である。入出力端子1は信号線パターン4及びボンデ
ィングワイヤー3を介してICチップ2と接続している
。接地端子6はスルーホール5を介して接地パターン7
と接続している。
信号線パターン4はスルーホール5を介して、接地パタ
ーン7と交互にセラミック8をはさんで積み重なった構
造となっている。従って信号線パターン4と接地パター
ン7は誘電物質(セラミック8)により積層型コンデン
サを形成する。この結果、パッケージ内部で信号線部に
コンデンサーが形成されるためこの接地信号線の高周波
に対する接地インピーダンスを低くする事が出来る。第
2図は本発明のパッケージの第1の使用例を示したもの
であり、接地端子6を接地パターン9と接続したもので
信号式カバターン12より入出力端子1に信号が入り本
信号線に容量が接地面に対し付加される。第3図は接地
端子6より信号入力されるものでコンデンサ11は入力
信号に対し段間コンデンサのはたらきをする。
第4図は本発明の他の実施例の断面図である。
第1図に示した一実施例において、入出力信号端子と接
地端子を有していたが、本実施例では入出力信号線子1
のみとなっている。しかし隣接する端子1間にて第1図
に示した一実施例に述べた様な平行平板によるコンデン
サが形成されるよう導体パターン4と7とが対向してい
る。
〔発明の効果〕
以上説明したように、本発明はパッケージ側壁に積層型
コンデンサを形成することにより、従来接地するためパ
ッケージ外部で引き廻していた信号線を極めて短かく出
来ることで高周波信号に対し接地インピーダンスを低く
できる効果がある。
又ICの外部に容量付加を少なくすることができるため
装置としての使用面積を少なくする事が出来るという効
果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示す透視図、第2図(a)
、 (b)は本発明のパッケージの第1の使用例を示す
斜視図とその等価回路図、第3図(a)。 (b)は本発明のパッケージの第2の使用例を示す斜視
図とその等価回路図、第4図(a)、 (b)は本発明
の他の実施例の断面図とその等価回路図、第5図は従来
例を示す断面図である。 1・・・・・・入出力端子、2・・・・・・ICチップ
、3・・・・・・ボンディングワイヤー、4・・・・・
・信号線パターン、5・・・・・・スルーホール、6・
・・・・・接地端子、7・・・・・・接地パターン、8
・・・・・・セラミック、9・・・・・・接地面、10
・・・・・・本発明のパッケージ、11・・・・・・コ
ンデンサ、12・・・・・・信号式カバターン、13・
・・・・・等何回路、14・・・・・・配線パターン、
15・・・・・・チップコンデンサ、16・・・・・・
基板。 代理人 弁理士  内 原   音 第1回 箭Z圀 、¥53回 第5図

Claims (1)

    【特許請求の範囲】
  1.  半導体装置を収納するパッケージにおいて、パッケー
    ジの側壁内に平行な平板導体を有し、第1の平板導体は
    入出力信号の外部導出端子に接続され、第2の平板導体
    は他の外部導出端子に接続されることを特徴とする半導
    体装置用パッケージ。
JP3684488A 1988-02-19 1988-02-19 半導体装置用パッケージ Pending JPH01212456A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3684488A JPH01212456A (ja) 1988-02-19 1988-02-19 半導体装置用パッケージ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3684488A JPH01212456A (ja) 1988-02-19 1988-02-19 半導体装置用パッケージ

Publications (1)

Publication Number Publication Date
JPH01212456A true JPH01212456A (ja) 1989-08-25

Family

ID=12481070

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3684488A Pending JPH01212456A (ja) 1988-02-19 1988-02-19 半導体装置用パッケージ

Country Status (1)

Country Link
JP (1) JPH01212456A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02278853A (ja) * 1989-04-20 1990-11-15 Toshiba Corp 高速集積回路用パッケージ型装置
JPH0936616A (ja) * 1995-07-13 1997-02-07 Mitsubishi Electric Corp マイクロ波回路装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02278853A (ja) * 1989-04-20 1990-11-15 Toshiba Corp 高速集積回路用パッケージ型装置
JPH0936616A (ja) * 1995-07-13 1997-02-07 Mitsubishi Electric Corp マイクロ波回路装置

Similar Documents

Publication Publication Date Title
CA1143862A (en) High performance semiconductor package assembly
US6515868B1 (en) Printed circuit board
EP0660433A2 (en) High-frequency choke circuit
JP2001168234A (ja) 半導体チップ用の接地平面
JP3443408B2 (ja) 配線基板及びそれを用いた半導体装置
JP2571029B2 (ja) マイクロ波集積回路
US20020024801A1 (en) Integrated circuit pakage substrate integrating with decoupling capacitor
US6872962B1 (en) Radio frequency (RF) filter within multilayered low temperature co-fired ceramic (LTCC) substrate
JPH01212456A (ja) 半導体装置用パッケージ
KR20030064830A (ko) 상호 연결체
JPH06236815A (ja) 高周波回路装置および無線機
JPS60225449A (ja) 半導体集積回路パツケ−ジ
EP0486273B1 (en) Package for microwave IC
US4577258A (en) Decoupled integrated circuit package
JPH0416012A (ja) ノイズ・フイルタ
JPH1093012A (ja) 高周波集積回路装置
JP3508329B2 (ja) チップ型ノイズフイルタ
US6881895B1 (en) Radio frequency (RF) filter within multilayered low temperature co-fired ceramic (LTCC) substrate
JPH0272654A (ja) Icパッケージ及びその接続構造
JPH05218102A (ja) 内部整合回路を有する電界効果トランジスタ
JPH10224174A (ja) 高周波デバイス用パッケージ
JP3640463B2 (ja) Mmicパッケージ
JPS6045044A (ja) Icパツケ−ジ
JPH0340452A (ja) 半導体集積回路用パッケージ
JPH10190307A (ja) 高周波モジュール