JPH01206778A - デジタル映像信号処理システム - Google Patents
デジタル映像信号処理システムInfo
- Publication number
- JPH01206778A JPH01206778A JP63030393A JP3039388A JPH01206778A JP H01206778 A JPH01206778 A JP H01206778A JP 63030393 A JP63030393 A JP 63030393A JP 3039388 A JP3039388 A JP 3039388A JP H01206778 A JPH01206778 A JP H01206778A
- Authority
- JP
- Japan
- Prior art keywords
- arithmetic processing
- processing
- signal
- section
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 title claims abstract description 92
- 230000006870 function Effects 0.000 abstract description 9
- 238000000034 method Methods 0.000 abstract description 3
- 238000012937 correction Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 238000000926 separation method Methods 0.000 description 5
- 239000011159 matrix material Substances 0.000 description 3
- 239000002131 composite material Substances 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Landscapes
- Studio Circuits (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の目的コ
(産業上の利用分野)
この発明は、例えば放送局などの放送信号処理設備に用
いられるデジタル映像信号処理システムに関する。
いられるデジタル映像信号処理システムに関する。
(従来の技術)
一般に、デジタル映像信号処理システムでは、映像信号
の処理目的に応じて個々に処理ユニットが作成されてい
る。
の処理目的に応じて個々に処理ユニットが作成されてい
る。
映像信号の処理目的としては、
A1画質補正・・・γ補正1色補正、ノイズリデュース
B、映像効果・・・ディゾルブ、スーパー、ワイプ。
画像縮小、拡大2回転、クロマキー
C2映像処理・・輝度色分離
などか有る。
従来は、上記の信号処理を行なうのにそれぞれ専用のユ
ニットを作成し、1つの特定の処理に特定のユニットを
対応させている。このため、特定処理の種類が多くなれ
ばなる程ユニット数も多く成り、装、置全体としては大
損りなものとなる。これにともない、装置の設計、保守
、ユニットの組合わせによる処理機能の構築には多大の
労力を必要としている。
ニットを作成し、1つの特定の処理に特定のユニットを
対応させている。このため、特定処理の種類が多くなれ
ばなる程ユニット数も多く成り、装、置全体としては大
損りなものとなる。これにともない、装置の設計、保守
、ユニットの組合わせによる処理機能の構築には多大の
労力を必要としている。
(発明が解決しようとする課題)
上記のように、従来の装置では、設計、保守。
ユニットの組合わせなどに多大の労力を必要としており
、この点の改善が望まれている。
、この点の改善が望まれている。
そこでこの発明は、映像信号の処理目的に応じて物理的
な接続作業を要せず、プログラマブルに自由に対応でき
、極めて融通性のあるデジタル映像信号処理システムを
提供することを目的とする。
な接続作業を要せず、プログラマブルに自由に対応でき
、極めて融通性のあるデジタル映像信号処理システムを
提供することを目的とする。
[発明の構成]
(課題を解決するための手段)
この発明では、複数の映像入力を受けてプログラムに従
って該入力を演算処理し、その結果を導出するプログラ
マブル演算処理部を複数有する。
って該入力を演算処理し、その結果を導出するプログラ
マブル演算処理部を複数有する。
この複数のプログラマブル演算処理部の出力と。
外部からの複数の映像入力を受けて、この入力をプログ
ラマブルに前記複数のプログラマブル演算処理部に供給
するとともに、いずれかの入力を出力するネットワーク
部とを有し、前記複数のプログラマブル演算処理部の接
続形態および該演算処理部の処理形態を自在に設定でき
るようにしたものである。
ラマブルに前記複数のプログラマブル演算処理部に供給
するとともに、いずれかの入力を出力するネットワーク
部とを有し、前記複数のプログラマブル演算処理部の接
続形態および該演算処理部の処理形態を自在に設定でき
るようにしたものである。
(作用)
上記の手段により、プログラマブル演算処理部の処理内
容(例えば掛算、加算、比較など)を設定することによ
り、各種の映像信号処理機能を持たせることができ、し
かも複数のプログラマブル演算処理部の接続順序や形態
を設定できるので総合的には、複数の映像信号処理機能
を通った最終出力映像信号を得ることができる。
容(例えば掛算、加算、比較など)を設定することによ
り、各種の映像信号処理機能を持たせることができ、し
かも複数のプログラマブル演算処理部の接続順序や形態
を設定できるので総合的には、複数の映像信号処理機能
を通った最終出力映像信号を得ることができる。
(実施例)
以下、この発明の実施例を図面を参照して説明する。
第1図はこの発明の一実施例を示す全体的なブロック図
であり、ネットワーク部20には、17ビツトの2つの
外部映像信号AI、Blを入力することができる。この
他にも17ビツトの入力部が用意され、全体で32ある
。
であり、ネットワーク部20には、17ビツトの2つの
外部映像信号AI、Blを入力することができる。この
他にも17ビツトの入力部が用意され、全体で32ある
。
ネットワーク部20は、複数(例えば48系統)の17
ビツト出力部を有し、例えば第17番目から第48番目
の出力部を2組づつまとめ各組をプログラマブル演算処
理部21 (00〜21 (1B)にそれぞれ接続して
いる。プログラマブル演算処理部21 (01)〜21
(1B)の各出力はそれぞれネットワーク部20の例
えば第17番目から第32番目までの入力部に接続され
ている。ネットワーク部20には、最終的な映像出力を
得るための出力部が設けられている。出力部は複数(例
えば第1番目から第16番目まで)設けられ、次段の同
様なネットワーク部に接続することができる。
ビツト出力部を有し、例えば第17番目から第48番目
の出力部を2組づつまとめ各組をプログラマブル演算処
理部21 (00〜21 (1B)にそれぞれ接続して
いる。プログラマブル演算処理部21 (01)〜21
(1B)の各出力はそれぞれネットワーク部20の例
えば第17番目から第32番目までの入力部に接続され
ている。ネットワーク部20には、最終的な映像出力を
得るための出力部が設けられている。出力部は複数(例
えば第1番目から第16番目まで)設けられ、次段の同
様なネットワーク部に接続することができる。
22はメイン制御部であり、ネットワーク部20、演算
処理部21 (01)〜21 (1B)の各制御部に対
して制御信号を与える。
処理部21 (01)〜21 (1B)の各制御部に対
して制御信号を与える。
上記のシステムで扱われる入力デジタル信号形式は、同
図(b)に示すように全体で17ビツトであり、その内
1ビットが同期信号情報として利用され、残りのビット
が映像信号データあるいは同期信号データである。同期
信号情報が、“1”のときは残りの16ビツトが同期信
号データであり、“0”のときは残りの16ビツトは映
像信号= 5− データである。
図(b)に示すように全体で17ビツトであり、その内
1ビットが同期信号情報として利用され、残りのビット
が映像信号データあるいは同期信号データである。同期
信号情報が、“1”のときは残りの16ビツトが同期信
号データであり、“0”のときは残りの16ビツトは映
像信号= 5− データである。
さらにネットワーク部20は、例えば9個のLSIが1
つのボードに設けられて構成され、17ビツトの入力部
及び出力部は、それぞれ各LSIに2ビツトづつ割当て
られ、1つのLSIへの配線接続を容易にしている。ま
たネットワーク部20には、ネットワーク制御部が内蔵
されておりメイン制御部22あるいは演算処理部からの
指令によりプログラマブルにその入力出力接続系統を切
換えることができる。
つのボードに設けられて構成され、17ビツトの入力部
及び出力部は、それぞれ各LSIに2ビツトづつ割当て
られ、1つのLSIへの配線接続を容易にしている。ま
たネットワーク部20には、ネットワーク制御部が内蔵
されておりメイン制御部22あるいは演算処理部からの
指令によりプログラマブルにその入力出力接続系統を切
換えることができる。
第2図は、演算処理部の1つ、例えば21(吋)を取出
して示している。
して示している。
ネットワーク部20は、その制御状態により、演算処理
部21 (01)に対して、前記外部映像信号A1、B
1あるいは、他の演算処理部から帰還された映像信号を
ペアでこの演算処理部21(吋〉に供給することができ
、また一方の映像信号のみを供給することもできる。
部21 (01)に対して、前記外部映像信号A1、B
1あるいは、他の演算処理部から帰還された映像信号を
ペアでこの演算処理部21(吋〉に供給することができ
、また一方の映像信号のみを供給することもできる。
演算処理部21 ([11)は、映像信号A2.B2を
受付ける2入力部を有し、各入力部は、同期分離部31
A、31Bに接続されている。同期分離部31A、31
Bで分離された同期信号は、シーケンサ37に入力され
、演算処理部’21 (01)の動作タイミングを決め
るための基準とされたり、映像信号A7.B2の時間調
整のために利用される。
受付ける2入力部を有し、各入力部は、同期分離部31
A、31Bに接続されている。同期分離部31A、31
Bで分離された同期信号は、シーケンサ37に入力され
、演算処理部’21 (01)の動作タイミングを決め
るための基準とされたり、映像信号A7.B2の時間調
整のために利用される。
同期分離部31A、31Bで分離された16ビツトの映
像データは、乗算部32及び演算部33に入力すること
ができる。乗算部32では、2つの映像信号同士を乗算
したりあるいは片方、の映像信号に定数や可変値を乗算
することができる。演算部33では、2入力映像信号を
加算、減算あるいは比較処理したり、一方の映像信号に
対しである値を加算あるいは減算、更にはある値との比
較処理を行なうことができる。
像データは、乗算部32及び演算部33に入力すること
ができる。乗算部32では、2つの映像信号同士を乗算
したりあるいは片方、の映像信号に定数や可変値を乗算
することができる。演算部33では、2入力映像信号を
加算、減算あるいは比較処理したり、一方の映像信号に
対しである値を加算あるいは減算、更にはある値との比
較処理を行なうことができる。
乗算部32と演算部33で得られた出力は、さらに互い
の一方の入力に供給することができまた、切換え部34
にも供給される。
の一方の入力に供給することができまた、切換え部34
にも供給される。
切換え部34は、いずれか一方の入力を選択して出力し
、その出力は同期付加部35を介して導出される。同期
付加部35では、同期信号の付加あるいは停止を行なう
ことができる。
、その出力は同期付加部35を介して導出される。同期
付加部35では、同期信号の付加あるいは停止を行なう
ことができる。
この演算処理部21 (01)には、更に同期信号処理
部36、アドレス発生部38が設けられている。
部36、アドレス発生部38が設けられている。
さらに、外部のプログラムメモリに附随して、コントロ
ールメモリ41も内蔵されている。コントロールメモリ
41は、演算処理部21 (Of)内部の各データ処理
部がそれぞれ独自の分担処理を行なう場合に、全ての命
令をプログラムメモリからその都度読み出す必要がない
ように、各データ処理部の固有のプログラムを予め格納
することができるものである。
ールメモリ41も内蔵されている。コントロールメモリ
41は、演算処理部21 (Of)内部の各データ処理
部がそれぞれ独自の分担処理を行なう場合に、全ての命
令をプログラムメモリからその都度読み出す必要がない
ように、各データ処理部の固有のプログラムを予め格納
することができるものである。
第3図は上記のシステムを用いて、映像信号の合成を行
なう場合の例を示している。この場合は、ネットワーク
部20は、演算処理部21 (Of)から21 (03
)の接続形態を図のように設定すれば外部映像信号A1
とB1とを加算合成した出力を得ることができる。映像
信号A1は演算処理部21 (01)の乗算器に入力さ
れα倍され、映像信号B1は演算処理部21 (02)
の乗算器に入力され(1−α)倍される。各乗算器の出
力は、演算処理部21 (03)に入力され、演算器に
おいて加算処理されて導出される。
なう場合の例を示している。この場合は、ネットワーク
部20は、演算処理部21 (Of)から21 (03
)の接続形態を図のように設定すれば外部映像信号A1
とB1とを加算合成した出力を得ることができる。映像
信号A1は演算処理部21 (01)の乗算器に入力さ
れα倍され、映像信号B1は演算処理部21 (02)
の乗算器に入力され(1−α)倍される。各乗算器の出
力は、演算処理部21 (03)に入力され、演算器に
おいて加算処理されて導出される。
ネットワーク部20及び演算処理部21 (01)〜2
1 (1B)はその処理目的に応じて各種の形態に切換
え可能である。
1 (1B)はその処理目的に応じて各種の形態に切換
え可能である。
第4図は、第1図に示したシステムを更に組合わせるこ
とにより、実現できる処理機能をブロック的に示してい
る。この例は、1つの複合映像信号を処理部401で輝
度色分離し、その出力色信号と輝度信号とを次の処理部
402でマトリックスし、R,G、B信号を導出する。
とにより、実現できる処理機能をブロック的に示してい
る。この例は、1つの複合映像信号を処理部401で輝
度色分離し、その出力色信号と輝度信号とを次の処理部
402でマトリックスし、R,G、B信号を導出する。
そして、RlG、B信号を処理部403でγ補正し、そ
の結果得られたR、G、B信号を逆マトリツクス処理す
る。さらにこのように得られた輝度信号と、色信号とを
処理部406でエンコードすることにより、複合映像信
号出力を得るものである。
の結果得られたR、G、B信号を逆マトリツクス処理す
る。さらにこのように得られた輝度信号と、色信号とを
処理部406でエンコードすることにより、複合映像信
号出力を得るものである。
第5図は、第1図のシステムを利用して色補正系統を実
現した例である。
現した例である。
入力輝度信号Y′と色信号C′とは、ネットワーク部2
0を通じて演算処理部21 (Of)、21 (02)
、21 (03)に供給される。演算処理部21 (0
1)、21 (02)、21 (03)ではマトリック
ス演算が行われる。演算処理部21 (02)、21
(03)からはR′信号、B′信号が得られ、演算処理
部21(吋)からはR′信号が得られ、さらにR′信号
はマトリックス演算のために演算処理部21 (04)
に供給される。ここで(B’ −Y’ )信号とマトリ
ックス処理され、その結果G′信号が得られる。G’
、R’ 、B’倍信号それぞれカラー補正を行なうため
に演算処理部21 (05)。
0を通じて演算処理部21 (Of)、21 (02)
、21 (03)に供給される。演算処理部21 (0
1)、21 (02)、21 (03)ではマトリック
ス演算が行われる。演算処理部21 (02)、21
(03)からはR′信号、B′信号が得られ、演算処理
部21(吋)からはR′信号が得られ、さらにR′信号
はマトリックス演算のために演算処理部21 (04)
に供給される。ここで(B’ −Y’ )信号とマトリ
ックス処理され、その結果G′信号が得られる。G’
、R’ 、B’倍信号それぞれカラー補正を行なうため
に演算処理部21 (05)。
21 (06)、 21 (07)に入力される。係
数乗算などの処理が施されたG’ 、R’倍信号演算処
理部21 (08)、21 (09)を介して輝度信号
Yに変換される。さらに輝度信号Yは、演算処理部21
(10)にてレベル調整されて出力される。また、演
算処理部21 (11)と21 (12)とでは、輝度
信号とR信号、輝度信号YとB信号を用いてそれぞれ色
差信号(R−Y)信号、(B−Y)信号が得られる。
数乗算などの処理が施されたG’ 、R’倍信号演算処
理部21 (08)、21 (09)を介して輝度信号
Yに変換される。さらに輝度信号Yは、演算処理部21
(10)にてレベル調整されて出力される。また、演
算処理部21 (11)と21 (12)とでは、輝度
信号とR信号、輝度信号YとB信号を用いてそれぞれ色
差信号(R−Y)信号、(B−Y)信号が得られる。
そして、演算処理部21 (13)〜21 (1B)で
は、色信号(R−Y)信号と(13−Y)信号との配列
及び再度2色相調整が成され、フィルタ21 (17)
を介して導出される。このフィルタ21 (17)も基
本構造は演算処理部と同じである。
は、色信号(R−Y)信号と(13−Y)信号との配列
及び再度2色相調整が成され、フィルタ21 (17)
を介して導出される。このフィルタ21 (17)も基
本構造は演算処理部と同じである。
輝度信号Y′と色信号C′とは、同図(b)に示すよう
なデータ配列関係であり、色差信号(R’ −Y’ )
と(B’ −Y’ )は時間的にずれているので、初段
の演算処理部21 (02)と21 (03)とは1ク
ロツクの1周期おきに入力データを取込むことになる。
なデータ配列関係であり、色差信号(R’ −Y’ )
と(B’ −Y’ )は時間的にずれているので、初段
の演算処理部21 (02)と21 (03)とは1ク
ロツクの1周期おきに入力データを取込むことになる。
第6図は、上記の色補正系統を得るためにネットワーク
部20が切換えられた状態を示している。
部20が切換えられた状態を示している。
第1図、第5図と同一部分には同じ符号を付している。
演算処理部の数か1つのユニットで不足する場合には、
同様な他のユニットが利用される。
同様な他のユニットが利用される。
本実施例では、ネットワーク部20 (02)を伴うユ
ニットが利用される。
ニットが利用される。
このように、本システムは、ネットワーク部による演算
処理部の接続形態と、各演算処理部の処理機能をプログ
ラムすることにより総合的には各種の映像処理を自由に
行なわせることができる。
処理部の接続形態と、各演算処理部の処理機能をプログ
ラムすることにより総合的には各種の映像処理を自由に
行なわせることができる。
第4図に示したような機能を実現する場合には更に、複
数のネットワーク部を伴う演算処理部を組合わせて構築
することにより実現できるものである。このように処理
システムを実現するには、各演算処理部とネットワーク
部に組込まれている制御部にホスト制御部から、処理用
のプログラムを一度書込めばよい。処理目的が変わった
場合には、再度ホスト制御部から所定のプログラムを書
込むようにすれば自由に機能を変更することができ、そ
の時間も短時間ですむ。
数のネットワーク部を伴う演算処理部を組合わせて構築
することにより実現できるものである。このように処理
システムを実現するには、各演算処理部とネットワーク
部に組込まれている制御部にホスト制御部から、処理用
のプログラムを一度書込めばよい。処理目的が変わった
場合には、再度ホスト制御部から所定のプログラムを書
込むようにすれば自由に機能を変更することができ、そ
の時間も短時間ですむ。
[発明の効果]
以上説明したようにこの発明は、映像信号の処理目的に
応じて物理的な接続作業を要せず、プログラマブルに自
由に対応でき、極めて融通性のあるデジタル映像信号処
理システムを提供できる。
応じて物理的な接続作業を要せず、プログラマブルに自
由に対応でき、極めて融通性のあるデジタル映像信号処
理システムを提供できる。
第1図(a)はこの発明の一実施例を示す構成説明図、
同図(b)は信号フォーマットを示す図、同図(c)は
ネットワーク部を更に説明するために示した図、第2図
は第1図の演算処理部の構成を示すブロック図、第3図
は、この発明による信号処理形態の一例を示す説明図、
第4図はこの発明のシステムの使用例を示す機能別ブロ
ック図、第5図は更にこの発明の使用例における信号処
理形態の例を示す説明図、第6図はネットワーク部にお
ける第5図の回路状態の接続形態を示す図である。 20・・・ネットワーク部、21 (01)〜21 (
17)・・・演算処理部、22・・・メイン制御部、3
1A。 31B・・・同期分離部、32・・・乗算部、33・・
・演算部、34・・・切換え部、35・・・同期付加部
、36・・同期信号処理部、37・・・シーケンサ、3
8・・・アドレス発生部。 出願人代理人 弁理士 鈴江武彦 第1
同図(b)は信号フォーマットを示す図、同図(c)は
ネットワーク部を更に説明するために示した図、第2図
は第1図の演算処理部の構成を示すブロック図、第3図
は、この発明による信号処理形態の一例を示す説明図、
第4図はこの発明のシステムの使用例を示す機能別ブロ
ック図、第5図は更にこの発明の使用例における信号処
理形態の例を示す説明図、第6図はネットワーク部にお
ける第5図の回路状態の接続形態を示す図である。 20・・・ネットワーク部、21 (01)〜21 (
17)・・・演算処理部、22・・・メイン制御部、3
1A。 31B・・・同期分離部、32・・・乗算部、33・・
・演算部、34・・・切換え部、35・・・同期付加部
、36・・同期信号処理部、37・・・シーケンサ、3
8・・・アドレス発生部。 出願人代理人 弁理士 鈴江武彦 第1
Claims (1)
- 複数の映像入力を受けてプログラムに従って該入力を演
算処理し、その結果を導出する複数のプログラマブル演
算処理部と、この複数のプログラマブル演算処理部の出
力と、外部からの複数の映像入力を受けて、この入力を
プログラマブルに前記複数のプログラマブル演算処理部
に供給するとともに、いずれかの入力を出力するネット
ワーク部とを有し、前記複数のプログラマブル演算処理
部の接続形態および該演算処理部の処理形態を自在に設
定できるように構成したデジタル映像信号処理システム
。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63030393A JPH01206778A (ja) | 1988-02-12 | 1988-02-12 | デジタル映像信号処理システム |
KR1019890001283A KR920001287B1 (ko) | 1988-02-12 | 1989-02-03 | 디지탈 영상신호 처리장치 |
US07/308,306 US4991019A (en) | 1988-02-12 | 1989-02-09 | Digital video signal processing system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63030393A JPH01206778A (ja) | 1988-02-12 | 1988-02-12 | デジタル映像信号処理システム |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01206778A true JPH01206778A (ja) | 1989-08-18 |
Family
ID=12302681
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63030393A Pending JPH01206778A (ja) | 1988-02-12 | 1988-02-12 | デジタル映像信号処理システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01206778A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03267885A (ja) * | 1990-03-16 | 1991-11-28 | Pfu Ltd | 映像特殊効果処理方式 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6031364A (ja) * | 1983-07-30 | 1985-02-18 | Sony Corp | ミキシング装置 |
JPS62253274A (ja) * | 1986-03-28 | 1987-11-05 | アムペックス コーポレーシヨン | ビデオスイツチヤのためのデジタルエフエクトル−プ |
-
1988
- 1988-02-12 JP JP63030393A patent/JPH01206778A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6031364A (ja) * | 1983-07-30 | 1985-02-18 | Sony Corp | ミキシング装置 |
JPS62253274A (ja) * | 1986-03-28 | 1987-11-05 | アムペックス コーポレーシヨン | ビデオスイツチヤのためのデジタルエフエクトル−プ |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03267885A (ja) * | 1990-03-16 | 1991-11-28 | Pfu Ltd | 映像特殊効果処理方式 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2854866B2 (ja) | イメージ処理システム及びその画素データの処理法 | |
US4538268A (en) | Test-signal generating device for testing electronic equipment | |
JPH07501413A (ja) | マルチデジタル信号処理を実行するための選択的に構成可能な集積回路デバイス | |
JPH0296485A (ja) | 画像発生装置 | |
JPH0792953A (ja) | 映像表示装置 | |
US4799056A (en) | Display system having extended raster operation circuitry | |
JPH01206778A (ja) | デジタル映像信号処理システム | |
JPS6196833A (ja) | テレビ受像機 | |
JPH03116352A (ja) | ビデオ信号パイプラインバス | |
JP2818168B2 (ja) | 映像信号処理システム及び映像信号処理システムの信号分配装置 | |
JP2603982B2 (ja) | 映像信号処理システムのマルチプロセッサ結合装置 | |
JP2002325171A (ja) | 画像合成処理装置及び画像合成プログラム | |
JP2597632B2 (ja) | プロセッサシェイクハンド装置 | |
JP2880724B2 (ja) | 実時間データ処理回路の遅延合せ装置 | |
JPH01236874A (ja) | 映像信号処理システムのアドレス生成回路 | |
JPH01236383A (ja) | マルチプロセッサ制御装置 | |
JP2854867B2 (ja) | イメージ処理システム及び画素データ転送法 | |
JPH0225895A (ja) | ディスプレイ装置 | |
JPS60134976A (ja) | カラ−画像合成装置 | |
JPH02299082A (ja) | 可変長データを処理するプロセッサ | |
JPH09130710A (ja) | 液晶表示映像信号生成装置 | |
JP2626294B2 (ja) | カラー画像処理装置 | |
JPS6040031B2 (ja) | 画像表示方式 | |
JPH04360286A (ja) | 空間フィルタリング画像処理装置 | |
JPH11187419A (ja) | 信号処理装置及び信号処理方法 |