JPH0120512B2 - - Google Patents
Info
- Publication number
- JPH0120512B2 JPH0120512B2 JP20578182A JP20578182A JPH0120512B2 JP H0120512 B2 JPH0120512 B2 JP H0120512B2 JP 20578182 A JP20578182 A JP 20578182A JP 20578182 A JP20578182 A JP 20578182A JP H0120512 B2 JPH0120512 B2 JP H0120512B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- data
- address
- bits
- latch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
Landscapes
- Debugging And Monitoring (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57205781A JPS5996581A (ja) | 1982-11-24 | 1982-11-24 | メモリ装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57205781A JPS5996581A (ja) | 1982-11-24 | 1982-11-24 | メモリ装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS5996581A JPS5996581A (ja) | 1984-06-04 |
| JPH0120512B2 true JPH0120512B2 (OSRAM) | 1989-04-17 |
Family
ID=16512559
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP57205781A Granted JPS5996581A (ja) | 1982-11-24 | 1982-11-24 | メモリ装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5996581A (OSRAM) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2565189B2 (ja) * | 1985-10-15 | 1996-12-18 | ソニー株式会社 | 信号処理回路 |
-
1982
- 1982-11-24 JP JP57205781A patent/JPS5996581A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS5996581A (ja) | 1984-06-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB742470A (en) | Improvements in or relating to electronic digital computing machines | |
| JP3169639B2 (ja) | 半導体記憶装置 | |
| KR960015230A (ko) | 반도체 기억 장치 | |
| EP0589662A2 (en) | Digital signal processing system | |
| JPH0120512B2 (OSRAM) | ||
| JPH1021150A (ja) | メモリテスト回路 | |
| CA1284388C (en) | Time partitioned bus arrangement | |
| SU1388957A1 (ru) | Устройство дл контрол многоразр дных блоков пам ти | |
| SU1046932A1 (ru) | Пороговый элемент | |
| JP2969645B2 (ja) | タイムスロット入替回路 | |
| JPH04360425A (ja) | 半導体記憶装置 | |
| JPH04293391A (ja) | タイムスロット変換回路 | |
| SU1674270A2 (ru) | Устройство дл контрол блоков пам ти | |
| SU1649533A1 (ru) | Устройство дл сортировки чисел | |
| SU968856A1 (ru) | Устройство дл контрол полупроводниковой пам ти | |
| SU1112362A1 (ru) | Устройство дл сортировки чисел | |
| SU955210A1 (ru) | Устройство дл контрол блоков пам ти | |
| JPH07272498A (ja) | 半導体メモリ | |
| SU830377A1 (ru) | Устройство дл определени кодаМАКСиМАльНОгО чиСлА | |
| JPH02187995A (ja) | Eepromメモリ・セルのマトリクスに対する格子状パターンを持つ書込みプロセス及びこのプロセスを実施するための装置 | |
| SU1091164A1 (ru) | Устройство дл последовательного выделени единиц из двоичного кода | |
| JPS59132067A (ja) | 画像処理装置 | |
| SU982084A1 (ru) | Запоминающее устройство с последовательным доступом | |
| RU1798813C (ru) | Устройство дл отображени графической информации на газоразр дном матричном индикаторе | |
| SU1406596A1 (ru) | Устройство дл регистрации результатов контрол |