JPH01202040A - データ伝送方式 - Google Patents

データ伝送方式

Info

Publication number
JPH01202040A
JPH01202040A JP2569888A JP2569888A JPH01202040A JP H01202040 A JPH01202040 A JP H01202040A JP 2569888 A JP2569888 A JP 2569888A JP 2569888 A JP2569888 A JP 2569888A JP H01202040 A JPH01202040 A JP H01202040A
Authority
JP
Japan
Prior art keywords
data
block
main information
added
empty
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2569888A
Other languages
English (en)
Inventor
Yoshiji Iwabuchi
義嗣 岩渕
Nobuitsu Yamashita
伸逸 山下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2569888A priority Critical patent/JPH01202040A/ja
Publication of JPH01202040A publication Critical patent/JPH01202040A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明はブロック毎にデータを伝送するシステムにおい
て、特に主情報データを含まない空きブロックの取扱い
に関するものである。
[従来の技術] 従来、主たる情報のデータレートと規定した伝送レート
とが異なるため、主情報データの存在しない空きブロッ
クが生じた場合、さらには前記空きブロックの数が変化
してしまう場合においても、空きブロックには何ら情報
を付加しなかった。
[発明か解決しようとする課題] 上記従来例では、空きブロックには主情報データも付加
情報データも含め、何ら有効なデータは付加されていな
い。それに対して主情報データを含む有効な各ブロック
には、そのブロックの番号を示すデータが付加データ(
ID)として順次付加されているため、前のブロックの
データに誤りか発生しても1次のブロックの位置は以前
のIDの流れから予測することができるが、空きブロッ
クにはID信号が付加されていないため、最初の有効な
ブロックが伝送されてきたときに位置の検出ができず誤
りが発生するという問題があった。
この発明はかかる問題点を解決するためになされたもの
で、主情報データの存在しない空きブロックの数が一定
でなくとも、情報データを含む最初のデータブロックが
伝送されてきたときに該ブロックの検出を確実に行える
様にして、誤りの発生を防止することかてきるデータ伝
送方式を提供することを目的とする。
[課題を解決するための手段] 上記の目的を達成するためにこの発明のデータ伝送方式
は、主情報のデータレートと予め規定した伝送レートと
の相違により生じた主情報データを含まない空きブロッ
クに対し、付加データとして該空きブロックの位置を示
すデータを付加する構成を有するものである。
[作用] 本発明の構成によれば、主情報のデータレートと規定し
た伝送レートか異なるため、空きブロックか生じた場合
、さらには前記空きブロックの数が変化してしまう場合
において、空きブロックには、この空きブロックの位置
を示すデータを付加することで、主情報データを含むブ
ロックが伝送されてきたときも、前記空きブロックに付
加されたデータによって主情報データを含むブロックを
誤りなく検出することが可能となる。
[実施例] 第1図は本発明の一実施例を概念的に説明するためのも
ので、空きブロックにIDを付加したときのデータの形
式を示す図である。
主情報は画像データであり、lフレーム、′八。
sec毎に1画面分のデータを伝送する。また。
lフレームは1050ラインで、またlラインは3ブロ
ツクで構成する。
第2図は画像データを含む有効ブロックの構成を示す図
である。第2図において、21は同期信号で2シンボル
(但しlシンボル=8ビット)、22はIDて2シンボ
ル、23.24はビデオデータテ142シンボ)L/ 
(Y:10[1、”/cN:3B>、25はオーディオ
データで8シンボル、26はパリティチエツクコードで
4シンボルの計158シンボルて1つのデータブロック
を形成する。IDはlフレーム上でブロックの位置情報
として使用する。
次に、ここで規定した伝送レート120Mbpsに対し
、データの伝送レートは158シンボル×3×8ビツト
×1050ライン×30フレーム=119,448Mb
psとなる。従って、120Mbps −119,44
8Mbps =552000bpsの情報だけ余分とな
り、これに伴いlフレームにつき552000÷8÷1
58÷30絢14.56個の空きブロックが生じる。こ
の空きブロックの数の端数は、空きブロック数をフレー
ム毎に14個または15個と切換えることで対応させる
次に、ここで生じた空きブロックには従来有効な情報デ
ータは付加されていないが、本実施例では、この空きブ
ロックにIDを付加した。空きブロックに付加されたこ
のIDは、各フレームの最初のデータブロックのIDに
ブロック位置情報としては0が付されていれば、第1図
に示す各フレームの最後のブロック12から−1,−2
゜−3,・・・という順にマイナス符号のブロック位置
情報を付加した。
次に、ここで生じた空きブロックに上述の如きIDを付
加し、ビデオデータな含む各フレームの最初のブロック
を検出する構成をブロック図で説明する。
第3図はIDを付加し、伝送する構成を示すブロック図
である。第3図において16ツトの画像データは、時間
軸変換メモリ31で同期信号。
ID、パリティチエツクコードを付加するタイミングで
ビデオにデータを出力しないように各ブロック毎に時間
軸変換し、8ビツトで出力される。
その後、同期信号付加回路32て第2図21の位置に同
期信号を付加し、ID付加回路33て第2図22の位置
にIDを付加する。IDには、lフレームの最初のビデ
オデータを含むブロックから1 、2 、3、−’+1
50と順に符号を付し、また、前記空きブロックのID
は第1図のブロック12から−1,−2,−3,・・・
と逆に符号を付す。その後、パリティ付加回路34で第
2図26の位置にパリティチエツクコードを付加し、E
CC回路35を介して、エラー訂正コードを付加し、ス
クランブラ36てスクランブル処理を行ない、並列直列
変換回路37で並列直列変換をした後、伝送する。以上
の処理はタイミング発生回路38によってそのタイミン
グを制御する。
第4図は伝送信号を受け1.IDから各フレームの最初
のブロックを検出する構成を示すブロック図である。第
3図の構成により出力される伝送信号は、シリアル信号
のまま同期信号検出回路41により同期信号を検出する
。その後、直列並列変換回路42て8ビツトに変換し、
スクランブラ43により、第3図のスクランブラ36と
は逆の操作を行い、原信号を再生する。
パリティ演算回路44ては、パリティチエツクコートの
正誤の判断を行い、その結果パリティチエツクコードか
正と判断されたときはIDも正しいものとみなし、ID
検出回路45によりIDを検出する。検出されたIDに
は、順に符号が付されているので、もし、ある有効ブロ
ックのIDか誤って伝送されてきても、正しいブロック
位置情報が予測てきる。即ち、シンボルカウンタ46゜
ブロックカウンタ47も誤りなく動作する。また本発明
では、空きブロックにも順にIDを付加しであるので、
空きブロックの位置情報も把握てき、空きブロックのI
Dが誤って伝送されてきた場合もIDは順に符号が付さ
れているのて正しい位置情報が予°側てきる。従って位
置情報か「0」であることを検出することにより、各フ
レームの最初のブロックを検出するファーストフロック
検出回路48は、空きブロックのID信号が・・・・・
・。
−3,−2,−1と符号が付されていることて誤りなく
検出することか回部となる。同様に、空きブロック数の
変化時に生しる伝送データ中のIDの誤りにも、空きブ
ロックの次のビデオデータを含むファーストブロックか
ら順に符号を付しているのて対応することか可能となる
[発明の効果] 以上説明したように、空きブロックにもブロック位置を
示すデータを付加することにより、主情報を含むデータ
ブロックが伝送されてきたとき前記ブロック位置データ
の流れから主情報を含むデータブロックの位置を誤りな
く検出することか可能となる。
【図面の簡単な説明】
第1 UAは本発明を実施した伝送データの内容を示す
図、第2図はlデータブロックの構成を示す図、第3図
は第1図の如きデータを伝送するための構成例を示すブ
ロック図、第4図は第1図に示す如き伝送信号を受信し
て主情報を含むデータブロックを検出する構成を示すブ
ロック図である。 図中。 31:時間軸変換メモリ 32:同期信号付加回路 33:ID付加回路 34:パリティ付加回路 35 : ECC@路 36:スクランブラ 37・並列直列変換回路 38:タイミング発生回路 代理人 弁理士 1)北 嵩 晴

Claims (1)

    【特許請求の範囲】
  1. 主情報データと付加データを含んだデータブロック毎に
    データを伝送するデータ伝送方式において、主情報のデ
    ータレートと予め規定した伝送レートとの相違により生
    じた主情報データを含まない空きブロックに対し、付加
    データとして該空きブロックの位置を示すデータを付加
    することを特徴とするデータ伝送方式。
JP2569888A 1988-02-08 1988-02-08 データ伝送方式 Pending JPH01202040A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2569888A JPH01202040A (ja) 1988-02-08 1988-02-08 データ伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2569888A JPH01202040A (ja) 1988-02-08 1988-02-08 データ伝送方式

Publications (1)

Publication Number Publication Date
JPH01202040A true JPH01202040A (ja) 1989-08-15

Family

ID=12173008

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2569888A Pending JPH01202040A (ja) 1988-02-08 1988-02-08 データ伝送方式

Country Status (1)

Country Link
JP (1) JPH01202040A (ja)

Similar Documents

Publication Publication Date Title
US4447903A (en) Forward error correction using coding and redundant transmission
US5912752A (en) Method and apparatus for improving serial infrared asynchronous communication performance
US4858235A (en) Information storage apparatus
JP2002353936A (ja) 通信システムの制御チャネルを介してシグナリング情報を送信する方法
US5938773A (en) Sideband signaling with parity bit schemes
US5878061A (en) Providing serial data clock signal transitions with parity bits
CA1274627A (en) Data converter
EP0355988A2 (en) Method and apparatus for transmitting and receiving characters using a balanced weight error correcting code
JPH01202040A (ja) データ伝送方式
US5544179A (en) Mis-synchronization detection system using a combined error correcting and cycle identifier code
US6357031B1 (en) Serial data transmission apparatus and method with a data checking feature
CN1213540C (zh) 错误检测修正电路
JP3316730B2 (ja) データ通信装置
JPS6087551A (ja) 多値伝送方式
JPH0444156A (ja) 転送データ生成装置
JP2712284B2 (ja) データ伝送装置の回線切り替え時における誤データ出力防止方式
JPH02240753A (ja) 非同期通信用ic
JP2780503B2 (ja) パリティチェック検出回路
JP3256641B2 (ja) Atmにおけるエラー訂正フレームの伝送方式
JP2728410B2 (ja) フレーム同期装置
JPS63198434A (ja) 同期信号検出方式
JPH01223844A (ja) データ伝送方法
JPS6398238A (ja) 高速フレーム同期方法
Simmonds et al. Data Link Protocols
JPH0837541A (ja) データ伝送方式