JPH01113746U - - Google Patents
Info
- Publication number
- JPH01113746U JPH01113746U JP900888U JP900888U JPH01113746U JP H01113746 U JPH01113746 U JP H01113746U JP 900888 U JP900888 U JP 900888U JP 900888 U JP900888 U JP 900888U JP H01113746 U JPH01113746 U JP H01113746U
- Authority
- JP
- Japan
- Prior art keywords
- register
- instruction
- arithmetic
- next instruction
- holds
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010365 information processing Effects 0.000 claims description 4
- 230000005540 biological transmission Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Advance Control (AREA)
- Debugging And Monitoring (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Description
第1図はこの考案の一実施例による情報処理制
御装置を説明するための図、第2図は従来の情報
処理制御装置を説明するための図である。 1は命令先取りキユーレジスタ、2は次命令レ
ジスタ、3は命令レジスタ、4は演算制御部、5
は演算処理部、6は入力データレジスタ、7は比
較器、8はオア回路である。なお、図中、同一あ
るいは相当部分には同一符号を付して示してある
。
御装置を説明するための図、第2図は従来の情報
処理制御装置を説明するための図である。 1は命令先取りキユーレジスタ、2は次命令レ
ジスタ、3は命令レジスタ、4は演算制御部、5
は演算処理部、6は入力データレジスタ、7は比
較器、8はオア回路である。なお、図中、同一あ
るいは相当部分には同一符号を付して示してある
。
Claims (1)
- 順次実行すべき命令をあらかじめ取り込み待行
列に格納する命令先取りキユーレジスタと、この
命令先取りキユーレジスタから出力されたデータ
を次に実行すべき命令として保持する次命令レジ
スタと、次の命令サイクルでこの出力を格納し、
現在実行中の命令として保持する命令レジスタと
、命令先取りキユーレジスタと次命令レジスタの
出力から演算制御信号を生成する演算制御部と、
この演算制御信号に従つて演算処理を行い、また
、ブレーク等の割込み処理をも行う演算処理部と
からなる情報処理制御装置において、外部より入
力したデータを保持する入力データレジスタと、
この入力データレジスタの内容と命令レジスタの
内容を比較する比較器と、比較した結果が等しい
場合にその情報をブレーク信号として出力し、外
部よりはいるブレーク信号と論理和を取つて演算
処理部に伝える回路からなる構成を取つたことを
特徴とする情報処理制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP900888U JPH01113746U (ja) | 1988-01-27 | 1988-01-27 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP900888U JPH01113746U (ja) | 1988-01-27 | 1988-01-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01113746U true JPH01113746U (ja) | 1989-07-31 |
Family
ID=31215379
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP900888U Pending JPH01113746U (ja) | 1988-01-27 | 1988-01-27 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01113746U (ja) |
-
1988
- 1988-01-27 JP JP900888U patent/JPH01113746U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3605978B2 (ja) | マイクロコンピュータ | |
KR880013062A (ko) | 코프로세서 및 그 제어방법 | |
JPH01113746U (ja) | ||
JPH01135554U (ja) | ||
JPS6349938A (ja) | 命令先取り制御装置 | |
JPS6349937A (ja) | 命令先取り制御装置 | |
JPH0232154U (ja) | ||
JPH04230533A (ja) | 割込制御回路 | |
JPS61151745A (ja) | 割込処理方式 | |
JPH04311225A (ja) | マイクロプロセッサ命令実行方式 | |
JPH0452250U (ja) | ||
JPS6452062U (ja) | ||
JPH01137339A (ja) | マイクロプロセッサ | |
JPS6452063U (ja) | ||
JPH0340075A (ja) | マイクロコンピュータ | |
JPS5971542A (ja) | 演算処理装置 | |
JPH0795288B2 (ja) | マイクロコンピュータ | |
JPH04245333A (ja) | 情報処理装置 | |
JPH0820941B2 (ja) | マイクロプロセッサ | |
JPH04140851A (ja) | 情報処理装置の診断方式 | |
JPS6439536U (ja) | ||
JPH0353322A (ja) | 情報処理装置 | |
JPH0280807U (ja) | ||
JPS61192351U (ja) | ||
JPH01241664A (ja) | コ・プロセッサ制御方式 |