JP7534412B2 - 表示基板、その製作方法、及び表示装置 - Google Patents
表示基板、その製作方法、及び表示装置 Download PDFInfo
- Publication number
- JP7534412B2 JP7534412B2 JP2022539718A JP2022539718A JP7534412B2 JP 7534412 B2 JP7534412 B2 JP 7534412B2 JP 2022539718 A JP2022539718 A JP 2022539718A JP 2022539718 A JP2022539718 A JP 2022539718A JP 7534412 B2 JP7534412 B2 JP 7534412B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- output
- signal line
- electrode
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electroluminescent Light Sources (AREA)
- Shift Register Type Memory (AREA)
Description
AMOLED表示パネルは、表示領域に位置する画素回路及び周辺領域に位置する走査駆動回路を含み、前記画素回路は、アレイで分布されている複数のサブ画素回路を含み、前記走査駆動回路は複数のシフトレジスタユニットを含み、各シフトレジスタユニットは、対応するサブ画素回路に発光制御信号を提供することに用いられる。前記走査駆動回路がAMOLED表示パネルの周辺領域に設置されているので、走査駆動回路の配列方式がAMOLED表示パネルの額縁の幅を決めるようになっている。
前記信号出力線は、第1方向に沿って延在される第1出力線部分を含み、
前記第1出力線部分は、信号線の重なり領域に設けられた複数の第1信号線ビアホールを介して前記出力トランジスタの第2電極に結合され、前記第1出力線部分は、前記信号線の重なり領域に設けられた複数の第2信号線ビアホールを介して前記出力リセットトランジスタの第2電極に結合され、前記複数の第1信号線ビアホールが第1方向に沿って順次に配列され、前記複数の第2信号線ビアホールが第1方向に沿って順次に配列され、
前記信号線の重なり領域は、第1信号線の重なり領域及び第2信号線の重なり領域を含み、前記第1信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力トランジスタの第2電極が含まれる第1ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、前記第2信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力リセットトランジスタの第2電極が含まれる第2ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、
第1方向に沿って順次に配列されるいずれか二つの第1信号線ビアホールの第1方向での最大距離と第3長さとの割合が第1所定割合であり、二つの隣接する第1信号線ビアホールの間の第1方向での最小距離が第1所定距離であり、前記第3長さが、前記第1信号線の重なり領域の第1方向での長さであり、
第1方向に沿って順次に配列されるいずれか二つの第2信号線ビアホールの第1方向での最大距離と第4長さとの割合が第2所定割合であり、二つの隣接する第2信号線ビアホールの間の第1方向での最小距離が第2所定距離であり、前記第4長さが、前記第2信号線の重なり領域の第1方向での長さであり、
前記第1所定割合が0.05以上かつ0.9以下であり、
前記第1所定距離が1.5μm以上かつ45μm以下であり、
前記第2所定割合が0.05以上かつ0.9以下であり、
前記第2所定距離が1.5μm以上かつ65μm以下である、表示基板を提供する。
前記出力トランジスタのアクティブ層の第2方向に沿う最小の幅と、前記出力リセットトランジスタのアクティブ層の第2方向に沿う最小の幅とのうち、小さいものを出力アクティブ幅とし、前記第1方向と前記第2方向は互いに交差する。
前記所定割合の範囲が3以上かつ11以下である。
前記所定の幅の範囲が12μm以上かつ45μmである。
前記第1半導体層の第1方向での長さが出力アクティブ長さであり、
前記第1半導体層の第2方向での最小の長さが前記出力アクティブ長さである。
前記第1トランジスタは、第1アクティブパターンを含み、前記第1アクティブパターンが第2方向に沿って延在され、
前記第1トランジスタは、前記出力回路の表示領域から離れた側に位置している。
前記第2トランジスタのゲート電極の前記ベースでの正投影と、前記第3トランジスタのゲート電極の前記ベースでの正投影との間の第2方向での最大距離が第3所定距離であり、
前記第2トランジスタ及び前記第3トランジスタは、前記出力回路の表示領域から離れた側に位置している。
前記第1トランジスタの第2電極及び前記第2トランジスタの第1電極がそれぞれ前記第1コンデンサの第2極板に結合され、前記第1トランジスタのゲート電極が前記第1コンデンサの第1極板に結合され、
前記第1トランジスタ、前記第1コンデンサ及び前記第2トランジスタが第1方向に沿って順次に配列され、
前記第1トランジスタ、前記第1コンデンサ及び前記第2トランジスタが、前記出力回路の表示領域から離れた側に位置している。
前記出力リセットコンデンサの第2極板の第2方向での最大の幅が第1所定の幅であり、前記出力リセットコンデンサの第2極板の第1方向での最大の長さが第2所定の長さであり、
前記出力リセットコンデンサは前記出力回路の表示領域から離れた側に位置しており、
前記出力リセットコンデンサの第2極板の前記ベースでの正投影が前記出力リセットコンデンサの第1極板の前記ベースでの正投影内にある。
前記出力リセットコンデンサの第2極板が前記第1電圧信号線に結合され、
前記出力トランジスタの第1電極が第2電圧信号線に結合され、前記出力リセットトランジスタの第1電極が前記出力リセットコンデンサの第2極板に結合され、
前記出力トランジスタ及び前記出力リセットトランジスタが前記第2電圧信号線の表示領域から離れた側に位置している。
前記出力ゲート電極パターンは、隣接する前記第1電極パターンと前記第2電極パターンとの間に位置しており、
前記第1電極パターン、前記出力ゲート電極パターン及び前記第2電極パターンはいずれも第2方向に沿って延在されている。
前記出力リセットゲート電極パターンは、隣接する前記第3電極パターンと前記第4電極パターンとの間に位置しており、
前記第3電極パターン、前記出力リセットゲート電極パターン及び前記第4電極パターンはいずれも第2方向に沿って延在され、
前記出力リセットトランジスタのうち、前記出力トランジスタのゲート電極に最も近接する前記第4電極パターンが前記出力トランジスタの第2電極パターンとして兼用される。
前記第1チャネル部分が前記出力ゲート電極パターンに一対一対応され、各前記第1チャネル部分の前記ベースでの正投影が、いずれも対応する前記出力ゲート電極パターンの前記ベースでの正投影の内部に位置しており、
前記出力トランジスタのうちの一部の前記第1導電部分が前記第1電極パターンに一対一対応され、前記第1電極パターンの前記ベースでの正投影と、対応する前記第1導電部分の前記ベースでの正投影とが第1重なり領域を有し、前記第1電極パターンは前記第1重なり領域に設けられている少なくとも一つの第1ビアホールを介して対応する前記第1導電部分に結合され、
前記出力トランジスタのうちの他の一部の前記第1導電部分が前記第2電極パターンに一対一対応され、前記第2電極パターンの前記ベースでの正投影と、対応する前記第1導電部分の前記ベースでの正投影とが第2重なり領域を有し、前記第2電極パターンは前記第2重なり領域に設けられている少なくとも一つの第2ビアホールを介して対応する前記第1導電部分に結合される。
前記第2チャネル部分は、前記出力リセットゲート電極パターンに一対一対応され、各前記第2チャネル部分の前記ベースでの正投影は、いずれも対応する前記出力リセットゲート電極パターンの前記ベースでの正投影の内部に位置しており、
前記出力リセットトランジスタのうちの一部の前記第2導電部分が前記第3電極パターンに一対一対応され、前記第3電極パターンの前記ベースでの正投影と、対応する前記第2導電部分の前記ベースでの正投影とが第3重なり領域を有し、前記第3電極パターンは、前記第3重なり領域に設けられている少なくとも一つの第3ビアホールを介して対応する前記第2導電部分に結合され、
前記出力リセットトランジスタのうちの他の一部の前記第2導電部分が前記第4電極パターンに一対一対応され、前記第4電極パターンの前記ベースでの正投影と、対応する前記第2導電部分の前記ベースでの正投影とが第4重なり領域を有し、前記第4電極パターンは、前記第4重なり領域に設けられている少なくとも一つの第4ビアホールを介して対応する前記第2導電部分に結合される。
前記第2電圧信号線が電極導電接続部に結合され、前記電極導電接続部が第2方向に沿って延在され、前記少なくとも一つの第1電極パターンは第1方向に沿って順次に配列され、
前記電極導電接続部が前記出力トランジスタの第1電極に含まれる1番目の第1電極パターンに結合され、
前記第4トランジスタの第1電極が前記電極導電接続部に結合され、
前記第4トランジスタのゲート電極の前記ベースでの正投影と、前記電極導電接続部の前記ベースでの正投影との間の第1方向での最小距離が第4所定距離である。
前記第4トランジスタのゲート電極が前記第5トランジスタのゲート電極に結合され、
前記第4トランジスタのゲート電極及び前記第5トランジスタのゲート電極が第1ゲート金属パターンに含まれ、前記第1ゲート金属パターンが第2方向に沿って延在される。
前記第1クロック信号線は第1方向に沿って延在され、前記第1クロック信号線は前記第5トランジスタの表示領域から離れた側に位置している。
前記第5トランジスタの第1電極が入力信号端に結合され、前記第5トランジスタの第2電極が前記第6トランジスタのゲート電極に結合され、
前記第6トランジスタのゲート電極は、互いに結合される第1ゲート電極パターン及び第2ゲート電極パターンを含み、
前記第1ゲート電極パターン及び前記第2ゲート電極パターンがそれぞれ前記出力コンデンサの第1極板に結合され、前記出力コンデンサの第1極板が前記出力トランジスタのゲート電極に結合され、
前記第6トランジスタの第1電極が第4トランジスタのゲート電極に結合され、前記第6トランジスタの第2電極が前記第4トランジスタの第2電極に結合され、前記出力コンデンサの第2極板が前記第1トランジスタの第1電極に結合され、
前記第4トランジスタ、前記第6トランジスタ及び前記第1トランジスタが前記第1方向に沿って順次に配列され、
前記第5トランジスタ、前記第6トランジスタ及び前記第1トランジスタが前記第1方向に沿って順次に配列され、
前記出力コンデンサは、前記第6トランジスタと前記出力回路との間に位置している。
前記第7トランジスタのアクティブ層及び前記第8トランジスタのアクティブ層が一つの連続した第2半導体層により形成され、前記第2半導体層が第1方向に沿って延在され、
前記第7トランジスタのアクティブ層は、第1方向に沿って順次に設置される1番目の第9導電部分、第9チャネル部分及び2番目の第9導電部分を含み、
前記2番目の第9導電部分が1番目の第10導電部分として兼用され、
前記第8トランジスタのアクティブ層は、第1方向に沿って順次に設置される1番目の第10導電部分、第10チャネル部分及び2番目の第10導電部分を含み、
前記1番目の第9導電部分が前記第7トランジスタの第2電極として用いられ、前記2番目の第9導電部分が前記第7トランジスタの第1電極として用いられ、前記2番目の第10導電部分が前記第8トランジスタの第1電極として用いられ、前記第7トランジスタの第1電極が前記第8トランジスタの第2電極として兼用され、
前記第7トランジスタのゲート電極が出力コンデンサの第2極板に結合され、前記第7トランジスタの第2電極が前記第6トランジスタのゲート電極に結合され、
前記第8トランジスタのゲート電極が前記第1トランジスタのゲート電極に結合され、前記第8トランジスタの第1電極が第1電圧信号線に結合され、
前記第1電圧信号線が第1方向に沿って延在され、
前記第6トランジスタ、前記第7トランジスタ、前記第8トランジスタ及び前記第2トランジスタは、第1方向に沿って順次に配列される。
前記第2クロック信号線が第1方向に沿って延在され、前記第2クロック信号線が前記第2トランジスタの表示領域から離れた側に位置している。
前記信号出力線は、第1出力線部分及び少なくとも一つの第2出力線部分を含み、
前記第2電圧信号線及び前記第1出力線部分がいずれも第1方向に沿って延在され、前記第1出力線部分が前記第2電圧信号線と前記出力回路との間に位置しており、
前記第2出力線部分が第2方向に沿って延在され、
前記第2出力線部分が表示領域のうち、画素回路に発光制御信号を提供することに用いられ、
前記第1出力線部分及び前記出力回路が前記第2電圧信号線の前記表示領域から離れた側に位置している。
前記第1電圧信号線、前記第2電圧信号線、前記第1クロック信号線及び前記第2クロック信号線がいずれも第1方向に沿って延在され、
前記第1電圧信号線の前記ベースでの正投影、前記第1クロック信号線の前記ベースでの正投影及び前記第2クロック信号線の前記ベースでの正投影がいずれも前記シフトレジスタユニットの前記ベースでの正投影の前記表示領域から離れた側に位置しており、
前記第2電圧信号線の前記ベースでの正投影は、前記シフトレジスタユニットの前記表示領域に近い側に位置している。
前記出力トランジスタのゲート電極が前記出力コンデンサの第1極板に結合され、前記出力トランジスタの第1電極が第2電圧信号線に結合され、前記出力トランジスタの第2電極が前記信号出力線に結合され、
前記出力リセットトランジスタのゲート電極が前記出力リセットコンデンサの第1極板に結合され、前記出力リセットトランジスタの第1電極が前記出力リセットコンデンサの第2極板に結合され、前記出力リセットトランジスタの第2電極が前記信号出力線に結合され、
前記出力リセットコンデンサの第2極板が前記第1電圧信号線に結合され、前記出力コンデンサの第2極板が前記第7トランジスタのゲート電極に結合され、
前記第1トランジスタの第1電極が前記出力コンデンサの第2極板に結合され、前記第1トランジスタの第2電極及び前記第2トランジスタの第1電極がそれぞれ前記第1コンデンサの第2極板に結合され、前記第1トランジスタのゲート電極が前記第1コンデンサの第1極板に結合され、
前記第2トランジスタのゲート電極及び第7トランジスタのゲート電極がそれぞれ前記第2クロック信号線に結合され、前記第2トランジスタの第2電極が前記第3トランジスタの第2電極に結合され、
前記第3トランジスタのゲート電極が前記出力トランジスタのゲート電極に結合され、前記第3トランジスタの第1電極が前記出力リセットコンデンサの第1極板に結合され、
前記第4トランジスタのゲート電極が前記第5トランジスタのゲート電極に結合され、前記第4トランジスタの第1電極が前記出力トランジスタの第1電極に結合され、前記第4トランジスタの第2電極が前記第6トランジスタの第2電極に結合され、
前記第5トランジスタのゲート電極が前記第1クロック信号線に結合され、前記第5トランジスタの第1電極が入力信号端に結合され、第5トランジスタの第2電極が前記第6トランジスタのゲート電極に結合され、
前記第6トランジスタの第1電極が第4トランジスタのゲート電極に結合され、前記第6トランジスタの第2電極が前記第4トランジスタの第2電極に結合され、
前記第7トランジスタのゲート電極が出力コンデンサの第2極板に結合され、前記第7トランジスタの第1電極が前記第8トランジスタの第2電極として兼用され、前記第7トランジスタの第2電極が前記第6トランジスタのゲート電極に結合され、
前記第8トランジスタのゲート電極が前記第1トランジスタのゲート電極に結合され、前記第8トランジスタの第1電極が第1電圧信号線に結合され、
前記第2出力線部分は、前記第1出力線部分に結合され、前記第2出力線部分は前記表示領域まで延在されて、前記表示領域に位置している画素回路に発光制御信号を提供することに用いられる。
前記第1電圧信号線、前記第1クロック信号線及び前記第2クロック信号線が、前記シフトレジスタユニットの表示領域から離れた側に設けられており、
前記表示領域に近づいてくる方向に沿って、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、もしくは、前記表示領域に近づいてくる方向に沿って、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列される。
前記表示領域に近づいてくる方向に沿って、前記第2初期信号線、前記第1初期信号線、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、
前記表示領域に近づいてくる方向に沿って、前記第1初期信号線、前記第2初期信号線、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、
前記表示領域に近づいてくる方向に沿って、前記第2初期信号線、前記第1初期信号線、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列され、
前記表示領域に近づいてくる方向に沿って、前記第1初期信号線、前記第2初期信号線、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列される。
第1方向を沿って、前記第5トランジスタ、前記第6トランジスタ、前記第7トランジスタ、前記第8トランジスタ、前記第1トランジスタ、前記第1コンデンサ、前記第2トランジスタ及び前記出力リセットトランジスタが順次に配列され、
前記第5トランジスタ、前記第4トランジスタ、前記第6トランジスタ、前記第7トランジスタ及び前記第8トランジスタが前記出力コンデンサと前記第1電圧信号線との間に位置しており、
前記第5トランジスタのゲート電極及び前記第4トランジスタのゲート電極が第1ゲート金属パターンに含まれ、前記第1ゲート金属パターンが前記第2方向に沿って延在される。
前記シフトレジスタユニットが少なくとも一行の前記画素回路に対応され、
前記シフトレジスタユニットの信号出力線が前記少なくとも一行の画素回路の発光制御端に結合されて、前記少なくとも一行の画素回路の発光制御端に発光制御信号を提供することに用いられる。
前記表示基板の製作方法は、
前記ベース上に半導体層を製作し、前記半導体層にパターニング工程を行って、出力トランジスタのアクティブ層及び出力リセットトランジスタのアクティブ層を形成することと、
前記半導体層の前記ベースに背く一面に第1ゲート金属層を製作し、前記第1ゲート金属層にパターニング工程を行って、前記出力トランジスタのゲート電極及び前記出力リセットトランジスタのゲート電極を形成することと、
前記出力トランジスタのゲート電極及び前記出力リセットトランジスタのゲート電極をマスクとして、半導体層のうち、前記ゲート電極により被覆されていない部分に対してドーピングを行って、前記半導体層のうち、前記ゲート電極により被覆されていない部分を導電部分として形成し、前記半導体層のうち、前記ゲート電極により被覆されている部分をチャネル部分として形成することと、
前記第1ゲート金属層の前記半導体層に背く一面に第2ゲート金属層を設け、前記第2ゲート金属層にパターニング工程を行って、第1方向に沿って延在される第1出力線部分を含む信号出力線を形成することと、
前記第2ゲート金属層の前記第1ゲート金属層に背く一面に第1絶縁層を設けることと、
前記第1絶縁層と前記第1出力線とが部分的に重なる領域に、前記第1絶縁層を貫通する複数の第1信号線ビアホール及び複数の第2信号線ビアホールを製作することと、
前記第1絶縁層の前記第2ゲート金属層に背く一面にソース・ドレイン金属層を製作し、前記ソース・ドレイン金属層にパターニング工程を行って、第1ソース・ドレイン金属パターン及び第2ソース・ドレイン金属パターンを形成することと、を含み、
前記第1ソース・ドレイン金属パターンが前記出力トランジスタの第2電極を含み、前記第2ソース・ドレイン金属パターンが前記出力リセットトランジスタの第2電極を含んでいることで、前記第1出力線部分が前記複数の第1信号線ビアホールを介して前記出力トランジスタの第2電極に結合され、かつ前記第1出力線部分が前記複数の第2信号線ビアホールを介して前記出力リセットトランジスタの第2電極に結合され、
前記信号出力線は、第1方向に沿って延在される第1出力線部分を含み、
前記複数の第1信号線ビアホールが第1方向に沿って順次に配列され、前記複数の第2信号線ビアホールが第1方向に沿って順次に配列され、
第1方向に沿って順次に配列されるいずれか二つの第1信号線ビアホールの第1方向での最大距離と第3長さとの割合が第1所定割合であり、二つの隣接する第1信号線ビアホールの間の第1方向での最小距離が第1所定距離であり、
第1方向に沿って順次に配列されるいずれか二つの第2信号線ビアホールの第1方向での最大距離と第4長さとの割合が第2所定割合であり、二つの隣接する第2信号線ビアホールの間の第1方向での最小距離が第2所定距離であり、
前記第3長さは、前記第1信号線の重なり領域の第1方向での長さであり、前記第4長さは、前記第2信号線の重なり領域の第1方向での長さであり、
前記第1所定割合は、0.05以上かつ0.9以下であり、
前記第1所定距離は、1.5μm以上かつ45μm以下であり、
前記第2所定割合は、0.05以上かつ0.9以下であり、
前記第2所定距離は、1.5μm以上かつ65μm以下である、表示基板の製作方法を提供する。
前記出力トランジスタのアクティブ層の第2方向に沿う最小の幅と、前記出力リセットトランジスタのアクティブ層の第2方向に沿う最小の幅とのうち、小さいものを出力アクティブ幅とし、前記第1方向と前記第2方向は互いに交差する。
前記所定割合の範囲が3以上かつ11以下である。
前記所定の幅の範囲が12μm以上かつ45μm以下である。
図1に示すように、前記複数のシフトレジスタユニットのうち、少なくとも一つのシフトレジスタユニットの少なくとも一実施例は、第1コンデンサC1、出力コンデンサC2、出力リセットコンデンサC3、出力トランジスタT10、出力リセットトランジスタT9、第1トランジスタT1、第2トランジスタT2、第3トランジスタT3、第4トランジスタT4、第5トランジスタT5、第6トランジスタT6、第7トランジスタT7及び第8トランジスタT8を含み、
前記出力トランジスタT10のゲート電極G10は、前記出力コンデンサC2の第1極板C2aに結合され、前記出力トランジスタT10の第1電極S10は、第2電圧信号線VGLに結合され、前記出力トランジスタT10の第2電極D10は、前記信号出力線E0に結合され、
前記出力リセットトランジスタT9のゲート電極G9は、前記出力リセットコンデンサC3の第1極板C3aに結合され、前記出力リセットトランジスタT9の第1電極S9は、前記出力リセットコンデンサC3の第2極板C3bに結合され、前記出力リセットトランジスタT9の第2電極D9は、前記信号出力線E0に結合され、
前記出力リセットコンデンサC3の第2極板C3bが前記第1電圧信号線VGHに結合され、前記出力コンデンサC2の第2極板C2bが第2クロック信号線CBに結合され、
前記第1トランジスタT1の第1電極S1が前記第2クロック信号線CBに結合され、前記第1トランジスタT1の第2電極D1及び前記第2トランジスタT2の第1電極S2がそれぞれ前記第1コンデンサC1の第2極板C1bに結合され、前記第1トランジスタT1のゲート電極G1が前記第1コンデンサC1の第1極板C1aに結合され、
前記第2トランジスタT2のゲート電極G2及び第7トランジスタT7のゲート電極G7は、それぞれ前記第1クロック信号線CBに結合され、前記第2トランジスタT2の第2電極D2は、前記第3トランジスタT3の第2電極D3に結合され、前記第2トランジスタT2の第1電極S2は、前記第1コンデンサの第2極板C1bに結合され、
前記第3トランジスタT3のゲート電極G3は、前記出力トランジスタT10のゲート電極G10に結合され、前記第3トランジスタT3の第1電極S3は、前記第1電圧信号線VGHに結合され、
前記第4トランジスタT4のゲート電極G4及び前記第5トランジスタT5のゲート電極G5は、いずれも第1クロック信号線CKに結合され、前記第4トランジスタT4の第1電極S4及び前記出力トランジスタT10の第1電極S10は、いずれも第2電圧信号線VGLに結合され、前記第4トランジスタT4の第2電極D4は、前記第6トランジスタT6の第2電極D6に結合され、
前記第5トランジスタT5のゲート電極G5は、前記第1クロック信号線CKに結合され、第5トランジスタT5の第2電極D5は、前記第6トランジスタT6のゲート電極G6に結合され、前記第5トランジスタT5の第1電極S5は、入力信号端E1に結合され、
前記第6トランジスタT6の第1電極S1及び第4トランジスタT4のゲート電極G4は、いずれも第1クロック信号線CKに結合され、前記第6トランジスタT6の第2電極D6は、前記第4トランジスタT4の第2電極D4に結合され、前記第6トランジスタT6のゲート電極G6は、第5トランジスタの第2電極D1に結合され、
前記第7トランジスタT7のゲート電極G7及び出力コンデンサC2の第2極板C2bは、いずれも第2クロック信号線CBに結合され、前記第7トランジスタT7の第1電極S7は、前記第8トランジスタT8の第2電極D8に結合され、前記第7トランジスタT7の第2電極D7は、前記第6トランジスタT6のゲート電極G6に結合され、
前記第8トランジスタT8のゲート電極G8は、前記第1トランジスタT1のゲート電極G1に結合され、前記第8トランジスタT8の第1電極S8は、第1電圧信号線VGHに結合される。
第1段階P1で、E1がハイレベルを提供し、CKがローレベルを提供し、CBがハイレベルを提供し、T5及びT4がオンとなり、N1の電位がハイレベルで、T6はオフとなり、N2の電位はローレベルであるので、T7、T3及びT10がオフとなり、T8及びT1がオンとなり、この時、N3の電位がハイレベルであり、CBがハイレベルを提供するので、T2がオフとなり、コンデンサの両端の電圧が突然に変化しないので、N4の電位が、前フレームのハイレベルに保持されて、T9がオフとなり、E0から出力される発光制御信号の電位が、前フレームのローレベルに保持され、
第2段階P2で、E1及びCKがいずれもハイレベルを提供し、CBがローレベルを提供し、T5、T6及びT4がいずれもオフとなり、N1の電位がハイレベルに保持され、N2の電位がローレベルに保持され、T7、T8及びT1がいずれもオンとなり、N3の電位がハイレベルからローレベルに変化し、T2がオンとなり、N4の電位がローレベルであり、T9がオンとなり、E0がハイレベルを出力し、T3及びT10がいずれもオフとなり、
第3段階P3で、E1及びCBがいずれもハイレベルを提供し、CKがローレベルを提供し、T5及びT4がいずれもオンとなり、N1の電位がハイレベルであり、N2の電位がローレベルであり、T6及びT7がいずれもオフとなり、T8及びT1がいずれもオンとなり、N3の電位が前の段階のローレベルからハイレベルに変化し、T2がオフとなり、N4の電位がローレベルに保持され、T9がオンとなり、E0がハイレベルを出力し、T3及びT10がいずれもオフとなり、
第4段階P4で、E1及びCBがいずれもローレベルを提供し、CKがハイレベルを提供し、T5及びT4がいずれもオフとなり、N1の電位がハイレベルであり、T6がオフとなり、N2の電位がローレベルに保持され、T7、T8及びT1がいずれもオンとなり、N3の電圧がローレベルにジャンプし、T2がオンとなり、N4の電位がローレベルであり、T9がオンとなり、E0がハイレベルを出力し、T3及びT10がいずれもオフとなり、
第5段階P5で、E1及びCKがいずれもローレベルを提供し、CBがハイレベルを提供し、T5、T6及びT4がいずれもオンとなり、N1の電位及びN2の電位はいずれもローレベルであり、T7がオフとなり、T7及びT1がいずれもオンとなり、N3の電圧がハイレベルに変化し、T2がオフとなり、T3がオンとなり、N4の電圧がハイレベルに変化し、T9がオフとなり、T10がオンとなり、E0がローレベルを出力し、
第6段階P6で、E1及びCB信号はローレベルであり、CKはハイレベルであり、T1、T3がオフとなり、ノードN1がローレベルを保持され、T2がオンとなり、N2ノードの電圧はハイレベルであり、T4、T5がオンとなり、T6がオフとなり、N3ノードはハイレベルであり、T7、T8がオンとなり、N4ノードはハイレベルであり、T9がオフとなり、T10はオンとなり、E0がローレベルを出力する。
前記第6段階の後、次のフレームでE1が入力信号を受信するまで、T3が持続的にオンとなり、T9が持続的にオフとなり、T5が周期的にC2に充電し、N1の電位がローレベルに保持され、T10が持続的にオンとなり、E0がローレベルを出力する。
第1周辺領域B1及び/または第2周辺領域B2に走査駆動回路が設けられていてもよく、前記走査駆動回路は、複数のシフトレジスタユニットを含み、
前記走査駆動回路に含まれる複数のシフトレジスタユニットのうち、各前記シフトレジスタユニットの信号出力線は、それぞれA本の発光制御線に結合されて、対応する発光制御線に発光制御信号を提供することに用いられてもよい。
選択的に、前記表示基板は、前記ベースに設けられる複数行の画素回路をさらに含み、前記画素回路は発光制御端を含み、
前記走査駆動回路に含まれる前記シフトレジスタユニットは少なくとも一行の前記画素回路に対応され、
前記シフトレジスタユニットの信号出力線は、前記少なくとも一行の画素回路の発光制御端に結合されて、前記少なくとも一行の画素回路の発光制御端に発光制御信号を提供することに用いられる。
図2Cにおいて、符号R1は第1行画素回路であり、符号R2は第2行画素回路であり、符号R3は第3行画素回路であり、符号R4は第4行画素回路であり、符号R2N-3は第2N-3行画素回路であり、符号R2N-2は第2N-2行画素回路であり、符号R2N-1は第2N-1行画素回路であり、符号R2Nは第2N行画素回路であり、
S11がR1及びR2に発光制御信号を提供し、S12がR3及びR4に発光制御信号を提供し、S1N-1がR2N-3及びR2N-2に発光制御信号を提供し、S1NがR2N-1及びR2Nに発光制御信号を提供し、
図2Cに示すように、周辺領域において、前記表示基板は、ゲート電極駆動回路をさらに含んでもよく、前記ゲート電極駆動回路は、複数段のゲート電極駆動ユニットを含み、前記ゲート電極駆動ユニットは画素行に一対一対応されて、相応する行の画素に、相応のゲート電極駆動信号を提供することに用いられてもよく、
図2Cにおいて、符号Y2はゲート電極駆動回路であり、符号S21はゲート電極駆動回路に含まれる第1行ゲート電極駆動ユニットであり、符号S22はゲート電極駆動回路に含まれる第2行ゲート電極駆動ユニットであり、符号S23はゲート電極駆動回路に含まれる第3行ゲート電極駆動ユニットであり、符号S24はゲート電極駆動回路に含まれる第4行ゲート電極駆動ユニットであり、符号S2N-3はゲート電極駆動回路に含まれる第2N-3行ゲート電極駆動ユニットであり、符号S2N-2はゲート電極駆動回路に含まれる第2N-2行ゲート電極駆動ユニットであり、符号S2N-1はゲート電極駆動回路に含まれる第2N-1行ゲート電極駆動ユニットであり、符号S2Nはゲート電極駆動回路に含まれる第2N行ゲート電極駆動ユニットである。
図2Dに示すように、VGL、VGH、CK及びCBは表示領域から離れていく方向に沿って配列され、VGH、VGL、CK及びCBが第1方向に延在され、
図1及び図2Dに示すように、シフトレジスタユニットの少なくとも一実施例は、第1コンデンサC1、出力コンデンサC2、出力リセットコンデンサC3、出力トランジスタT10、出力リセットトランジスタT9、第1トランジスタT1、第2トランジスタT2、第3トランジスタT3、第4トランジスタT4、第5トランジスタT5、第6トランジスタT6、第7トランジスタT7及び第8トランジスタT8を含み、前記シフトレジスタユニットの該実施例は、VGHとVGLとの間に設置され、
T10及びT9は第1方向に沿って配列され、
C2は、T10のVGLから離れた側に設けられ、T5、T6及びT4は、C2及びVGHとの間に設けられ、
T1及びT3は、T9のVGLから離れた側に設けられ、C1は、T3のT9から離れた側に設けられ、T8及びT2は、C1のT8から離れた側に設けられ、
T5、T7、T8、T2及びC3が第1方向に沿って順次に配列され、T6、C1及びC3が第1方向に沿って順次に配列され、C2、T1、T3及びC3が第1方向に沿って順次に配列され、
T1は、第1アクティブパターンを含み、T1の第1アクティブパターンが縦方向に配列されて、T2及びT3との間に緊密に配列されることに不利であり、
C3の第2極板C3bの横方向での幅が長くて、シフトレジスタユニットの第2方向での幅を狭めることに不利である。
前記出力トランジスタT10のゲート電極G10は、前記出力コンデンサC2の第1極板C2aに結合され、前記出力トランジスタT10の第1電極S10は、第2電圧信号線VGLに結合され、前記出力トランジスタT10の第2電極D10は、信号出力線に含まれる第1出力線部分E01に結合され、
前記出力リセットトランジスタT9のゲート電極G9は、前記出力リセットコンデンサC3の第1極板C3aに結合され、前記出力リセットトランジスタT9の第1電極S9は、前記出力リセットコンデンサC3の第2極板C3bに結合され、前記出力リセットトランジスタT9の第2電極D9は、前記信号出力線に含まれる第1出力線部分E01に結合される。
図3Aに示すように、第1コンデンサC1、出力コンデンサC2、出力リセットコンデンサC3、出力トランジスタT10、出力リセットトランジスタT9、第1トランジスタT1、第2トランジスタT2、第3トランジスタT3、第4トランジスタT4、第5トランジスタT5、第6トランジスタT6、第7トランジスタT7及び第8トランジスタT8がいずれもVGHとVGLとの間に設置され、第1半導体層の第1方向で引き上げた長さを利用するために、T5、T6、T4、T7及びT8をいずれも上の方に移動して、
T1は、第1アクティブパターンを含み、かつT1の第1アクティブパターンが第2方向に沿って延在されるように設け、T1をT8とC1との間に設け、T8、T1及びC1は第1方向に沿って順次に配列されることで、T8とC1との間の空間を利用してT1を設けて、T2及びT3との間の配列がより緊密にすることができ(前記第2トランジスタT2の第2電極D2が前記第3トランジスタT3の第2電極D2に結合されるので、配線の便宜上、T2及びT3を近く設けることが必要である)、シフトレジスタユニットの占める第2方向での幅をさらに狭めることができ、
そのうえ、図3Aに示されるレイアウト方式において、C1の形状と、T1、T2及びT3の配列される位置とがさらに契合し、T1、T2及びT3の間の空間を利用してC1の極板を設け、
図3Aに示されるレイアウト方式において、C3の第2極板C3bの第2方向での幅を小さく設置し、C3の第2極板C3bの第1方向での長さを大きく設置して、C3の極板の面積を確保することを前提に、C3の極板の占める第2方向での幅を狭め、
図3Aに示すように、C3の第2極板C3bのベースでの正投影がC3の第1極板C3aのベースでの正投影内にある。
前記出力アクティブ長さL1は、第1所定の長さであり、
前記出力アクティブ長さL1及び前記出力アクティブ幅W1の割合が所定割合の範囲内にあり、
前記出力アクティブ幅W1は所定の幅の範囲にあり、
本開示の少なくとも一実施例前記出力アクティブ長さL1を上げることで、シフトレジスタユニットのうち、出力回路以外の素子はL1が大きくなって縦方向で余裕になる空間を利用してレイアウトを行うことができ、その上シフトレジスタユニットの占める横方向の空間を縮めることができ、かつ本開示の少なくとも一実施例では、前記出力アクティブ幅W1を減らすことができ、水平方向での空間を省き、残すべきところを、シフトレジスタユニットのうち、出力回路以外の素子が利用してレイアウトを行うことができるようにし、シフトレジスタユニットの占める横方向の空間も縮めることができる。
図4及び図10(図10は図3Aのソース・ドレイン金属層の概略図であり、図10に第1ソース・ドレイン金属パターンDs1及び第2ソース・ドレイン金属パターンDs2を示す)に示すように、前記信号線の重なり領域は、第1信号線の重なり領域A01及び第2信号線の重なり領域A02を含み、前記第1信号線の重なり領域A01は、前記第1出力線部分E01の前記ベースでの正投影と、前記出力トランジスタT10の第2電極D10が含まれる第1ソース・ドレイン金属パターンDs1の前記ベースでの正投影との重なり領域であり、前記第2信号線の重なり領域A02は、前記第1出力線部分E01の前記ベースでの正投影と、前記出力リセットトランジスタT9の第2電極D9が含まれる第2ソース・ドレイン金属パターンDs2の前記ベースでの正投影との重なり領域であり、
図4及び図10に示すように、第1方向に沿って順次に配列される1番目の第1信号線ビアホールと最後の一つの第1信号線ビアホールとの第1方向での最大距離K1と、第3長さL3との割合は、第3所定割合であり、二つの隣接する第1信号線ビアホールの間の第1方向での最小距離は、第1所定距離であり、前記第3長さL3は、前記第1信号線の重なり領域A01の第1方向での長さであり、
第1方向に沿って順次に配列される1番目の第2信号線ビアホールと最後の一つの第2信号線ビアホールとの第1方向での最大距離K2と、第4長さL4との割合は、第4所定割合であり、二つの隣接する第2信号線ビアホールの間の第1方向での最小距離は、第2所定距離であり、前記第4長さL4は、前記第2信号線の重なり領域A02の第1方向での長さである。
第1方向に沿って順次に配列される1番目の第1信号線ビアホールと最後の一つの第1信号線ビアホールとの第1方向での最大距離K1というのは、前記1番目の第1信号線ビアホールのベースでの正投影の周辺と、前記最後の一つの第1信号線ビアホールのベースでの正投影の周辺との間の第1方向での最大距離であり、
二つの隣接する第1信号線ビアホールの間の第1方向での最小距離K01とは、二つの隣接する第1信号線ビアホールのベースでの正投影の周辺の第1方向での最小距離であり、
第1方向に沿って順次に配列される1番目の第2信号線ビアホールと最後の一つの第2信号線ビアホールとの第1方向での最大距離K2というのは、前記1番目の第2信号線ビアホールのベースでの正投影の周辺と、前記最後の一つの第2信号線ビアホールのベースでの正投影の周辺との間の第1方向での最大距離であり、
第1方向に沿って順次に配列されるいずれか二つの第2信号線ビアホールの第1方向での最大距離というのは、いずれか二つの第2信号線ビアホールのベースでの正投影の周辺の間の第1方向での最大距離であり、
二つの隣接する第2信号線ビアホールの間の第1方向での最小距離K02というのは、二つの隣接する第2信号線ビアホールのベースでの正投影の周辺の第1方向での最小距離である。
前記第1所定距離は、1.5μm以上かつ45μm以下であってもよいが、これに限らず、
前記第2所定割合は、0.05以上かつ0.9以下であってもよいが、これに限らず、
前記第2所定距離は、1.5μm以上かつ65μm以下であってもよいが、これに限らない。
図3A、図4及び図10に示すように、T10のアクティブ層及びT9のアクティブ層が縦方向で長められるので、それに伴い、第3長さL3及び第4長さL4が長くなり、これにより複数の第2信号線ビアホールH02が第2信号線の重なり領域A02に均一に配列され得、かつ上から下の1番目の第2信号線ビアホールと上から下の最後の一つの第2信号線ビアホールとの第1方向での最大距離K2と、第4長さL4との割合が第4所定割合であり、前記複数の第2信号線ビアホールH02が前記第2信号線の重なり領域A02にできるだけ張り詰め得、出力リセットトランジスタT9の第2電極D9をより良好にE01に結合させることができる。
前記信号出力線は、第1方向に沿って延在される第1出力線部分を含み、
前記第1出力線部分は、信号線の重なり領域に設けられた複数の第1信号線ビアホールを介して前記出力トランジスタの第2電極に結合され、前記第1出力線部分は、前記信号線の重なり領域に設けられた複数の第2信号線ビアホールを介して前記出力リセットトランジスタの第2電極に結合され、前記複数の第1信号線ビアホールが第1方向に沿って順次に配列され、前記複数の第2信号線ビアホールが第1方向に沿って順次に配列され、
前記信号線の重なり領域は、第1信号線の重なり領域及び第2信号線の重なり領域を含み、前記第1信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力トランジスタの第2電極が含まれる第1ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、前記第2信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力リセットトランジスタの第2電極が含まれる第2ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、
第1方向に沿って順次に配列されるいずれか二つの第1信号線ビアホールの第1方向での最大距離と第3長さとの割合が第1所定割合であり、二つの隣接する第1信号線ビアホールの間の第1方向での最小距離が第1所定距離であり、前記第3長さが、前記第1信号線の重なり領域の第1方向での長さであり、
第1方向に沿って順次に配列されるいずれか二つの第2信号線ビアホールの第1方向での最大距離と第4長さとの割合が第2所定割合であり、二つの隣接する第2信号線ビアホールの間の第1方向での最小距離が第2所定距離であり、前記第4長さが、前記第2信号線の重なり領域の第1方向での長さであり、
前記第1所定割合が0.05以上かつ0.9以下であり、
前記第1所定距離が1.5μm以上かつ45μm以下であり、
前記第2所定割合が0.05以上かつ0.9以下であり、
前記第2所定距離が1.5μm以上かつ65μm以下である。
前記出力トランジスタのアクティブ層の第2方向に沿う最小の幅と、前記出力リセットトランジスタのアクティブ層の第2方向に沿う最小の幅とのうち、小さいものを出力アクティブ幅とし、前記第1方向と前記第2方向は互いに交差する。
図3A、図4及び図10に示すように、出力トランジスタのアクティブ層及び出力リセットトランジスタのアクティブ層が縦方向で長められるので、それに伴い、第3長さ及び第4長さが長くなり、これにより複数の第2信号線ビアホールが第2信号線の重なり領域に均一に配列され得、かつ上から下のいずれか二つの第2信号線ビアホールの第1方向での最大距離と、第4長さとの割合が第2所定割合であり、前記複数の第2信号線ビアホールが前記第2信号線の重なり領域にできるだけ張り詰め得、出力リセットトランジスタの第2電極をより良好に第1出力線部分に結合させることができる。
図5に示すように、前記第1半導体層10の第1方向での長さは出力アクティブ長さL1であり、
前記第1半導体層10の第2方向での最小長さは、前記出力アクティブ長さW1であり。
前記出力トランジスタのアクティブ層は、第1方向に沿って対向して設けられる少なくとも二つの第1導電部分及び少なくとも一つの第1チャネル部分を含んでもよく、それぞれの前記第1チャネル部分は二つの隣接する前記第1導電部分の間に設けられており、
前記出力リセットトランジスタのアクティブ層は、第1方向に沿って対向して設けられる少なくとも二つの第2導電部分及び少なくとも一つの第2チャネル部分を含んでもよく、それぞれの前記第2チャネル部分は二つの隣接する前記第2導電部分の間に設けられており、
前記出力トランジスタのアクティブ層で前記出力リセットトランジスタのアクティブ層との距離が最も近い第1導電部分は、前記出力リセットトランジスタのうちの第2導電部分として兼用されてもよく、これにより前記出力トランジスタ及び出力リセットトランジスタのレイアウト空間をさらに縮めることができ、前記表示基板の狭額縁化を実現することに有利であるようにする。
前記出力トランジスタT10のアクティブ層は、第1方向に沿って対向して設けられる1番目の第1導電部分111、2番目の第1導電部分112、3番目の第1導電部分113、4番目の第1導電部分114、5番目の第1導電部分115及び6番目の第1導電部分116を含み、前記出力トランジスタT10のアクティブ層は、1番目の第1チャネル部分121、2番目の第1チャネル部分122、3番目の第1チャネル部分123、4番目の第1チャネル部分124及び5番目の第1チャネル部分125をさらに含み、
前記1番目の第1チャネル部分121は、前記1番目の第1導電部分111と前記2番目の第1導電部分112との間に設けられており、前記2番目の第1チャネル部分122は、前記2番目の第1導電部分112と前記3番目の第1導電部分113との間に設けられており、
前記3番目の第1チャネル部分123は、前記3番目の第1導電部分113及び前記2番目の第4導電部分114との間に設けられており、前記4番目の第1チャネル部分124は、前記4番目の第1導電部分114と前記5番目の第1導電部分115との間に設けられており、前記5番目の第1チャネル部分125は、前記5番目の第1導電部分115と前記6番目の第1導電部分116との間に設けられており、
前記6番目の第1導電部分116は、前記出力リセットトランジスタT9のアクティブ層に含まれる1番目の第2導電部分として兼用され、
前記出力リセットトランジスタT9のアクティブ層は、第1方向に沿って対向して設けられる2番目の第2導電部分132、3番目の第2導電部分133、4番目の第2導電部分134、5番目の第2導電部分135及び6番目の第2導電部分136をさらに含み、前記出力リセットトランジスタT9のアクティブ層は、1番目の第2チャネル部分141、2番目の第2チャネル部分142、3番目の第2チャネル部分143、4番目の第2チャネル部分144及び5番目の第2チャネル部分145をさらに含み、
前記1番目の第2チャネル部分141は、1番目の第2導電部分と2番目の第2導電部分132との間に設けられており、前記2番目の第2チャネル部分142は、前記2番目の第2導電部分132と3番目の第2導電部分133との間に設けられており、前記3番目の第2チャネル部分143は、3番目の第2導電部分133と4番目の第2導電部分134との間に設けられており、前記4番目の第2チャネル部分144は、前記4番目の第2導電部分134と5番目の第2導電部分135との間に設けられている、前記5番目の第2チャネル部分145は、前記5番目の第2導電部分135と6番目の第2導電部分136との間に設けられている。
前記出力ゲート電極パターンは、隣接する前記第1電極パターンと前記第2電極パターンとの間に位置しており、
前記第1電極パターン、前記出力ゲート電極パターン及び前記第2電極パターンはいずれも第2方向に沿って延在されている。
前記出力リセットゲート電極パターンは、隣接する前記第3電極パターンと前記第4電極パターンとの間に位置しており、
前記第3電極パターン、前記出力リセットゲート電極パターン及び前記第4電極パターンはいずれも第2方向に沿って延在され、
前記出力リセットトランジスタのうち、前記出力トランジスタのゲート電極に最も近接する前記第4電極パターンが前記出力トランジスタの第2電極パターンとして兼用される。
前記出力リセットトランジスタT9のゲート電極は、第1出力リセットゲート電極パターンG91、第2出力リセットゲート電極パターンG92、第3出力リセットゲート電極パターンG93、第4出力リセットゲート電極パターンG94及び第5出力リセットゲート電極パターンG95を含んでもよく、
第1出力ゲート電極パターンG101、第2出力ゲート電極パターンG102、第3出力ゲート電極パターンG103、第4出力ゲート電極パターンG104及び第5出力ゲート電極パターンG105が第1方向に沿って順次に配列され、
第1出力リセットゲート電極パターンG91、第2出力リセットゲート電極パターンG92、第3出力リセットゲート電極パターンG93、第4出力リセットゲート電極パターンG94及び第5出力リセットゲート電極パターンG95が第1方向に沿って順次に配列され、
第1出力ゲート電極パターンG101、第2出力ゲート電極パターンG102、第3出力ゲート電極パターンG103、第4出力ゲート電極パターンG104及び第5出力ゲート電極パターンG105がいずれも第2方向に沿って延在され、第1方向と第2方向は互いに交差され、
第1出力ゲート電極パターンG101、第2出力ゲート電極パターンG102、第3出力ゲート電極パターンG103、第4出力ゲート電極パターンG104及び第5出力ゲート電極パターンG105が互いに結合され、
第1出力リセットゲート電極パターンG91、第2出力リセットゲート電極パターンG92、第3出力リセットゲート電極パターンG93、第4出力リセットゲート電極パターンG94及び第5出力リセットゲート電極パターンG95がいずれも第2方向に沿って延在され、
第1出力リセットゲート電極パターンG91、第2出力リセットゲート電極パターンG92、第3出力リセットゲート電極パターンG93、第4出力リセットゲート電極パターンG94及び第5出力リセットゲート電極パターンG95が互いに結合され、
図9に示すように、前記出力トランジスタT10の第1電極S10は、1番目の第1電極パターンS101、2番目の第1電極パターンS102及び3番目の第1電極パターンS103を含み、
前記出力トランジスタT10の第2電極D10は、1番目の第2電極パターンD101及び2番目の第2電極パターンD102を含み、
前記出力リセットトランジスタT9の第1電極S9は、1番目の第3電極パターンS91、2番目の第3電極パターンS92及び3番目の第3電極パターンS93、
前記出力リセットトランジスタT9の第2電極D9は、1番目の第4電極パターンD91、2番目の第4電極パターンD92及び3番目の第4電極パターンD93を含み、
1番目の第4電極パターンD91が前記出力トランジスタT10に含まれる3番目の第2電極パターンとして兼用され、
図3A~図10に示すように、S101がVGLに結合され、S101がS102に結合され、S103がVGLに結合され、S91、S92及びS93がそれぞれ第1導電接続部F1に結合され、前記第1導電接続部F1が前記第1電圧信号線VGHに結合され、
図3A~図10に示すように、前記第1出力線部分E01が信号線の重なり領域に設けられた複数の第1信号線ビアホールH01を介してそれぞれD101及びD102に結合され、前記第1出力線部分E01は、信号線の重なり領域に設けられた複数の第2信号線ビアホールH02を介してそれぞれD91、D92及びD93に結合され、
前記複数の第1信号線ビアホールH01が第1方向に沿って順次に配列され、前記複数の第2信号線ビアホールH02が第1方向に沿って順次に配列される。
前記第1チャネル部分は、前記出力ゲート電極パターンに一対一対応され、各前記第1チャネル部分の前記ベースでの正投影は、いずれも対応する前記出力ゲート電極パターンの前記ベースでの正投影の内部に位置しており、
前記出力トランジスタのうちの一部の前記第1導電部分が前記第1電極パターンに一対一対応され、前記第1電極パターンの前記ベースでの正投影と、対応する前記第1導電部分の前記ベースでの正投影とが第1重なり領域を有し、前記第1電極パターンは前記第1重なり領域に設けられている少なくとも一つの第1ビアホールを介して対応する前記第1導電部分に結合され、
前記出力トランジスタのうちの他の一部の前記第1導電部分が前記第2電極パターンに一対一対応され、前記第2電極パターンの前記ベースでの正投影と、対応する前記第1導電部分の前記ベースでの正投影とが第2重なり領域を有し、前記第2電極パターンは前記第2重なり領域に設けられている少なくとも一つの第2ビアホールを介して対応する前記第1導電部分に結合される。
前記第2チャネル部分は、前記出力リセットゲート電極パターンに一対一対応され、各前記第2チャネル部分の前記ベースでの正投影は、いずれも対応する前記出力リセットゲート電極パターンの前記ベースでの正投影の内部に位置しており、
前記出力リセットトランジスタのうちの一部の前記第2導電部分が前記第3電極パターンに一対一対応され、前記第3電極パターンの前記ベースでの正投影と、対応する前記第2導電部分の前記ベースでの正投影とが第3重なり領域を有し、前記第3電極パターンは、前記第3重なり領域に設けられている少なくとも一つの第3ビアホールを介して対応する前記第2導電部分に結合され、
前記出力リセットトランジスタのうちの他の一部の前記第2導電部分が前記第4電極パターンに一対一対応され、前記第4電極パターンの前記ベースでの正投影と、対応する前記第2導電部分の前記ベースでの正投影とが第4重なり領域を有し、前記第4電極パターンは、前記第4重なり領域に設けられている少なくとも一つの第4ビアホールを介して対応する前記第2導電部分に結合される。
1番目の第1チャネル部分121のベースでの正投影は、第1出力ゲート電極パターンG101のベースでの正投影の内部に位置しており、
2番目の第1チャネル部分122のベースでの正投影は、第2出力ゲート電極パターンG102のベースでの正投影の内部に位置しており、
3番目の第1チャネル部分123のベースでの正投影は、第3出力ゲート電極パターンG103のベースでの正投影の内部に位置しており、
4番目の第1チャネル部分124のベースでの正投影は、第4出力ゲート電極パターンG104のベースでの正投影の内部に位置しており、
5番目の第1チャネル部分125のベースでの正投影は、第5出力ゲート電極パターンG105のベースでの正投影の内部に位置しており、
1番目の第1導電部分111が1番目の第1電極パターンS101に対応され、2番目の第1導電部分112が1番目の第2電極パターンD101に対応され、3番目の第1導電部分113が2番目の第1電極パターンS102に対応され、4番目の第1導電部分114が2番目の第2電極パターンD102に対応され、5番目の第1導電部分115が3番目の第1電極パターンS103に対応され、6番目の第1導電部分116が1番目の第4電極パターンD91に対応され、
前記6番目の第1導電部分116は、前記出力リセットトランジスタT9のアクティブ層に含まれる1番目の第2導電部分として兼用され、
1番目の第2チャネル部分141が第1出力リセットゲート電極パターンG91に対応され、2番目の第2チャネル部分142が第2出力リセットゲート電極パターンG92に対応され、3番目の第2チャネル部分143が第3出力リセットゲート電極パターンG93に対応され、4番目の第2チャネル部分144が第4出力リセットゲート電極パターンG94に対応され、5番目の第2チャネル部分145が第5出力リセットゲート電極パターンG95に対応され、
1番目の第2チャネル部分141のベースでの正投影は、第1出力リセットゲート電極パターンG91のベースでの正投影の内部に位置しており、
2番目の第2チャネル部分142のベースでの正投影は、第2出力リセットゲート電極パターンG92のベースでの正投影の内部に位置しており、
3番目の第2チャネル部分143のベースでの正投影は、第3出力リセットゲート電極パターンG93のベースでの正投影の内部に位置しており、
4番目の第2チャネル部分144のベースでの正投影は、第4出力リセットゲート電極パターンG94のベースでの正投影の内部に位置しており、
5番目の第2チャネル部分145のベースでの正投影は、第5出力リセットゲート電極パターンG95のベースでの正投影の内部に位置しており、
2番目の第2導電部分132が1番目の第3電極パターンS91に対応され、3番目の第2導電部分133が2番目の第4電極パターンD92に対応され、4番目の第2導電部分134が2番目の第3電極パターンS92に対応され、5番目の第2導電部分135が3番目の第4電極パターンD93に対応され、6番目の第2導電部分136が3番目の第3電極パターンS93に対応され、
S101のベースでの正投影と、1番目の第1導電部分111のベースでの正投影との間に1番目の第1重なり領域を有し、S102のベースでの正投影と、3番目の第1導電部分113のベースでの正投影との間に2番目の第1重なり領域を有し、S103のベースでの正投影と、5番目の第1導電部分115のベースでの正投影との間に3番目の第1重なり領域を有し、S101は、1番目の第1重なり領域に設けられている第1ビアホールH1を介して1番目の第1導電部分111に結合され、S102は、2番目の第1重なり領域に設けられている第1ビアホールH1を介して3番目の第1導電部分113に結合され、S103は、3番目の第1重なり領域に設けられている第1ビアホールH1を介して5番目の第1導電部分115に結合され、
D101のベースでの正投影と、2番目の第1導電部分112のベースでの正投影との間に存在1番目の第2重なり領域を有し、D102のベースでの正投影と、4番目の第1導電部分114との間に2番目の第2重なり領域を有し、D101は、1番目の第2重なり領域に設けられている第2ビアホールH2を介して2番目の第1導電部分112に結合され、D102は、2番目の第2重なり領域に設けられている第2ビアホールH2を介して4番目の第1導電部分114に結合され、
D91のベースでの正投影と、1番目の第2導電部分131のベースでの正投影との間に1番目の第4重なり領域を有し、D92のベースでの正投影と、3番目の第2導電部分133のベースでの正投影との間に2番目の第4重なり領域を有し、D93のベースでの正投影と、5番目の第2導電部分135との間に3番目の第4重なり領域を有し、D91は、1番目の第4重なり領域に設けられている第4ビアホールH4を介して1番目の第2導電部分131に結合され、D92は、2番目の第4重なり領域に設けられている第4ビアホールH4を介して3番目の第2導電部分133に結合され、D93は、3番目の第4重なり領域に設けられている第4ビアホールH4を介して5番目の第2導電部分133に結合され、
S91のベースでの正投影と、2番目の第2導電部分132のベースでの正投影との間に1番目の第3重なり領域を有し、S92のベースでの正投影と、4番目の第2導電部分134のベースでの正投影との間に2番目の第3重なり領域を有し、S93のベースでの正投影と、6番目の第2導電部分136のベースでの正投影との間に3番目の第3重なり領域を有し、S91は、1番目の第3重なり領域に設けられている第3ビアホールH3を介して2番目の第2導電部分132に結合され、S92は、2番目の第3重なり領域に設けられている第3ビアホールH3を介して4番目の第2導電部分134に結合され、S93は、3番目の第3重なり領域に設けられている第3ビアホールH3を介して6番目の第2導電部分136に結合される。
前記第1導電接続部F1のベースでの正投影と、前記出力リセットコンデンサC3の第2極板C3bのベースでの正投影との間に第5重なり領域を有し、前記第1導電接続部F1が前記第5重なり領域に設けられている第5ビアホールH5を介して前記出力リセットコンデンサC3の第2極板C3bに結合される。
前記第1トランジスタは、第1アクティブパターンを含み、前記第1アクティブパターンが第2方向に沿って延在され、
前記第1トランジスタは、前記出力回路の表示領域から離れた側に位置している。
図1、図3A~図9に示すように、前記少なくとも一つのシフトレジスタユニットは、第1トランジスタT1をさらに含んでもよく、
前記第1トランジスタT1は、第1アクティブパターンA1を含み、前記第1アクティブパターンA1が第2方向に沿って延在され、
前記第1トランジスタT1は、前記出力回路O1の表示領域から離れた側に位置している。
1番目の第3導電部分A11が第1トランジスタT1の第1電極S1として兼用され、2番目の第3導電部分A12が第1トランジスタT1の第2電極D1として兼用され、
前記第1トランジスタT1の第1電極S1は、第1接続ビアホールH11を介して第2導電接続部F2に結合され、前記第2導電接続部F2のベースでの正投影と、前記出力コンデンサC2の第2極板C2bのベースでの正投影との間に第6重なり領域を有し、前記第2導電接続部F2は、前記第6重なり領域に設けられている第6ビアホールH6を介して前記出力コンデンサC2の第2極板C2bに結合され、
T1の第2電極D1は、第2接続ビアホールH21を介して第3導電接続部F3に結合され、前記第3導電接続部F3のベースでの正投影と、C1の第2極板C1bのベースでの正投影との間に第7重なり領域を有し、F3は、第7重なり領域に設けられている第7ビアホールH7を介してC1の第2極板C1bに結合され、
T1のゲート電極G1は、C1の第1極板C1aに結合され、T1のゲート電極G1は、T8のゲート電極G8にも結合される。
前記第2トランジスタT2のゲート電極G2の前記ベースでの正投影と、前記第3トランジスタT3のゲート電極G3の前記ベースでの正投影との間の第2方向での最大距離が第3所定距離であり、
前記第2トランジスタT2及び前記第3トランジスタT3が前記出力回路の表示領域から離れた側に位置しており、
前記第2トランジスタT2の第2電極D2は、前記第3トランジスタT3の第2電極D3に結合される。
前記第2アクティブパターンA2は、第1方向に沿って順次に配列される1番目の第4導電部分A21、第4チャネル部分A20及び2番目の第4導電部分A22を含み、
1番目の第4導電部分A21が第2トランジスタT2の第1電極S2として兼用され、2番目の第4導電部分A22が第2トランジスタT2の第2電極D2として兼用され、
第2トランジスタT2の第1電極S2は、第3接続ビアホールH31を介して前記第3導電接続部F3に結合され、前記第3導電接続部F3のベースでの正投影と、C1の第2極板C1bのベースでの正投影との間に第7重なり領域を有し、F3は、第7重なり領域に設けられている第7ビアホールH7を介してC1の第2極板C1bに結合されて、第2トランジスタT2の第1電極S2が 1の第2極板C1bに結合され、
第2トランジスタT2の第2電極D2は、第4接続ビアホールH41を介して第4導電接続部F4に結合され、
第3トランジスタT3は、第3アクティブパターンA3を含み、
前記第3アクティブパターンA3は、第2方向に沿って順次に配列される1番目の第5導電部分A31、第5チャネル部分A30及び2番目の第5導電部分A32を含み、
1番目の第5導電部分A31が第3トランジスタT3の第1電極S3として兼用され、2番目の第5導電部分A32が第3トランジスタT3の第2電極D3として兼用され、
第3トランジスタT3の第1電極S3は、第5接続ビアホールH51を介してそれぞれS91、S92及びS93に結合され、
第3トランジスタT3の第2電極D3は、第6接続ビアホールH61を介して第4導電接続部F4に結合される。
前記第1トランジスタの第2電極及び前記第2トランジスタの第1電極は、それぞれ前記第1コンデンサの第2極板に結合され、前記第1トランジスタのゲート電極は、前記第1コンデンサの第1極板に結合され、
前記第1トランジスタ、前記第1コンデンサ及び前記第2トランジスタが第1方向に沿って順次に配列され、
前記第1トランジスタ、前記第1コンデンサ及び前記第2トランジスタは、前記出力回路の表示領域から離れた側に位置している。
前記第1トランジスタT1の第2電極D1及び前記第2トランジスタT2の第1電極D2は、それぞれ前記第1コンデンサC1の第2極板C1bに結合され、前記第1トランジスタT1のゲート電極G1は、前記第1コンデンサC1の第1極板C1aに結合され、
前記第1トランジスタT1、前記第1コンデンサC1及び前記第2トランジスタT2が第1方向に沿って順次に配列され、
前記第1トランジスタT1、前記第1コンデンサC1及び前記第2トランジスタT2は、前記出力回路O1の表示領域から離れた側に位置している。
前記出力リセットコンデンサC3の第2極板C3bの第2方向での最大の幅が第1所定の幅であり、前記出力リセットコンデンサC3の第2極板C3bの第1方向での最大長さが第2所定の長さであり、
前記出力リセットコンデンサC3は、前記出力回路O1の表示領域から離れた側に位置しており、
前記出力リセットコンデンサC3の第2極板C3bの前記ベースでの正投影は、前記出力リセットコンデンサC3の第1極板C3aの前記ベースでの正投影内にある。
C3の第1極板C3aのベースでの正投影と、前記第4導電接続部F4のベースでの正投影との間に第8重なり領域を有し、C3aは、前記第8重なり領域に設けられている第8ビアホールH8を介して前記第4導電接続部F4に結合されて、C3aが第2トランジスタT2の第2電極D2に結合され、
S91、S92及びS93がそれぞれ第1導電接続部F1に結合され、前記第1導電接続部F1が前記第1電圧信号線VGHに結合され、
前記第1導電接続部F1のベースでの正投影と、前記出力リセットコンデンサC3の第2極板C3bのベースでの正投影との間に第5重なり領域を有し、前記第1導電接続部F1は、前記第5重なり領域に設けられている第5ビアホールH5を介して前記出力リセットコンデンサC3の第2極板C3bに結合されて、C3bがS91、S92及びS93それぞれに結合される。
前記出力リセットコンデンサC3の第2極板C3bは、前記第1電圧信号線VGHに結合され、
前記出力トランジスタT10の第1電極S10は、第2電圧信号線VGLに結合され、前記出力リセットトランジスタT9の第1電極S9は、前記出力リセットコンデンサC3の第2極板C3bに結合され、
前記出力トランジスタT10及び前記出力リセットトランジスタT9は、前記第2電圧信号線VGLの表示領域から離れた側に位置している。
前記第2電圧信号線は、電極導電接続部に結合され、前記電極導電接続部は、第2方向に沿って延在され、前記少なくとも一つの第1電極パターンは、第1方向に沿って順次に配列され、
前記電極導電接続部は、前記出力トランジスタの第1電極に含まれる1番目の第1電極パターンに結合され、
前記第4トランジスタの第1電極は、前記電極導電接続部に結合され、
前記第4トランジスタのゲート電極の前記ベースでの正投影と、前記電極導電接続部の前記ベースでの正投影との間の第1方向での最小距離は、第4所定距離である。
本開示の少なくとも一実施例では、出力アクティブ長さを上げるとともに、第4トランジスタを上の方に移動し、第4トランジスタのゲート電極と電極導電接続部との第1方向での距離を短く保持することで、出力アクティブ長さを上げることにより第1方向で余裕になる空間を利用してシフトレジスタユニットに含まれる出力回路以外の他の素子をレイアウトし、その上シフトレジスタユニットの第2方向での幅を狭めることができる。
前記第2電圧信号線VGLは、電極導電接続部F01に結合され、前記電極導電接続部F01は、第2方向に沿って延在され、前記出力トランジスタT10の第1電極S10に含まれる1番目の第1電極パターンS101、2番目の第1電極パターンS102及び3番目の第1電極パターンS103は第1方向に沿って順次に配列され、
前記電極導電接続部F01は、前記1番目の第1電極パターンS101に結合され、
前記第4トランジスタT4の第1電極S4は、電極接続ビアホールH0を介して前記電極導電接続部F01に結合され、
前記第4トランジスタT4のゲート電極G4の前記ベースでの正投影と、前記電極導電接続部F01の前記ベースでの正投影との間の第1方向での最小距離が第4所定距離とされ、S101を上の方に移動するとともに、T4も上の方に移動するようにする。
前記第4アクティブパターンA4は、第1方向に沿って順次に配列される1番目の第6導電部分A41、第6チャネル部分A40及び2番目の第6導電部分A42を含み、
1番目の第6導電部分A41が第4トランジスタT4の第1電極S4として兼用され、2番目の第6導電部分A42が第4トランジスタT4の第2電極D4として兼用される。
前記第4トランジスタのゲート電極は、前記第5トランジスタのゲート電極に結合され、
前記第4トランジスタのゲート電極及び前記第5トランジスタのゲート電極は、第1ゲート金属パターンに含まれ、前記第1ゲート金属パターンは、第2方向に沿って延在される。
選択的に、前記走査駆動回路は、第1クロック信号線をさらに含んでもよく、前記第5トランジスタのゲート電極は、前記第1クロック信号線に結合され、
前記第1クロック信号線は第1方向に沿って延在され、前記第1クロック信号線は前記第5トランジスタの表示領域から離れた側に位置している。
前記第4トランジスタT4のゲート電極G4は、前記第5トランジスタT5のゲート電極G5に結合され、
前記第4トランジスタT4のゲート電極G4及び前記第5トランジスタT5のゲート電極G5は第1ゲート金属パターン45に含まれ、前記第1ゲート金属パターン45は、第2方向に沿って延在され、
前記第5トランジスタT5のゲート電極G5は、前記第1クロック信号線CKに結合され、
前記第1クロック信号線CKは、第1方向に沿って延在され、前記第1クロック信号線CKは、前記第5トランジスタT5の表示領域から離れた側に位置している。
T5の第1電極S5は、第7接続ビアホールH71を介して入力信号端E1に結合される。
前記第5アクティブパターンA5は、第1方向に沿って順次に配列される1番目の第7導電部分A51、第7チャネル部分A50及び2番目の第7導電部分A52を含み、
1番目の第7導電部分A51が第5トランジスタT5の第1電極S5として兼用され、2番目の第7導電部分A52が第5トランジスタT5の第2電極D5として兼用される。
前記第5トランジスタT5の第2電極D5は、前記第6トランジスタT6のゲート電極G6に結合され、前記第5トランジスタT5の第1電極S1は、入力信号端E1に結合され、
前記第6トランジスタT6のゲート電極G6は、互いに結合される第1ゲート電極パターンg61及び第2ゲート電極パターンg62を含み、
前記第1ゲート電極パターンg61及び前記第2ゲート電極パターンg62は、それぞれ前記出力コンデンサC2の第1極板C2aに結合され、前記出力コンデンサC2の第1極板C2aは、前記出力トランジスタT10のゲート電極S10に結合され、
前記第6トランジスタT6の第1電極S6は、第4トランジスタT4のゲート電極G4に結合され、前記第6トランジスタT6の第2電極D6は、前記第4トランジスタT4の第2電極D4に結合され、前記出力コンデンサC2の第2極板C2bは、前記第1トランジスタT1の第1電極S1に結合され、
前記第4トランジスタT4、前記第6トランジスタT6及び前記第1トランジスタT1が前記第1方向に沿って順次に配列され、
前記第5トランジスタT5、前記第6トランジスタT6及び前記第1トランジスタT1が前記第1方向に沿って順次に配列され、
前記出力コンデンサC2は、前記第6トランジスタT6と前記出力回路O1との間に位置している。
前記第6アクティブパターンA6は、第1方向に沿って順次に配列される1番目の第8導電部分A61、1番目の第8チャネル部分A601、2番目の第8導電部分A62、2番目の第8チャネル部分A602及び3番目の第8導電部分A63を含み、
1番目の第8導電部分A61が第6トランジスタT6の第1電極S6として兼用され、3番目の第8導電部分A63が第6トランジスタT6の第2電極D6として兼用される。
前記第2ゲート金属パターン60は、第8接続ビアホールH81を介して第5導電接続部F5に結合され、
T5の第2電極D5は、第9接続ビアホールH91を介して前記第5導電接続部F5に結合されて、T5の第2電極D5がT6のゲート電極に含まれる互いに結合される第1ゲート電極パターンg61及び第2ゲート電極パターンg62それぞれに結合されるようにし、
T6の第1電極S6は、第10接続ビアホールH101を介して第6導電接続部F6に結合され、第1ゲート金属パターン45は、第11接続ビアホールH111を介して前記第6導電接続部F6に結合され、
T6の第2電極D6は、第12接続ビアホールH121を介して第7導電接続部F7に結合され、T4の第2電極D4は、第13接続ビアホールH131を介して前記第7導電接続部F7に結合されて、T6の第2電極D6がT4の第2電極D4に結合されるようにする。
図5に示すように、前記第7トランジスタT7のアクティブ層及び前記第8トランジスタT8のアクティブ層は、一つの連続した第2半導体層20により形成されてもよく、前記第2半導体層20が第1方向に沿って延在され、
前記第7トランジスタT7のアクティブ層は、第1方向に沿って順次に設置される1番目の第9導電部分211、第9チャネル部分201及び2番目の第9導電部分212を含み、
前記2番目の第9導電部分212が1番目の第10導電部分として兼用され、
前記第8トランジスタT8のアクティブ層は、第1方向に沿って順次に設置される1番目の第10導電部分、第10チャネル部分202及び2番目の第10導電部分222を含み、
前記1番目の第9導電部分211は、前記第7トランジスタT7の第2電極D7として用いられ、前記2番目の第9導電部分212は、前記第7トランジスタT7の第1電極S7として用いられ、前記2番目の第10導電部分222は、前記第8トランジスタT8の第1電極S8として用いられ、前記第7トランジスタT7の第1電極S7が前記第8トランジスタT8の第2電極D8として兼用され、
前記第7トランジスタT7のゲート電極G7は、出力コンデンサC2の第2極板C2bに結合され、前記第7トランジスタT7の第2電極D7は、前記第6トランジスタT6のゲート電極G6に結合され、
前記第8トランジスタT8のゲート電極G8は、前記第1トランジスタT1のゲート電極G1に結合され、前記第8トランジスタT8の第1電極S8は、第1電圧信号線VGHに結合され、
前記第1電圧信号線VGHが第1方向に沿って延在され、
前記第6トランジスタT6、前記第7トランジスタT7、前記第8トランジスタT8及び前記第2トランジスタT2は、第1方向に沿って順次に配列される。
本開示の少なくとも一実施例では、出力アクティブ長さを上げるのに伴い、T5、T4、T6、T7及びT8がいずれも上の方に移動され、第1方向で余裕になる空隙を利用して、シフトレジスタユニットの占める第2方向での幅を狭める。
前記第2クロック信号線CBが第1方向に沿って延在され、前記第2クロック信号線CBは、前記第2トランジスタT2の表示領域から離れた側に位置している。
T7のゲート電極G7は、それぞれ第8導電接続部F8及び第9導電接続部F9に結合され、
F8は、第15接続ビアホールH151を介して第2クロック信号線CBに結合され、
F9は、第16接続ビアホールH161を介して第2導電接続部F2に結合されて、T7のゲート電極G7がC2の第2極板C2bに結合され、
T8の第1電極S8は、第17接続ビアホールH171を介して前記第1電圧信号線VGHに結合され、
T8のゲート電極G8は、T1のゲート電極G1及びC1の第1極板C1aそれぞれに結合される。
図3A-図9に示すように、T2のゲート電極G2は、第10導電接続部F10に結合され、前記第10導電接続部F10は、第18接続ビアホール181を介して前記第2クロック信号線CBに結合される。
選択的に、前記走査駆動回路は、第2電圧信号線及び信号出力線をさらに含んでもよく、
前記信号出力線は、第1出力線部分及び少なくとも一つの第2出力線部分を含み、
前記第2電圧信号線及び前記第1出力線部分は、いずれも第1方向に沿って延在され、前記第1出力線部分は、前記第2電圧信号線と前記出力回路との間に位置しており、
前記第2出力線部分は、第2方向に沿って延在され、
前記第2出力線部分は、表示領域のうち、画素回路に発光制御信号を提供することに用いられ、
前記第1出力線部分及び前記出力回路は、前記第2電圧信号線の前記表示領域から離れた側に位置している。
前記第1電圧信号線、前記第2電圧信号線、前記第1クロック信号線及び前記第2クロック信号線は、いずれも第1方向に沿って延在され、
前記第1電圧信号線の前記ベースでの正投影、前記第1クロック信号線の前記ベースでの正投影及び前記第2クロック信号線の前記ベースでの正投影がいずれも前記シフトレジスタユニットの前記ベースでの正投影の前記表示領域から離れた側に位置しており、
前記第2電圧信号線の前記ベースでの正投影は、前記シフトレジスタユニットの前記表示領域に近い側に位置している。
具体的に実施する時に、図1及び図3Aに示すように、前記走査駆動回路は、第1電圧信号線VGH、第2電圧信号線VGL、第1クロック信号線CK、第2クロック信号線CB及び信号出力線を含んでもよく、前記少なくとも一つのシフトレジスタユニットは、第1コンデンサC1、出力コンデンサC2、出力リセットコンデンサC3、第1トランジスタT1、第2トランジスタT2、第3トランジスタT3、第4トランジスタT4、第5トランジスタT5、第6トランジスタT6、第7トランジスタT7、第8トランジスタT8、出力リセットトランジスタT9及び出力トランジスタT10をさらに含んでもよく、
前記信号出力線は、第1出力線部分E01、1番目の第2出力線部分E021及び2番目の第2出力線部分E022を含み、
第1出力線部分E01、1番目の第2出力線部分E021及び2番目の第2出力線部分E022は、互いに結合され、
前記第1出力線部分E01は、第1方向に沿って延在され、前記1番目の第2出力線部分E021及び前記2番目の第2出力線部分E022は、互いに結合されかつ第2方向に沿って延在され、
前記出力トランジスタT10及び前記出力リセットトランジスタT9が第1方向に沿って配列され、
前記出力トランジスタT10のゲート電極G10は、前記出力コンデンサC2の第1極板C2aに結合され、前記出力トランジスタT10の第1電極S10は、第2電圧信号線VGLに結合され、前記出力トランジスタT10の第2電極D10は、前記第1出力線部分E01に結合され、
前記出力リセットトランジスタT9のゲート電極G9は、前記出力リセットコンデンサC3の第1極板C3aに結合され、前記出力リセットトランジスタT9の第1電極S9は、前記出力リセットコンデンサC3の第2極板C3bに結合され、前記出力リセットトランジスタT9の第2電極D9は、前記第1出力線部分E01に結合され、
前記出力リセットコンデンサC3の第2極板C3bは、前記第1電圧信号線VGHに結合され、前記出力コンデンサC2の第2極板C2bは、前記第7トランジスタT7のゲート電極G7に結合され、
前記第1トランジスタT1の第1電極S1は、前記出力コンデンサC2の第2極板C2bに結合され、前記第1トランジスタT1の第2電極D1及び前記第2トランジスタT2の第1電極D2は、それぞれ前記第1コンデンサC1の第2極板C1bに結合され、前記第1トランジスタT1のゲート電極G1は、前記第1コンデンサC1の第1極板C1aに結合され、
前記第2トランジスタT2のゲート電極G2及び第7トランジスタT7のゲート電極G7は、それぞれ前記第2クロック信号線CBに結合され、前記第2トランジスタT2の第2電極D2は、前記第3トランジスタT3の第2電極D3に結合され、
前記第3トランジスタT3のゲート電極G3は、前記出力トランジスタT10のゲート電極G10に結合され、前記第3トランジスタT3の第1電極S3は、前記出力リセットコンデンサC3の第1極板C3aに結合され、
前記第4トランジスタT4のゲート電極G4は、前記第5トランジスタT5のゲート電極G5に結合され、前記第4トランジスタT4の第1電極S4は、前記出力トランジスタT10の第1電極S10に結合され、前記第4トランジスタT4の第2電極D4は、前記第6トランジスタT6の第2電極D6に結合され、
前記第5トランジスタT5のゲート電極G5は、前記第1クロック信号線CKに結合され、第5トランジスタT5の第2電極D5は、前記第6トランジスタT6のゲート電極G6に結合され、前記第5トランジスタT5の第1電極S5は、入力信号端E1に結合され、
前記第6トランジスタT6の第1電極S6は、第4トランジスタT4のゲート電極G4に結合され、前記第6トランジスタT6の第2電極D6は、前記第4トランジスタT4の第2電極D4に結合され、
前記第7トランジスタT7のゲート電極G7は、出力コンデンサC2の第2極板C2bに結合され、前記第7トランジスタT7の第1電極S7が前記第8トランジスタG8の第2電極D8として兼用され、前記第7トランジスタT7の第2電極D7は、前記第6トランジスタG6のゲート電極G6に結合され、
前記第8トランジスタT8のゲート電極G8は、前記第1トランジスタT1のゲート電極G1に結合され、前記第8トランジスタT8の第1電極S8は、第1電圧信号線VGHに結合され、
前記1番目の第2出力線部分E021は、前記第1出力線部分E01に結合され、前記1番目の第2出力線部分E021は前記表示領域まで延在されて、前記表示領域に位置している画素回路に発光制御信号を提供することに用いられ、
前記2番目の第2出力線部分E022は、前記第1出力線部分E01に結合され、前記2番目の第2出力線部分E022は前記表示領域まで延在されて、前記表示領域に位置している画素回路に発光制御信号を提供することに用いられる。
前記第1電圧信号線、前記第1クロック信号線及び前記第2クロック信号線は、前記シフトレジスタユニットの表示領域から離れた側に設けられており、
前記表示領域に近づいてくる方向に沿って、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、もしくは、前記表示領域に近づいてくる方向に沿って、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列される。
前記表示領域に近づいてくる方向に沿って、前記第2初期信号線、前記第1初期信号線、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、
前記表示領域に近づいてくる方向に沿って、前記第1初期信号線、前記第2初期信号線、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、
前記表示領域に近づいてくる方向に沿って、前記第2初期信号線、前記第1初期信号線、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列され、
前記表示領域に近づいてくる方向に沿って、前記第1初期信号線、前記第2初期信号線、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列される。
前記第1初期信号線E11及び前記第2初期信号線E12はいずれも第1方向に沿って延在されてもよく、
図3Bに示すように、E12、E11、CB、CK、VGHは、表示領域に近づいてくる方向に沿って、順次に配列される。
実際の操作において、E11の位置及びE12の位置は互に取り換えてもよく、即ち、E11、E12、CB、CK、VGHは、表示領域に近づいてくる方向に沿って、順次に配列される。
第1方向を沿って、前記第5トランジスタT5、前記第6トランジスタT6、前記第7トランジスタT7、前記第8トランジスタT8、前記第1トランジスタT1、前記第1コンデンサC1、前記第2トランジスタT2及び前記出力リセットトランジスタT9が順次に配列され、
前記第5トランジスタT5、前記第4トランジスタT4、前記第6トランジスタT6、前記第7トランジスタT7及び前記第8トランジスタT8は、前記出力コンデンサC2と前記第1電圧信号線VGHとの間に位置しており、
前記第5トランジスタT5のゲート電極G5及び前記第4トランジスタT4のゲート電極G4は、第1ゲート金属パターンに含まれ、前記第1ゲート金属パターンは前記第2方向に沿って延在される。
前記シフトレジスタユニットが少なくとも一行の前記画素回路に対応され、
前記シフトレジスタユニットの信号出力線は、前記少なくとも一行の画素回路の発光制御端に結合されて、前記少なくとも一行の画素回路の発光制御端に発光制御信号を提供することに用いられる。
前記出力アクティブ長さL1は、第1所定の長さであり、
前記出力アクティブ長さL1及び前記出力アクティブ幅W1の割合は、所定割合の範囲内にあり、
前記出力アクティブ幅W1は、所定の幅の範囲にあり、
本開示の図3Aに示されるレイアウト方式において、前記出力アクティブ長さL1を上げることで、シフトレジスタユニットのうち、出力回路以外の素子はL1が大きくなって縦方向で余裕になる空間を利用してレイアウトを行うことができ、その上シフトレジスタユニットの占める横方向の空間を縮めることができ、かつ本開示の少なくとも一実施例では、前記出力アクティブ幅W1を減らすことができ、水平方向での空間を省き、残すべきところを、シフトレジスタユニットのうち、出力回路以外の素子が利用してレイアウトを行うことができるようにし、シフトレジスタユニットの占める横方向の空間も縮めることができる。
本開示の図3Aに示されるレイアウト方式において、T1のアクティブパターンを横方向の設置に変更して、T2及びT3との間をより緊密にすることができ、かつT1、T2、T3の配列される位置がC1の極板の形状にさらに契合し、
本開示の図3Aに示されるレイアウト方式において、C3の第1極板の形状及びC3の第2極板の形状を変えて、C3の極板の第2方向での幅を狭めて、シフトレジスタユニットの水平方向での緊密な配列に寄与する。
図4及び図10(図10は図3Aのソース・ドレイン金属層の概略図であり、図10に第1ソース・ドレイン金属パターンDs1及び第2ソース・ドレイン金属パターンDs2を示す)に示すように、前記信号線の重なり領域は、第1信号線の重なり領域A01及び第2信号線の重なり領域A02を含み、前記第1信号線の重なり領域A01は、前記第1出力線部分E01の前記ベースでの正投影と、前記出力トランジスタT10の第2電極D10が含まれる第1ソース・ドレイン金属パターンDs1の前記ベースでの正投影との重なり領域であり、前記第2信号線の重なり領域A02は、前記第1出力線部分E01の前記ベースでの正投影と、前記出力リセットトランジスタT9の第2電極D9が含まれる第2ソース・ドレイン金属パターンDs2の前記ベースでの正投影との重なり領域であり、
図4に示すように、第1方向に沿って順次に配列される1番目の第1信号線ビアホールと最後の一つの第1信号線ビアホールとの第1方向での最大距離K1と、第3長さL3との割合は、第3所定割合であり、二つの隣接する第1信号線ビアホールの間の第1方向での最小距離は、第1所定距離であり、前記第3長さL3は、前記第1信号線の重なり領域A01の第1方向での長さであり、
第1方向に沿って順次に配列される1番目の第2信号線ビアホールと最後の一つの第2信号線ビアホールの第1方向での最大距離K2と、第4長さL4との割合は、第4所定割合であり、二つの隣接する第2信号線ビアホールの間の第1方向での最小距離は、第2所定距離であり、前記第4長さL4は、前記第2信号線の重なり領域A02の第1方向での長さである。
図3A、図4及び図10に示すように、T10のアクティブ層及びT9のアクティブ層が縦方向に長められるので、それに伴い、第3長さL3及び第4長さL4が長くなり、これにより複数の第2信号線ビアホールH02が第2信号線の重なり領域A02に均一に配列され得、かつ上から下の1番目の第2信号線ビアホールと上から下の最後の一つの第2信号線ビアホールとの第1方向での最大距離K2と、第4長さL4との割合は、第4所定割合であり、前記複数の第2信号線ビアホールH02が前記第2信号線の重なり領域A02にできるだけ張り詰め得、出力リセットトランジスタT9の第2電極D9をより良好にE01に結合させることができる。
前記アクティブ層の前記ベースに背く一面に第1ゲート絶縁層を製作し、
前記第1ゲート絶縁層の前記アクティブ層に背く一面に、第1ゲート金属層を製作し、第1ゲート金属層にパターニング工程を行い、図6に示すように、シフトレジスタユニットに含まれる各トランジスタのゲート電極、出力リセットコンデンサC3の第1極板C3a、第1コンデンサC1の第1極板C1a及び出力コンデンサC2の第1極板C2Aを形成し、
前記各トランジスタのゲート電極をマスクとし、アクティブ層のうち、前記ゲート電極により被覆されていない部分に対してドーピングを行って、前記アクティブ層のうち、前記ゲート電極により被覆されていない部分を導電部分として形成し、前記アクティブ層のうち、前記ゲート電極により被覆されている部分をチャネル部分として形成し、前記導電部分を第1電極または第2電極として用いられ、もしくは、前記導電部分が第1電極または第2電極に結合され、
前記第2ゲート絶縁層の前記第1ゲート金属層に背く一面に第2ゲート金属層を設け、前記第2ゲート金属層にパターニング工程を行って、図7に示すように、信号出力線、入力信号端E1、出力リセットコンデンサC3の第2極板C3b、第1コンデンサC1の第2極板C1b及び出力コンデンサC2の第1極板C2bを形成し、
前記第2ゲート金属層の前記第2ゲート絶縁層に背く一面に絶縁層を設け、
図8に示すように、アクティブ層、第1ゲート絶縁層、第1ゲート金属層、第2ゲート絶縁層、第2ゲート金属層及び絶縁層を設けたベースに、複数のビアホールを設け、
前記絶縁層の前記第2ゲート金属層に背く一面にソース・ドレイン金属層を設け、前記ソース・ドレイン金属層にパターニング工程を行って、図9に示すように、第1電圧信号線VGH、第2電圧信号線VGL、第1クロック信号線CK、第2クロック信号線CB、前記出力リセットトランジスタT9の第2電極、前記出力リセットトランジスタT9の第1電極、前記出力トランジスタT10の第2電極、前記出力トランジスタT10の第1電極を形成する。
前記ベース上に半導体層を製作し、前記半導体層にパターニング工程を行って、出力トランジスタのアクティブ層及び出力リセットトランジスタのアクティブ層を形成することと、
前記半導体層の前記ベースに背く一面に第1ゲート金属層を製作し、前記第1ゲート金属層にパターニング工程を行って、前記出力トランジスタのゲート電極及び前記出力リセットトランジスタのゲート電極を形成することと、
前記出力トランジスタのゲート電極及び前記出力リセットトランジスタのゲート電極をマスクとして、半導体層のうち、前記ゲート電極により被覆されていない部分に対してドーピングを行って、前記半導体層のうち、前記ゲート電極により被覆されていない部分を導電部分として形成し、前記導体層のうち、前記ゲート電極により被覆されている部分をチャネル部分として形成することと、
前記第1ゲート金属層の前記半導体層に背く一面に第2ゲート金属層を設け、前記第2ゲート金属層にパターニング工程を行って、第1方向に沿って延在される第1出力線部分を含む信号出力線を形成することと、
前記第2ゲート金属層の前記第1ゲート金属層に背く一面に第1絶縁層を設けることと、
前記第1絶縁層と前記第1出力線とが部分的に重なる領域に、前記第1絶縁層を貫通する複数の第1信号線ビアホール及び複数の第2信号線ビアホールを製作することと、
前記第1絶縁層の前記第2ゲート金属層に背く一面にソース・ドレイン金属層を製作し、前記ソース・ドレイン金属層にパターニング工程を行って、第1ソース・ドレイン金属パターン及び第2ソース・ドレイン金属パターンを形成することと、を含み、
前記第1ソース・ドレイン金属パターンが前記出力トランジスタの第2電極を含み、前記第2ソース・ドレイン金属パターンが前記出力リセットトランジスタの第2電極を含んでいることで、前記第1出力線部分が前記複数の第1信号線ビアホールを介して前記出力トランジスタの第2電極に結合され、かつ前記第1出力線部分が前記複数の第2信号線ビアホールを介して前記出力リセットトランジスタの第2電極に結合され、
前記信号出力線は、第1方向に沿って延在される第1出力線部分を含み、
前記複数の第1信号線ビアホールが第1方向に沿って順次に配列され、前記複数の第2信号線ビアホールが第1方向に沿って順次に配列され、
第1方向に沿って順次に配列されるいずれか二つの第1信号線ビアホールの第1方向での最大距離と第3長さとの割合が第1所定割合であり、二つの隣接する第1信号線ビアホールの間の第1方向での最小距離が第1所定距離であり、
第1方向に沿って順次に配列されるいずれか二つの第2信号線ビアホールの第1方向での最大距離と第4長さとの割合が第2所定割合であり、二つの隣接する第2信号線ビアホールの間の第1方向での最小距離が第2所定距離であり、
前記第3長さは、前記第1信号線の重なり領域の第1方向での長さであり、前記第4長さは、前記第2信号線の重なり領域の第1方向での長さであり、
前記第1所定割合は、0.05以上かつ0.9以下であり、
前記第1所定距離は、1.5μm以上かつ45μm以下であり、
前記第2所定割合は、0.05以上かつ0.9以下であり、
前記第2所定距離は、1.5μm以上かつ65μm以下である。
選択的に、前記出力トランジスタのアクティブ層の前記第1方向での長さを第1長さとして、前記出力リセットトランジスタのアクティブ層の前記第1方向での長さを第2長さとして、前記第1長さと前記第2長さとの和が出力アクティブ長さであり、
前記出力トランジスタのアクティブ層の第2方向に沿う最小の幅と、前記出力リセットトランジスタのアクティブ層の第2方向に沿う最小の幅とのうち、小さいものを出力アクティブ幅とし、前記第1方向と前記第2方向は互いに交差する。
選択的に、前記出力アクティブ長さと前記出力アクティブ幅との割合が所定割合の範囲内にあり、前記所定割合の範囲は、3以上かつ11以下であってもよい。
前記第1出力線部分は、信号線の重なり領域に設けられた複数の第1信号線ビアホールを介して前記出力トランジスタの第2電極に結合され、前記第1出力線部分は、前記信号線の重なり領域に設けられた複数の第2信号線ビアホールを介して前記出力リセットトランジスタの第2電極に結合され、前記複数の第1信号線ビアホールが第1方向に沿って順次に配列され、前記複数の第2信号線ビアホールが第1方向に沿って順次に配列され、
前記信号線の重なり領域は、第1信号線の重なり領域及び第2信号線の重なり領域を含み、前記第1信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力トランジスタの第2電極が含まれる第1ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、前記第2信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力リセットトランジスタの第2電極が含まれる第2ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、
第1方向に沿って順次に配列されるいずれか二つの第1信号線ビアホールの第1方向での最大距離と第3長さとの割合が第1所定割合であり、二つの隣接する第1信号線ビアホールの間の第1方向での最小距離が第1所定距離であり、前記第3長さが、前記第1信号線の重なり領域の第1方向での長さであり、
第1方向に沿って順次に配列されるいずれか二つの第2信号線ビアホールの第1方向での最大距離と第4長さとの割合が第2所定割合であり、二つの隣接する第2信号線ビアホールの間の第1方向での最小距離が第2所定距離であり、前記第4長さが、前記第2信号線の重なり領域の第1方向での長さである。
出力トランジスタのアクティブ層及び出力リセットトランジスタのアクティブ層が縦方向に長められるので、それに伴い、第3長さ及び第4長さが長くなり、これにより複数の第2信号線ビアホールが第2信号線の重なり領域に均一に配列され得、かついずれか二つの第2信号線ビアホールの第1方向での最大距離と第4長さとの割合が第2所定割合であり、前記複数の第2信号線ビアホールが前記第2信号線の重なり領域にできるだけ張り詰め得、出力リセットトランジスタの第2電極をより良好に第1出力線部分に結合させることができる。
出力トランジスタのアクティブ層及び出力リセットトランジスタのアクティブ層を形成するとともに、第2方向に沿って延在される前記第1トランジスタの第1アクティブパターンを形成することを含む。
前記第2トランジスタ及び前記第3トランジスタを製作するステップは、
前記出力トランジスタのゲート電極及び前記出力リセットトランジスタのゲート電極を形成するとともに、前記第2トランジスタのゲート電極及び前記第3トランジスタのゲート電極を形成することを含み、
前記第2トランジスタのゲート電極の前記ベースでの正投影と、前記第3トランジスタのゲート電極の前記ベースでの正投影との間の第2方向での最大距離が第3所定距離である。
前記出力トランジスタのゲート電極及び前記出力リセットトランジスタのゲート電極を形成するとともに、前記出力リセットトランジスタのゲート電極に結合される前記出力リセットコンデンサの第1極板を形成することと、
前記信号出力線を形成するとともに、前記出力リセットトランジスタの第2極板を形成することと、を含み、
前記出力リセットコンデンサの第2極板の第2方向での最大の幅が第1所定の幅であり、前記出力リセットコンデンサの第2極板の第1方向での最大長さが第2所定の長さであり、
前記出力リセットコンデンサの第2極板の前記ベースでの正投影が前記出力リセットコンデンサの第1極板の前記ベースでの正投影内にある。
Claims (14)
- 表示基板であって、ベースに設けられている走査駆動回路及び表示領域を含み、前記走査駆動回路は、複数のシフトレジスタユニットを含み、前記複数のシフトレジスタユニットのうち、少なくとも一つのシフトレジスタユニットは、信号出力線及び出力回路を含み、前記出力回路は、出力トランジスタ及び出力リセットトランジスタを含み、
前記信号出力線は、第1方向に沿って延在される第1出力線部分を含み、
前記第1出力線部分は、信号線の重なり領域に設けられた複数の第1信号線ビアホールを介して前記出力トランジスタの第2電極に結合され、前記第1出力線部分は、前記信号線の重なり領域に設けられた複数の第2信号線ビアホールを介して前記出力リセットトランジスタの第2電極に結合され、前記複数の第1信号線ビアホールが第1方向に沿って順次に配列され、前記複数の第2信号線ビアホールが第1方向に沿って順次に配列され、
前記信号線の重なり領域は、第1信号線の重なり領域及び第2信号線の重なり領域を含み、前記第1信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力トランジスタの第2電極が含まれる第1ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、前記第2信号線の重なり領域は、前記第1出力線部分の前記ベースでの正投影と、前記出力リセットトランジスタの第2電極が含まれる第2ソース・ドレイン金属パターンの前記ベースでの正投影との重なり領域であり、
第1方向に沿って順次に配列された複数つの第1信号線ビアホールのうちの1番目の第1信号線ビアホールと最後の一つの第1信号線ビアホールとの第1方向での距離と第3長さとの割合が第1所定割合であり、前記第3長さが、前記第1信号線の重なり領域の第1方向での長さであり、
第1方向に沿って順次に配列された複数の第2信号線ビアホールのうちの1番目の第2信号線ビアホールと最後の一つの第2信号線ビアホールとの第1方向での距離と第4長さとの割合が第2所定割合であり、前記第4長さが、前記第2信号線の重なり領域の第1方向での長さであり、
前記第1所定割合が0.05以上かつ0.9以下であり、
前記第2所定割合が0.05以上かつ0.9以下であり、
前記出力トランジスタのアクティブ層及び前記出力リセットトランジスタのアクティブ層は、第1方向に沿って配列され、前記出力トランジスタのアクティブ層の前記第1方向での長さを第1長さとして、前記出力リセットトランジスタのアクティブ層の前記第1方向での長さを第2長さとして、前記第1長さと前記第2長さとの和が出力アクティブ長さであり、
前記出力トランジスタのアクティブ層の第2方向に沿う最小の幅と、前記出力リセットトランジスタのアクティブ層の第2方向に沿う最小の幅とのうち、小さいものを出力アクティブ幅とし、前記第1方向と前記第2方向は互いに交差し、
前記出力アクティブ長さと前記出力アクティブ幅との割合が所定割合の範囲内にあり、
前記所定割合の範囲が3以上かつ11以下であり、
または、
前記出力アクティブ幅が所定の幅の範囲内にあり、
前記所定の幅の範囲が12μm以上かつ45μm以下である、表示基板。 - 前記出力トランジスタのアクティブ層及び前記出力リセットトランジスタのアクティブ層が一つの連続した第1半導体層により形成され、前記第1半導体層が第1方向に沿って延在され、
前記第1半導体層の第1方向での長さが出力アクティブ長さであり、
前記第1半導体層の第2方向での最小の長さが前記出力アクティブ長さである、請求項1に記載の表示基板。 - 前記少なくとも一つのシフトレジスタユニットは、第1トランジスタをさらに含み、
前記第1トランジスタは、第1アクティブパターンを含み、前記第1アクティブパターンが第2方向に沿って延在され、
前記第1トランジスタは、前記出力回路の表示領域から離れた側に位置しており、
または、
前記少なくとも一つのシフトレジスタユニットは、第2トランジスタ及び第3トランジスタをさらに含み、前記第2トランジスタの第2電極が前記第3トランジスタの第2電極に結合され、
前記第2トランジスタのゲート電極の前記ベースでの正投影と、前記第3トランジスタのゲート電極の前記ベースでの正投影との間の第2方向での最大距離が第3所定距離であり、
前記第2トランジスタ及び前記第3トランジスタは、前記出力回路の表示領域から離れた側に位置しており、
前記第3所定距離が14μm以上かつ50μm以下であり、
または、
前記少なくとも一つのシフトレジスタユニットは、第1トランジスタ、第2トランジスタ及び第1コンデンサをさらに含み、
前記第1トランジスタの第2電極及び前記第2トランジスタの第1電極がそれぞれ前記第1コンデンサの第2極板に結合され、前記第1トランジスタのゲート電極が前記第1コンデンサの第1極板に結合され、
前記第1トランジスタ、前記第1コンデンサ及び前記第2トランジスタが第1方向に沿って順次に配列され、
前記第1トランジスタ、前記第1コンデンサ及び前記第2トランジスタが、前記出力回路の表示領域から離れた側に位置しており、
または、
前記走査駆動回路は、第1電圧信号線をさらに含み、前記少なくとも一つのシフトレジスタユニットは、出力リセットコンデンサをさらに含み、前記出力リセットコンデンサの第1極板が前記出力リセットトランジスタのゲート電極に結合され、前記出力リセットコンデンサの第2極板が前記第1電圧信号線に結合され、
前記出力リセットコンデンサの第2極板の第2方向での最大の幅が第1所定の幅であり、
前記出力リセットコンデンサの第2極板の第1方向での最大の長さが第2所定の長さであり、
前記出力リセットコンデンサは前記出力回路の表示領域から離れた側に位置しており、
前記出力リセットコンデンサの第2極板の前記ベースでの正投影が前記出力リセットコンデンサの第1極板の前記ベースでの正投影内にあり、
前記第1所定の幅が3μm以上かつ60μm以下であり、前記第2所定の長さが3μm以上かつ20μm以下であり、
または、
前記第1電圧信号線が第1方向に沿って延在され、前記第1電圧信号線は前記出力リセットコンデンサの表示領域から離れた側に位置している、請求項1に記載の表示基板。 - 前記出力トランジスタ及び前記出力リセットトランジスタが第1方向に沿って配列され、前記走査駆動回路は、第2電圧信号線をさらに含み、前記少なくとも一つのシフトレジスタユニットは、出力リセットコンデンサをさらに含み、
前記出力リセットコンデンサの第2極板が前記第1電圧信号線に結合され、
前記出力トランジスタの第1電極が第2電圧信号線に結合され、前記出力リセットトランジスタの第1電極が前記出力リセットコンデンサの第2極板に結合され、
前記出力トランジスタ及び前記出力リセットトランジスタが前記第2電圧信号線の表示領域から離れた側に位置している、請求項3に記載の表示基板。 - 前記出力トランジスタのゲート電極は、少なくとも一つの出力ゲート電極パターンを含み、前記出力トランジスタの第1電極は、少なくとも一つの第1電極パターンを含み、前記出力トランジスタの第2電極は、少なくとも一つの第2電極パターンを含み、
前記出力ゲート電極パターンは、隣接する前記第1電極パターンと前記第2電極パターンとの間に位置しており、
前記第1電極パターン、前記出力ゲート電極パターン及び前記第2電極パターンはいずれも第2方向に沿って延在されており、
または、
前記出力リセットトランジスタのゲート電極は、少なくとも一つの出力リセットゲート電極パターンを含み、前記出力リセットトランジスタの第1電極は、少なくとも一つの第3電極パターンを含み、前記出力リセットトランジスタの第2電極は、少なくとも一つの第4電極パターンを含み、
前記出力リセットゲート電極パターンは、隣接する前記第3電極パターンと前記第4電極パターンとの間に位置しており、
前記第3電極パターン、前記出力リセットゲート電極パターン及び前記第4電極パターンはいずれも第2方向に沿って延在され、
前記出力リセットトランジスタのうち、前記出力トランジスタのゲート電極に最も近接する前記第4電極パターンが前記出力トランジスタの第2電極パターンとして兼用される、請求項4に記載の表示基板。 - 前記出力トランジスタのアクティブ層は、第1方向に沿って対向して設けられる少なくとも二つの第1導電部分及び少なくとも一つの第1チャネル部分を含み、それぞれの前記第1チャネル部分は二つの隣接する前記第1導電部分の間に設けられており、
前記第1チャネル部分が前記出力ゲート電極パターンに一対一対応され、各前記第1チャネル部分の前記ベースでの正投影が、いずれも対応する前記出力ゲート電極パターンの前記ベースでの正投影の内部に位置しており、
前記出力トランジスタのうちの一部の前記第1導電部分が前記第1電極パターンに一対一対応され、前記第1電極パターンの前記ベースでの正投影と、対応する前記第1導電部分の前記ベースでの正投影とが第1重なり領域を有し、前記第1電極パターンは前記第1重なり領域に設けられている少なくとも一つの第1ビアホールを介して対応する前記第1導電部分に結合され、
前記出力トランジスタのうちの他の一部の前記第1導電部分が前記第2電極パターンに一対一対応され、前記第2電極パターンの前記ベースでの正投影と、対応する前記第1導電部分の前記ベースでの正投影とが第2重なり領域を有し、前記第2電極パターンは前記第2重なり領域に設けられている少なくとも一つの第2ビアホールを介して対応する前記第1導電部分に結合される、請求項5に記載の表示基板。 - 前記出力リセットトランジスタのアクティブ層は、第1方向に沿って対向して設けられる少なくとも二つの第2導電部分及び少なくとも一つの第2チャネル部分を含み、それぞれの前記第2チャネル部分は二つの隣接する前記第2導電部分の間に設けられており、
前記第2チャネル部分は、前記出力リセットゲート電極パターンに一対一対応され、各前記第2チャネル部分の前記ベースでの正投影は、いずれも対応する前記出力リセットゲート電極パターンの前記ベースでの正投影の内部に位置しており、
前記出力リセットトランジスタのうちの一部の前記第2導電部分が前記第3電極パターンに一対一対応され、前記第3電極パターンの前記ベースでの正投影と、対応する前記第2導電部分の前記ベースでの正投影とが第3重なり領域を有し、前記第3電極パターンは、前記第3重なり領域に設けられている少なくとも一つの第3ビアホールを介して対応する前記第2導電部分に結合され、
前記出力リセットトランジスタのうちの他の一部の前記第2導電部分が前記第4電極パターンに一対一対応され、前記第4電極パターンの前記ベースでの正投影と、対応する前記第2導電部分の前記ベースでの正投影とが第4重なり領域を有し、前記第4電極パターンは、前記第4重なり領域に設けられている少なくとも一つの第4ビアホールを介して対応する前記第2導電部分に結合される、請求項5に記載の表示基板。 - 前記走査駆動回路は第2電圧信号線をさらに含み、前記少なくとも一つのシフトレジスタユニットは、第4トランジスタをさらに含み、
前記第2電圧信号線が電極導電接続部に結合され、前記電極導電接続部が第2方向に沿って延在され、前記少なくとも一つの第1電極パターンは第1方向に沿って順次に配列され、
前記電極導電接続部が前記出力トランジスタの第1電極に含まれる1番目の第1電極パターンに結合され、
前記第4トランジスタの第1電極が前記電極導電接続部に結合され、
前記第4トランジスタのゲート電極の前記ベースでの正投影と、前記電極導電接続部の前記ベースでの正投影との間の第1方向での最小距離が第4所定距離であり、
前記第4所定距離が1μm以上かつ5μm以下である、請求項5に記載の表示基板。 - 前記少なくとも一つのシフトレジスタユニットは、第4トランジスタ及び第5トランジスタをさらに含み、
前記第4トランジスタのゲート電極が前記第5トランジスタのゲート電極に結合され、
前記第4トランジスタのゲート電極及び前記第5トランジスタのゲート電極が第1ゲート金属パターンに含まれ、前記第1ゲート金属パターンが第2方向に沿って延在され、
前記走査駆動回路は第1クロック信号線をさらに含み、前記第5トランジスタのゲート電極が前記第1クロック信号線に結合され、
前記第1クロック信号線は第1方向に沿って延在され、前記第1クロック信号線は前記第5トランジスタの表示領域から離れた側に位置している、請求項1に記載の表示基板。 - 前記少なくとも一つのシフトレジスタユニットは、第1トランジスタ、第4トランジスタ、第5トランジスタ、第6トランジスタ及び出力コンデンサをさらに含み、
前記第5トランジスタの第1電極が入力信号端に結合され、前記第5トランジスタの第2電極が前記第6トランジスタのゲート電極に結合され、
前記第6トランジスタのゲート電極は、互いに結合される第1ゲート電極パターン及び第2ゲート電極パターンを含み、
前記第1ゲート電極パターン及び前記第2ゲート電極パターンがそれぞれ前記出力コンデンサの第1極板に結合され、前記出力コンデンサの第1極板が前記出力トランジスタのゲート電極に結合され、
前記第6トランジスタの第1電極が第4トランジスタのゲート電極に結合され、前記第6トランジスタの第2電極が前記第4トランジスタの第2電極に結合され、前記出力コンデンサの第2極板が前記第1トランジスタの第1電極に結合され、
前記第4トランジスタ、前記第6トランジスタ及び前記第1トランジスタが前記第1方向に沿って順次に配列され、
前記第5トランジスタ、前記第6トランジスタ及び前記第1トランジスタが前記第1方向に沿って順次に配列され、
前記出力コンデンサは、前記第6トランジスタと前記出力回路との間に位置している、請求項1に記載の表示基板。 - 前記少なくとも一つのシフトレジスタユニットは、第2トランジスタ、第1トランジスタ、第6トランジスタ、第7トランジスタ及び第8トランジスタをさらに含み、
前記第7トランジスタのアクティブ層及び前記第8トランジスタのアクティブ層が一つの連続した第2半導体層により形成され、前記第2半導体層が第1方向に沿って延在され、
前記第7トランジスタのアクティブ層は、第1方向に沿って順次に設置される1番目の第9導電部分、第9チャネル部分及び2番目の第9導電部分を含み、
前記2番目の第9導電部分が1番目の第10導電部分として兼用され、
前記第8トランジスタのアクティブ層は、第1方向に沿って順次に設置される1番目の第10導電部分、第10チャネル部分及び2番目の第10導電部分を含み、
前記1番目の第9導電部分が前記第7トランジスタの第2電極として用いられ、前記2番目の第9導電部分が前記第7トランジスタの第1電極として用いられ、前記2番目の第10導電部分が前記第8トランジスタの第1電極として用いられ、前記第7トランジスタの第1電極が前記第8トランジスタの第2電極として兼用され、
前記第7トランジスタのゲート電極が出力コンデンサの第2極板に結合され、前記第7トランジスタの第2電極が前記第6トランジスタのゲート電極に結合され、
前記第8トランジスタのゲート電極が前記第1トランジスタのゲート電極に結合され、
前記第8トランジスタの第1電極が第1電圧信号線に結合され、
前記第1電圧信号線が第1方向に沿って延在され、
前記第6トランジスタ、前記第7トランジスタ、前記第8トランジスタ及び前記第2トランジスタは、第1方向に沿って順次に配列され、
前記走査駆動回路は第2クロック信号線をさらに含み、前記第2トランジスタのゲート電極及び第7トランジスタのゲート電極がそれぞれ前記第2クロック信号線に結合され、
前記第2クロック信号線が第1方向に沿って延在され、前記第2クロック信号線が前記第2トランジスタの表示領域から離れた側に位置している、請求項1に記載の表示基板。 - 前記走査駆動回路は、第2電圧信号線及び信号出力線をさらに含み、
前記信号出力線は、第1出力線部分及び少なくとも一つの第2出力線部分を含み、
前記第2電圧信号線及び前記第1出力線部分がいずれも第1方向に沿って延在され、前記第1出力線部分が前記第2電圧信号線と前記出力回路との間に位置しており、
前記第2出力線部分が第2方向に沿って延在され、
前記第2出力線部分が表示領域のうち、画素回路に発光制御信号を提供することに用いられ、
前記第1出力線部分及び前記出力回路が前記第2電圧信号線の前記表示領域から離れた側に位置しており、
または、
前記走査駆動回路は、第1電圧信号線、第2電圧信号線、第1クロック信号線及び第2クロック信号線をさらに含み、
前記第1電圧信号線、前記第2電圧信号線、前記第1クロック信号線及び前記第2クロック信号線がいずれも第1方向に沿って延在され、
前記第1電圧信号線の前記ベースでの正投影、前記第1クロック信号線の前記ベースでの正投影及び前記第2クロック信号線の前記ベースでの正投影がいずれも前記シフトレジスタユニットの前記ベースでの正投影の前記表示領域から離れた側に位置しており、
前記第2電圧信号線の前記ベースでの正投影は、前記シフトレジスタユニットの前記表示領域に近い側に位置している、
または、
前記信号出力線は、少なくとも一つの第2出力線部分をさらに含み、前記第2出力線部分が前記第1出力線部分に結合され、前記第2出力線部分が前記表示領域まで延在されて、前記表示領域に位置している画素回路に発光制御信号を提供することに用いられる、請求項1に記載の表示基板。 - 前記走査駆動回路は、第1電圧信号線、第2電圧信号線、第1クロック信号線、第2クロック信号線及び信号出力線をさらに含み、前記少なくとも一つのシフトレジスタユニットは、第1コンデンサ、出力コンデンサ、出力リセットコンデンサ、第1トランジスタ、第2トランジスタ、第3トランジスタ、第4トランジスタ、第5トランジスタ、第6トランジスタ、第7トランジスタ及び第8トランジスタをさらに含み、前記信号出力線は、少なくとも一つの第2出力線部分をさらに含み、
前記出力トランジスタのゲート電極が前記出力コンデンサの第1極板に結合され、前記出力トランジスタの第1電極が第2電圧信号線に結合され、前記出力トランジスタの第2電極が前記信号出力線に結合され、
前記出力リセットトランジスタのゲート電極が前記出力リセットコンデンサの第1極板に結合され、前記出力リセットトランジスタの第1電極が前記出力リセットコンデンサの第2極板に結合され、前記出力リセットトランジスタの第2電極が前記信号出力線に結合され、
前記出力リセットコンデンサの第2極板が前記第1電圧信号線に結合され、前記出力コンデンサの第2極板が前記第7トランジスタのゲート電極に結合され、
前記第1トランジスタの第1電極が前記出力コンデンサの第2極板に結合され、前記第1トランジスタの第2電極及び前記第2トランジスタの第1電極がそれぞれ前記第1コンデンサの第2極板に結合され、前記第1トランジスタのゲート電極が前記第1コンデンサの第1極板に結合され、
前記第2トランジスタのゲート電極が前記第2クロック信号線に結合され、前記第2トランジスタの第2電極が前記第3トランジスタの第2電極に結合され、
前記第3トランジスタのゲート電極が前記出力トランジスタのゲート電極に結合され、
前記第3トランジスタの第1電極が前記出力リセットコンデンサの第1極板に結合され、
前記第4トランジスタのゲート電極が前記第5トランジスタのゲート電極に結合され、
前記第4トランジスタの第1電極が前記出力トランジスタの第1電極に結合され、前記第4トランジスタの第2電極が前記第6トランジスタの第2電極に結合され、
前記第5トランジスタのゲート電極が前記第1クロック信号線に結合され、前記第5トランジスタの第1電極が入力信号端に結合され、第5トランジスタの第2電極が前記第6トランジスタのゲート電極に結合され、
前記第6トランジスタの第1電極が第4トランジスタのゲート電極に結合され、前記第6トランジスタの第2電極が前記第4トランジスタの第2電極に結合され、
前記第8トランジスタのゲート電極が前記第1トランジスタのゲート電極に結合され、前記第8トランジスタの第1電極が第1電圧信号線に結合され、
前記第2出力線部分は、前記第1出力線部分に結合され、前記第2出力線部分は前記表示領域まで延在されて、前記表示領域に位置している画素回路に発光制御信号を提供することに用いられ、
第2電圧信号線が前記シフトレジスタユニットの表示領域に近い側に設けられており、
前記第1電圧信号線、前記第1クロック信号線及び前記第2クロック信号線が、前記シフトレジスタユニットの表示領域から離れた側に設けられており、
前記表示領域に近づいてくる方向に沿って、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、もしくは、前記表示領域に近づいてくる方向に沿って、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列され、
前記走査駆動回路は、第1初期信号線及び第2初期信号線をさらに含み、
前記表示領域に近づいてくる方向に沿って、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列される場合、
前記表示領域に近づいてくる方向に沿って、前記第2初期信号線、前記第1初期信号線、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、または
前記表示領域に近づいてくる方向に沿って、前記第1初期信号線、前記第2初期信号線、前記第1クロック信号線、前記第2クロック信号線及び前記第1電圧信号線が順次に配列され、
前記表示領域に近づいてくる方向に沿って、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列される場合、
前記表示領域に近づいてくる方向に沿って、前記第2初期信号線、前記第1初期信号線、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列され、または
前記表示領域に近づいてくる方向に沿って、前記第1初期信号線、前記第2初期信号線、前記第2クロック信号線、前記第1クロック信号線及び前記第1電圧信号線が順次に配列され、
前記出力トランジスタ及び前記出力リセットトランジスタは前記出力コンデンサと前記第1出力線部分との間に位置しており、前記出力トランジスタ及び前記出力リセットトランジスタが前記第1方向に沿って順次に配列され、
第1方向に沿って、前記第5トランジスタ、前記第6トランジスタ、前記第7トランジスタ、前記第8トランジスタ、前記第1トランジスタ、前記第1コンデンサ、前記第2トランジスタ及び前記出力リセットトランジスタが順次に配列され、
前記第5トランジスタ、前記第4トランジスタ、前記第6トランジスタ、前記第7トランジスタ及び前記第8トランジスタが前記出力コンデンサと前記第1電圧信号線との間に位置しており、
前記第5トランジスタのゲート電極及び前記第4トランジスタのゲート電極が第1ゲート金属パターンに含まれ、前記第1ゲート金属パターンが前記第2方向に沿って延在される、請求項1に記載の表示基板。 - 前記表示基板は、前記ベースに設けられる複数行の画素回路をさらに含み、前記画素回路は発光制御端を含み、
前記シフトレジスタユニットが少なくとも一行の前記画素回路に対応され、
前記シフトレジスタユニットの信号出力線が前記少なくとも一行の画素回路の発光制御端に結合されて、前記少なくとも一行の画素回路の発光制御端に発光制御信号を提供することに用いられる、請求項1に記載の表示基板。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2024125827A JP7722623B2 (ja) | 2020-06-04 | 2024-08-01 | 表示基板、その製作方法、及び表示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/CN2020/094316 WO2021243638A1 (zh) | 2020-06-04 | 2020-06-04 | 显示基板、制作方法和显示装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2024125827A Division JP7722623B2 (ja) | 2020-06-04 | 2024-08-01 | 表示基板、その製作方法、及び表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2023535853A JP2023535853A (ja) | 2023-08-22 |
| JP7534412B2 true JP7534412B2 (ja) | 2024-08-14 |
Family
ID=78831596
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2022539718A Active JP7534412B2 (ja) | 2020-06-04 | 2020-06-04 | 表示基板、その製作方法、及び表示装置 |
| JP2024125827A Active JP7722623B2 (ja) | 2020-06-04 | 2024-08-01 | 表示基板、その製作方法、及び表示装置 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2024125827A Active JP7722623B2 (ja) | 2020-06-04 | 2024-08-01 | 表示基板、その製作方法、及び表示装置 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US11436981B2 (ja) |
| EP (1) | EP4050661A4 (ja) |
| JP (2) | JP7534412B2 (ja) |
| CN (1) | CN114072921B (ja) |
| WO (1) | WO2021243638A1 (ja) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP4123707A4 (en) * | 2021-01-26 | 2023-09-06 | BOE Technology Group Co., Ltd. | DISPLAY SUBSTRATE AND PRODUCTION METHOD THEREOF AND DISPLAY DEVICE |
| CN115699154A (zh) * | 2021-05-27 | 2023-02-03 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
| CN113485046B (zh) * | 2021-07-23 | 2022-08-02 | 武汉华星光电技术有限公司 | 显示面板及显示装置 |
| CN117652230A (zh) | 2022-06-29 | 2024-03-05 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及显示装置 |
| CN117795411A (zh) * | 2022-07-28 | 2024-03-29 | 京东方科技集团股份有限公司 | 显示基板、维修方法和显示装置 |
| CN115273726B (zh) * | 2022-09-01 | 2025-08-29 | 合肥鑫晟光电科技有限公司 | 显示基板、显示面板及显示装置 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015002347A (ja) | 2013-06-12 | 2015-01-05 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | キャパシタを含む駆動回路 |
| CN110047414A (zh) | 2018-01-16 | 2019-07-23 | 株式会社日本有机雷特显示器 | 传输电路、移位寄存器、栅极驱动器、显示面板、以及柔性基板 |
| CN110061035A (zh) | 2019-04-24 | 2019-07-26 | 合肥京东方卓印科技有限公司 | 阵列基板及显示装置 |
| US20190304374A1 (en) | 2018-04-02 | 2019-10-03 | Samsung Display Co., Ltd. | Display device |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2007013646A1 (en) * | 2005-07-29 | 2007-02-01 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method thereof |
| JP4932415B2 (ja) * | 2006-09-29 | 2012-05-16 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| KR102035302B1 (ko) * | 2013-04-25 | 2019-10-23 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치의 화소 회로 |
| JP5752216B2 (ja) * | 2013-11-29 | 2015-07-22 | 株式会社ジャパンディスプレイ | 表示装置 |
| KR102472867B1 (ko) * | 2015-09-22 | 2022-12-02 | 삼성디스플레이 주식회사 | 표시장치 |
| TWI594223B (zh) * | 2016-09-07 | 2017-08-01 | 友達光電股份有限公司 | 陣列基板與應用其之顯示裝置 |
| KR102575564B1 (ko) * | 2018-03-26 | 2023-09-08 | 삼성디스플레이 주식회사 | 주사 구동부 |
| KR102586039B1 (ko) * | 2018-07-26 | 2023-10-10 | 삼성디스플레이 주식회사 | 표시장치 |
| KR102649177B1 (ko) * | 2018-10-11 | 2024-03-19 | 엘지디스플레이 주식회사 | 게이트 구동 회로, 디스플레이 패널 및 디스플레이 장치 |
| MX2019015381A (es) * | 2019-08-21 | 2021-08-16 | Boe Technology Group Co Ltd | Sustrato de pantalla y metodo de fabricacion del mismo, y dispositivo de visualizacion. |
| CN110534053B (zh) * | 2019-09-29 | 2023-04-21 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动方法、电路和显示装置 |
| CN110767665B (zh) * | 2019-11-29 | 2022-05-31 | 京东方科技集团股份有限公司 | 一种显示面板、其制备方法及显示装置 |
| CN110689848B (zh) * | 2019-12-10 | 2020-04-14 | 京东方科技集团股份有限公司 | 显示装置和驱动方法 |
-
2020
- 2020-06-04 JP JP2022539718A patent/JP7534412B2/ja active Active
- 2020-06-04 CN CN202080000890.XA patent/CN114072921B/zh active Active
- 2020-06-04 US US17/282,373 patent/US11436981B2/en active Active
- 2020-06-04 WO PCT/CN2020/094316 patent/WO2021243638A1/zh not_active Ceased
- 2020-06-04 EP EP20938683.8A patent/EP4050661A4/en active Pending
-
2022
- 2022-07-07 US US17/811,279 patent/US11763752B2/en active Active
-
2024
- 2024-08-01 JP JP2024125827A patent/JP7722623B2/ja active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015002347A (ja) | 2013-06-12 | 2015-01-05 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | キャパシタを含む駆動回路 |
| CN110047414A (zh) | 2018-01-16 | 2019-07-23 | 株式会社日本有机雷特显示器 | 传输电路、移位寄存器、栅极驱动器、显示面板、以及柔性基板 |
| US20190304374A1 (en) | 2018-04-02 | 2019-10-03 | Samsung Display Co., Ltd. | Display device |
| CN110061035A (zh) | 2019-04-24 | 2019-07-26 | 合肥京东方卓印科技有限公司 | 阵列基板及显示装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2024156843A (ja) | 2024-11-06 |
| US11436981B2 (en) | 2022-09-06 |
| WO2021243638A1 (zh) | 2021-12-09 |
| EP4050661A1 (en) | 2022-08-31 |
| JP2023535853A (ja) | 2023-08-22 |
| US11763752B2 (en) | 2023-09-19 |
| EP4050661A4 (en) | 2023-02-08 |
| CN114072921A (zh) | 2022-02-18 |
| US20220343859A1 (en) | 2022-10-27 |
| JP7722623B2 (ja) | 2025-08-13 |
| US20220189405A1 (en) | 2022-06-16 |
| CN114072921B (zh) | 2025-08-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7534412B2 (ja) | 表示基板、その製作方法、及び表示装置 | |
| JP7560007B2 (ja) | 表示基板、製作方法及び表示装置 | |
| CN114270429B (zh) | 显示基板、制作方法和显示装置 | |
| KR102712400B1 (ko) | 디스플레이 기판 및 이의 제조 방법, 디스플레이 장치 | |
| JP7516726B2 (ja) | 表示基板、その製作方法及び表示装置 | |
| CN114144828B (zh) | 显示基板、制作方法和显示装置 | |
| CN113939866B (zh) | 显示基板、制作方法和显示装置 | |
| CN115705811A (zh) | 显示基板和显示装置 | |
| US12293725B2 (en) | Display substrate, manufacturing method thereof, and display device |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230530 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230530 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20240319 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240326 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240626 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240702 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240801 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7534412 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |