JP7344639B2 - 配線基板及び半導体装置 - Google Patents
配線基板及び半導体装置 Download PDFInfo
- Publication number
- JP7344639B2 JP7344639B2 JP2018215656A JP2018215656A JP7344639B2 JP 7344639 B2 JP7344639 B2 JP 7344639B2 JP 2018215656 A JP2018215656 A JP 2018215656A JP 2018215656 A JP2018215656 A JP 2018215656A JP 7344639 B2 JP7344639 B2 JP 7344639B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- layer
- shield pattern
- wiring board
- holes
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0277—Bendability or stretchability details
- H05K1/028—Bending or folding regions of flexible printed circuits
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0224—Patterned shielding planes, ground planes or power planes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0224—Patterned shielding planes, ground planes or power planes
- H05K1/0225—Single or multiple openings in a shielding, ground or power plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/181—Printed circuits structurally associated with non-printed electric components associated with surface mounted components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W42/00—Arrangements for protection of devices
- H10W42/20—Arrangements for protection of devices protecting against electromagnetic or particle radiation, e.g. light, X-rays, gamma-rays or electrons
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/611—Insulating or insulated package substrates; Interposers; Redistribution layers for connecting multiple chips together
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/65—Shapes or dispositions of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/68—Shapes or dispositions thereof
- H10W70/685—Shapes or dispositions thereof comprising multiple insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/688—Flexible insulating substrates
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0219—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/148—Arrangements of two or more hingeably connected rigid printed circuit boards, i.e. connected by flexible means
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/07—Electric details
- H05K2201/0707—Shielding
- H05K2201/0723—Shielding provided by an inner layer of PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/0929—Conductive planes
- H05K2201/09336—Signal conductors in same plane as power plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09681—Mesh conductors, e.g. as a ground plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Structure Of Printed Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Description
以下、図1~図11に従って第1実施形態を説明する。
図1に示すように、半導体装置10は、配線基板11と、配線基板11に実装された1つ又は複数の電子部品12とを有している。電子部品12としては、例えば、半導体素子、チップ部品(チップコンデンサ、チップ抵抗やチップインダクタ等)や水晶振動子などを用いることができる。半導体素子としては、例えば、CPU(Central Processing Unit)チップ、MPU(Micro Processing Unit)チップやGPU(Graphics Processing Unit)チップなどのロジックチップを用いることができる。また、半導体素子としては、例えば、DRAM(Dynamic Random Access Memory)チップ、SRAM(Static Random Access Memory)チップやフラッシュメモリチップなどのメモリチップを用いることもできる。
配線基板11は、電子部品12が実装される実装部11Aと、電子部品12が実装されずに屈曲可能に構成された非実装部11Bとを有している。本例の配線基板11は、3つの実装部11Aと2つの非実装部11Bとが交互に並んで設けられている。具体的には、3つの実装部11Aと2つの非実装部11Bとは、配線基板11の長手方向(図1における左右方向)に沿って交互に並んで設けられている。
図2に示すように、配線基板11は、絶縁層21と、配線層22と、絶縁層23と、配線層24と、絶縁層25と、配線層26と、絶縁層27と、配線層28と、絶縁層29と、配線層30と、絶縁層31と、配線層32と、ソルダーレジスト層33とが順次積層された構造を有している。このように、本実施形態の配線基板11は、一般的なビルドアップ法を用いて作製される配線基板(つまり、支持基材としてのコア基板の両面又は片面に所要数のビルドアップ層を順次形成して積層したもの)とは異なり、支持基材を含まない所謂コアレス基板の形態を有している。
次に、図7(a)に示す工程では、導電層73をエッチングマスクとして、不要なシード層71をエッチングにより除去する。シード層71が無電解銅めっき層である場合には、例えば、硫酸過水系のエッチング液を用いたウェットエッチングにより不要なシード層71を除去する。これにより、シード層71と導電層73とからなる配線層22が形成される。この配線層22は、配線パターン22Aと、実装部11Aのみに設けられたシールドパターン22Bとを有している。配線層22は、非実装部11Bには形成されていない。なお、これ以降の図7(b)~図11では、シード層71と導電層73との図示を省略し、配線層22(又は配線層22A,22B)として図示する。
(1)非実装部11Bに配置されたシールドパターン26Bに、平面形状が屈曲部C1,C2を有する形状に形成された複数の貫通孔26Xを所定間隔で配列した。これにより、シールドパターンが貫通孔を有しないベタパターンである場合に比べて、シールドパターン26Bの曲げ弾性率を低減することができ、非実装部11Bの曲げ弾性率を低減することができる。この結果、非実装部11Bにおける屈曲性を向上させることができる。
なお、上記第1実施形態は、以下のように変更して実施することができる。
・上記第1実施形態では、シールドパターン26Bの連結部45の接続部47を、延出部46,48の延出方向(ここでは、屈曲方向と一致する方向)と直交する方向に延びるように形成した。換言すると、接続部47を、支持部44の延出方向と平行な方向に延びるように形成した。しかし、接続部47の構造はこれに限定されない。
以下、図13に従って第2実施形態を説明する。この実施形態の配線基板は、非実装部に設けられたシールドパターンの構造が上記第1実施形態と異なっている。以下、第1実施形態との相違点を中心に説明する。先の図1~図12に示した部材と同一の部材にはそれぞれ同一の符号を付して示し、それら各要素についての詳細な説明は省略する。
(他の実施形態)
上記各実施形態は、以下のように変更して実施することができる。上記各実施形態及び以下の変更例は、技術的に矛盾しない範囲で互いに組み合わせて実施することができる。なお、以下の説明では、シールドパターン26Bの変更例を中心に説明するが、他のシールドパターン28B,30B,32Bについても同様に変更することができる。
例えば図14に示すように、支持部44を、屈曲方向に沿って延びるように形成してもよい。この場合には、屈曲方向と直交する短手方向に隣り合う支持部44の間に連結部45が形成される。なお、図14に示したシールドパターン26Bは、図3に示したシールドパターン26Bを平面視で右回り(時計回り)に90度回転した構造になっている。
例えば図15に示すように、支持部84を、屈曲方向に沿って延びるように形成してもよい。この場合には、屈曲方向と直交する短手方向に隣り合う支持部84の間に連結部85が形成される。なお、図15に示したシールドパターン26Bは、図13に示したシールドパターン26Bを平面視で左回り(反時計回り)に90度回転した構造になっている。
・上記各実施形態における連結部45,85の構造は特に限定されない。すなわち、連結部45,85の平面形状は、少なくとも1つの屈曲部を有する形状であれば、その形状は特に限定されない。例えば、連結部45,85の平面形状を、3つ以上の屈曲部を有する形状に変更してもよい。例えば、連結部45,85の平面形状を、U字状やW字状に形成してもよい。
・上記各実施形態における実装部11A及び非実装部11Bにおける配線層数は特に限定されない。例えば、非実装部11Bにおける配線層数は、実装部11Aにおける配線層数と同じ層数であってもよい。
・上記各実施形態では、配線基板11をコアレス基板に具体化したが、これに限定されない。例えば、配線基板11を、コア基板を有する配線基板に具体化してもよい。
配線基板11と同様の層構造、つまり実装部11Aの配線層数が6層で、非実装部11Bの配線層数が4層の配線基板に関し、曲げ弾性率についてシミュレーションを実施した。シミュレーションは、解析ツール(具体的には、Ansys Workbench v18)を用い、1/2対象モデルで実施した。
まず、実施例1~4のモデル構造と、比較例1のモデル構造とについて説明する。
実施例1~4及び比較例1のモデル構造は、図2に示した構造の配線基板11と同様の層構造を有している。実施例1と実施例2と実施例3と実施例4と比較例1とでは、非実装部11Bに配置されたシールドパターン26B,28B,30B,32Bの構造が互いに異なっている。但し、各例のモデル構造では、シールドパターン26B,28B,30B,32Bが互いに同じ構造に形成されており、シールドパターン26B,28B,30B,32Bが平面視で全て重なるように形成されている。このため、以下の説明では、各例のシールドパターン26Bの構造のみについて説明する。
比較例1のシールドパターン26Bは、貫通孔が形成されていないベタパターンのみを有している。
(シミュレーション結果)
図19に示すように、比較例1の貫通孔を形成しない場合に比べて、実施例1,2のクランク状の貫通孔26Xを形成した場合や、実施例3,4のV字状の貫通孔26Yを形成した場合には、非実装部11Bの曲げ弾性率を低減できることが確認された。具体的には、屈曲部を有する貫通孔26X,26Yを形成した実施例1~4では、貫通孔を形成しない比較例1よりも、非実装部11Bの曲げ弾性率を50%以上低減している。
11 配線基板
11A 実装部
11B 非実装部
12 電子部品
21,23,25,27,29,31 絶縁層
22,24,26,28,30,32 配線層
26B,28B,30B,32B シールドパターン
26X,26Y,28X,30X,32X 貫通孔
28A 配線パターン
44,54,64,84 支持部
45,55,65,85 連結部
C1,C2,C5 屈曲部
C3,C4,C6 屈曲部
V1~V5 ビア配線
Claims (7)
- 複数の配線層と複数の絶縁層とが交互に積層された構造を有する配線基板であって、
電子部品が実装される実装部と、
電子部品が実装されずに屈曲可能に構成された非実装部と、を有し、
前記複数の配線層のうち少なくとも1つの配線層は、シールドパターンを有し、
前記非実装部に配置された前記シールドパターンには、複数の貫通孔が所定間隔で配列されており、
前記各貫通孔の平面形状は、少なくとも1つの屈曲部を有する形状に形成されており、
前記非実装部に配置された前記シールドパターンは、前記非実装部が屈曲される屈曲方向と直交する方向に沿って直線状に延びるとともに互いに平行に形成された複数の支持部と、隣り合う前記支持部の間に形成され、隣り合う前記支持部を接続するように形成された連結部とを有し、
前記連結部の平面形状は、少なくとも1つの屈曲部を有する形状に形成されている配線基板。 - 前記連結部の平面形状は、2つの屈曲部を有するクランク状に形成されている請求項1に記載の配線基板。
- 複数の配線層と複数の絶縁層とが交互に積層された構造を有する配線基板であって、
電子部品が実装される実装部と、
電子部品が実装されずに屈曲可能に構成された非実装部と、を有し、
前記複数の配線層のうち少なくとも1つの配線層は、シールドパターンを有し、
前記非実装部に配置された前記シールドパターンには、複数の貫通孔が所定間隔で配列されており、
前記各貫通孔の平面形状は、少なくとも1つの屈曲部を有する形状に形成されており、
前記非実装部に配置された前記シールドパターンは、前記非実装部が屈曲される屈曲方向と直交する方向に沿って延びるとともに互いに平行に形成された複数の支持部と、隣り合う前記支持部の間に形成され、隣り合う前記支持部を接続するように形成された連結部とを有し、
前記連結部の平面形状は、1つの屈曲部を有するV字状に形成されている配線基板。 - 前記シールドパターンを第1シールドパターンとし、前記貫通孔を第1貫通孔としたときに、
前記複数の配線層は、前記第1シールドパターンを有する配線層と積層方向に隣接するとともに、第2シールドパターンを有する他の配線層を有し、
前記非実装部に配置された第2シールドパターンには、前記第1貫通孔と同じ形状を有する複数の第2貫通孔が所定間隔で配列されており、
前記第1貫通孔と前記第2貫通孔とが平面視で重なるように形成されている請求項1~3のいずれか一項に記載の配線基板。 - 前記複数の配線層は、前記シールドパターンを有する配線層と積層方向に隣接するとともに、前記非実装部に配置された配線パターンを有する他の配線層を有し、
前記シールドパターンは、前記配線パターンと平面視で重なるように形成されている請求項1~4のいずれか一項に記載の配線基板。 - 積層方向に隣接する前記配線層同士を電気的に接続するビア配線を有し、
前記ビア配線は、前記実装部のみに配置されている請求項1~5のいずれか一項に記載の配線基板。 - 請求項1~6のいずれか一項に記載の配線基板と、
前記配線基板に実装された電子部品と、を有する半導体装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018215656A JP7344639B2 (ja) | 2018-11-16 | 2018-11-16 | 配線基板及び半導体装置 |
| US16/683,651 US11205632B2 (en) | 2018-11-16 | 2019-11-14 | Wiring substrate and semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018215656A JP7344639B2 (ja) | 2018-11-16 | 2018-11-16 | 配線基板及び半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2020088005A JP2020088005A (ja) | 2020-06-04 |
| JP7344639B2 true JP7344639B2 (ja) | 2023-09-14 |
Family
ID=70727914
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018215656A Active JP7344639B2 (ja) | 2018-11-16 | 2018-11-16 | 配線基板及び半導体装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US11205632B2 (ja) |
| JP (1) | JP7344639B2 (ja) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2020209538A1 (ko) * | 2019-04-12 | 2020-10-15 | 주식회사 기가레인 | 수직구간 및 수평구간이 형성된 연성회로기판 |
| CN115551189A (zh) * | 2021-06-29 | 2022-12-30 | 富佳生技股份有限公司 | 多层柔性线路板的制造方法、多层柔性线路板及其应用 |
| JP7770778B2 (ja) * | 2021-03-31 | 2025-11-17 | キヤノン株式会社 | 配線部品、モジュール、機器、モジュールの製造方法 |
| JP7832779B2 (ja) * | 2021-11-24 | 2026-03-18 | 新光電気工業株式会社 | 配線基板及び電子装置 |
| JP2025030915A (ja) * | 2023-08-24 | 2025-03-07 | 新光電気工業株式会社 | 半導体装置 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008160120A (ja) | 2006-12-22 | 2008-07-10 | Hon Hai Precision Industry Co Ltd | 印刷回路基板 |
| JP2010129874A (ja) | 2008-11-28 | 2010-06-10 | Toshiba Corp | プリント配線板 |
| WO2013099603A1 (ja) | 2011-12-29 | 2013-07-04 | 株式会社村田製作所 | 高周波信号線路及び電子機器 |
| JP2017159615A (ja) | 2016-03-11 | 2017-09-14 | 日本ゼオン株式会社 | 金属張積層体 |
| US20180224716A1 (en) | 2015-07-15 | 2018-08-09 | Lg Innotek Co., Ltd. | Camera module |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60124056U (ja) * | 1984-01-31 | 1985-08-21 | パイオニア株式会社 | フレキシブルプリント基板 |
| JP4265001B2 (ja) | 1998-09-30 | 2009-05-20 | パナソニック株式会社 | フレキシブルプリント基板 |
| JP2010135418A (ja) * | 2008-12-02 | 2010-06-17 | Shinko Electric Ind Co Ltd | 配線基板及び電子部品装置 |
| KR102329799B1 (ko) * | 2017-08-11 | 2021-11-22 | 삼성전자주식회사 | 반도체 패키지 |
-
2018
- 2018-11-16 JP JP2018215656A patent/JP7344639B2/ja active Active
-
2019
- 2019-11-14 US US16/683,651 patent/US11205632B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008160120A (ja) | 2006-12-22 | 2008-07-10 | Hon Hai Precision Industry Co Ltd | 印刷回路基板 |
| JP2010129874A (ja) | 2008-11-28 | 2010-06-10 | Toshiba Corp | プリント配線板 |
| WO2013099603A1 (ja) | 2011-12-29 | 2013-07-04 | 株式会社村田製作所 | 高周波信号線路及び電子機器 |
| US20180224716A1 (en) | 2015-07-15 | 2018-08-09 | Lg Innotek Co., Ltd. | Camera module |
| JP2017159615A (ja) | 2016-03-11 | 2017-09-14 | 日本ゼオン株式会社 | 金属張積層体 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20200161271A1 (en) | 2020-05-21 |
| US11205632B2 (en) | 2021-12-21 |
| JP2020088005A (ja) | 2020-06-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7344639B2 (ja) | 配線基板及び半導体装置 | |
| JP3895303B2 (ja) | メッキリード線を使用しないパッケージ基板の製造方法 | |
| US9578745B2 (en) | Printed wiring board, method for manufacturing printed wiring board and package-on-package | |
| TWI446847B (zh) | 佈線板,其製造方法及半導體封裝 | |
| US9485853B2 (en) | Wiring substrate having a plurality of connection terminals and a filling member provided therebetween | |
| US9560739B2 (en) | Wiring board | |
| JP5410580B1 (ja) | 配線基板 | |
| CN103369816A (zh) | 电路板及其制造方法 | |
| JP2014082334A (ja) | 配線板及びその製造方法 | |
| JP7068957B2 (ja) | 配線基板、半導体装置及び配線基板の製造方法 | |
| US9699916B2 (en) | Method of manufacturing wiring substrate, and wiring substrate | |
| US20090095508A1 (en) | Printed circuit board and method for manufacturing the same | |
| CN103428993A (zh) | 布线板及其制造方法 | |
| JP2013105908A (ja) | 配線基板 | |
| CN106358379B (zh) | 印刷电路板及其制造方法 | |
| KR101614856B1 (ko) | 반도체 칩의 실장 기판, 이를 갖는 반도체 패키지 및 반도체 패키지의 제조 방법 | |
| JP5479638B2 (ja) | 配線基板 | |
| JP7539820B2 (ja) | 配線基板及び半導体装置 | |
| US11019722B2 (en) | Wiring substrate | |
| JP6037514B2 (ja) | 配線基板、配線基板の製造方法 | |
| KR20200106247A (ko) | 버티컬 타입의 패시브 소자를 갖는 멀티 인쇄회로기판 및 그 제조 방법 | |
| EP1708552A2 (en) | Method of production of circuit board utilizing electroplating | |
| JP6374703B2 (ja) | 配線基板の製造方法 | |
| JP7552979B2 (ja) | フレキシブル基板及び半導体装置 | |
| JP2016024371A (ja) | プリント配線基板及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211025 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220823 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220920 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221031 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230307 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230424 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230815 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230904 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7344639 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |