JP7308808B2 - 誤り率測定装置及びエラー数表示方法 - Google Patents
誤り率測定装置及びエラー数表示方法 Download PDFInfo
- Publication number
- JP7308808B2 JP7308808B2 JP2020215420A JP2020215420A JP7308808B2 JP 7308808 B2 JP7308808 B2 JP 7308808B2 JP 2020215420 A JP2020215420 A JP 2020215420A JP 2020215420 A JP2020215420 A JP 2020215420A JP 7308808 B2 JP7308808 B2 JP 7308808B2
- Authority
- JP
- Japan
- Prior art keywords
- error
- bit string
- fec
- string data
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/048—Interaction techniques based on graphical user interfaces [GUI]
- G06F3/0481—Interaction techniques based on graphical user interfaces [GUI] based on specific properties of the displayed interaction object or a metaphor-based environment, e.g. interaction with desktop elements like windows or icons, or assisted by a cursor's changing behaviour or appearance
- G06F3/0482—Interaction with lists of selectable items, e.g. menus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/048—Interaction techniques based on graphical user interfaces [GUI]
- G06F3/0484—Interaction techniques based on graphical user interfaces [GUI] for the control of specific functions or operations, e.g. selecting or manipulating an object, an image or a displayed text element, setting a parameter value or selecting a range
- G06F3/04842—Selection of displayed objects or displayed text elements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/048—Interaction techniques based on graphical user interfaces [GUI]
- G06F3/0484—Interaction techniques based on graphical user interfaces [GUI] for the control of specific functions or operations, e.g. selecting or manipulating an object, an image or a displayed text element, setting a parameter value or selecting a range
- G06F3/04847—Interaction techniques to control parameter settings, e.g. interaction with sliders or dials
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0009—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/20—Arrangements for detecting or preventing errors in the information received using signal quality detector
- H04L1/203—Details of error rate determination, e.g. BER, FER or WER
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B17/00—Monitoring; Testing
- H04B17/20—Monitoring; Testing of receivers
- H04B17/23—Indication means, e.g. displays, alarms, audible means
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/02—Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Dc Digital Transmission (AREA)
Description
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を設定する操作部4と、
既知パターンのNRZ信号を前記被測定物に入力し、該被測定物から折り返されるNRZ信号を所定のサンプリング周期でサンプリングしたビット列データの各ビットをエラー検出用のデータと比較し、前記ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーを検出するデータ比較部3dと、
前記コードワード長ごとのFECシンボルエラーの検出結果に基づき、前記ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするエラーカウント手段7aと、
前記エラーカウント手段によるカウント結果に基づき、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数とによる集計一覧を表示画面に表形式で表示制御する表示制御手段7bと、を備えたことを特徴とする。
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を設定する操作部4と、
既知パターンのPAM4信号を前記被測定物に入力し、該被測定物から折り返されるPAM4信号を所定のサンプリング周期でサンプリングしたシンボル列データを、最上位ビット列データと最下位ビット列データに分割するデータ分割手段3daと、
前記データ分割手段にて分割された最上位ビット列データと最下位ビット列データのそれぞれの各ビットをエラー検出用のデータと比較し、前記最上位ビット列データと前記最下位ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーを検出するデータ比較部3dと、
前記コードワード長ごとのFECシンボルエラーの検出結果に基づき、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするエラーカウント手段7aと、
前記エラーカウント手段によるカウント結果に基づき、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数とによる集計一覧を表示画面に表形式で表示制御する表示制御手段7bと、を備えたことを特徴とする。
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を操作部4にて設定するステップと、
既知パターンのNRZ信号を前記被測定物に入力したときに、前記被測定物から折り返して受信したNRZ信号を所定のサンプリング周期でサンプリングして得られるビット列データの各ビットをエラー検出用のデータと比較し、前記ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーをデータ比較部3dにて検出するステップと、
エラーカウント手段7aにより、前記ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするステップと、
前記エラーカウント手段によるカウント結果に基づき、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数による集計一覧を表示制御手段7bにて表示画面に表形式で表示制御するステップと、を含むことを特徴とする。
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を操作部4にて設定するステップと、
既知パターンのPAM4信号を前記被測定物に入力したときに、前記被測定物から折り返して受信したPAM4信号を所定のサンプリング周期でサンプリングして得られるシンボル列データを、データ分割手段3daにて最上位ビット列データと最下位ビット列データに分割するステップと、
前記データ分割手段にて分割された最上位ビット列データと最下位ビット列データのそれぞれの各ビットをエラー検出用のデータと比較し、前記最上位ビット列データと前記最下位ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーをデータ比較部3dにて検出するステップと、
エラーカウント手段7aにより、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするステップと、
前記エラーカウント手段によるカウント結果に基づき、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数とによる集計一覧を表示制御手段7bにて表示画面に表形式で表示制御するステップと、を含むことを特徴とする。
図6に示すように、まず、被測定物Wからの受信信号に対する設定パラメータを操作部4にて設定する(ST1)。具体的には、図3(a)の設定画面11や図4の測定画面21の簡易設定表示領域23において、測定対象の被測定物Wの通信規格に基づいて1コードワード長、1FECシンボル長、FEC Symbol Error Thresholdを設定するか、通信規格に応じたプリセット設定(例えば25G NRZなど)を選択して設定する。
図7に示すように、まず、被測定物Wからの受信信号に対する設定パラメータを操作部4にて設定する(ST11)。具体的には、図3(a)の設定画面11や図5の測定画面22の簡易設定表示領域23において、測定対象の被測定物Wの通信規格に基づいて1コードワード長、1FECシンボル長、FEC Symbol Error Thresholdを設定するか、通信規格に応じたプリセット設定(例えば50G PAM4など)を選択して設定する。
2 信号発生器
2a 第1信号発生部
2b 第2信号発生部
2c 信号合成出力部
3 誤り検出器
3a 信号受信部
3b 同期検出部
3c 位置情報記憶部
3d データ比較部
3da データ分割手段
3e データ記憶部
4 操作部
5 記憶部
6 表示部
7 制御部
7a エラーカウント手段
7b 表示制御手段
11 設定画面
12,12a,12b Codewordのグラフィック
13,15,18,19,25,26,27 入力ボックス
14 FEC Symbolのグラフィック
16 Bit Errorのグラフィック
17 FEC Symbol Errorのグラフィック
20,28 選択項目
21,22 測定画面
23 簡易設定表示領域
24 測定結果表示領域
31,32 カウント結果表示画面
31a,31b,32a,32b 表示領域
W 被測定物
Claims (4)
- 被測定物のFEC(Forward Error Correction)動作が可能か否かを測定する誤り率測定装置(1)であって、
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を設定する操作部(4)と、
既知パターンのNRZ信号を前記被測定物に入力し、該被測定物から折り返されるNRZ信号を所定のサンプリング周期でサンプリングしたビット列データの各ビットをエラー検出用のデータと比較し、前記ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーを検出するデータ比較部(3d)と、
前記コードワード長ごとのFECシンボルエラーの検出結果に基づき、前記ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするエラーカウント手段(7a)と、
前記エラーカウント手段によるカウント結果に基づき、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数とによる集計一覧を表示画面に表形式で表示制御する表示制御手段(7b)と、を備えたことを特徴とする誤り率測定装置。 - 被測定物のFEC(Forward Error Correction)動作が可能か否かを測定する誤り率測定装置(1)であって、
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を設定する操作部(4)と、
既知パターンのPAM4信号を前記被測定物に入力し、該被測定物から折り返されるPAM4信号を所定のサンプリング周期でサンプリングしたシンボル列データを、最上位ビット列データと最下位ビット列データに分割するデータ分割手段(3da)と、
前記データ分割手段にて分割された最上位ビット列データと最下位ビット列データのそれぞれの各ビットをエラー検出用のデータと比較し、前記最上位ビット列データと前記最下位ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーを検出するデータ比較部(3d)と、
前記コードワード長ごとのFECシンボルエラーの検出結果に基づき、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするエラーカウント手段(7a)と、
前記エラーカウント手段によるカウント結果に基づき、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数とによる集計一覧を表示画面に表形式で表示制御する表示制御手段(7b)と、を備えたことを特徴とする誤り率測定装置。 - 被測定物のFEC(Forward Error Correction)動作が可能か否かを測定する誤り率測定装置(1)のエラー数表示方法であって、
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を操作部(4)にて設定するステップと、
既知パターンのNRZ信号を前記被測定物に入力したときに、前記被測定物から折り返して受信したNRZ信号を所定のサンプリング周期でサンプリングして得られるビット列データの各ビットをエラー検出用のデータと比較し、前記ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーをデータ比較部(3d)にて検出するステップと、
エラーカウント手段(7a)により、前記ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするステップと、
前記エラーカウント手段によるカウント結果に基づき、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数による集計一覧を表示制御手段(7b)にて表示画面に表形式で表示制御するステップと、を含むことを特徴とするエラー数表示方法。 - 被測定物のFEC(Forward Error Correction)動作が可能か否かを測定する誤り率測定装置(1)のエラー数表示方法であって、
前記被測定物の通信規格に応じて前記FECのコードワード長、FECシンボル長、正の整数からなる閾値を操作部(4)にて設定するステップと、
既知パターンのPAM4信号を前記被測定物に入力したときに、前記被測定物から折り返して受信したPAM4信号を所定のサンプリング周期でサンプリングして得られるシンボル列データを、データ分割手段(3da)にて最上位ビット列データと最下位ビット列データに分割するステップと、
前記データ分割手段にて分割された最上位ビット列データと最下位ビット列データのそれぞれの各ビットをエラー検出用のデータと比較し、前記最上位ビット列データと前記最下位ビット列データをコードワード長で区切った領域のコードワード長ごとのFECシンボルエラーをデータ比較部(3d)にて検出するステップと、
エラーカウント手段(7a)により、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生したコードワード数を、前記閾値まではFECシンボルエラーのエラー数ごとにそれぞれカウントし、前記閾値以上はまとめてカウントするステップと、
前記エラーカウント手段によるカウント結果に基づき、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値までのFECシンボルエラーのエラー数ごとのコードワード数と、前記最上位ビット列データ+前記最下位ビット列データの1コードワード中にFECシンボルエラーが発生した前記閾値以上のコードワード数とによる集計一覧を表示制御手段(7b)にて表示画面に表形式で表示制御するステップと、を含むことを特徴とするエラー数表示方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020215420A JP7308808B2 (ja) | 2020-12-24 | 2020-12-24 | 誤り率測定装置及びエラー数表示方法 |
US17/514,325 US11979229B2 (en) | 2020-12-24 | 2021-10-29 | Error rate measuring apparatus and error count display method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020215420A JP7308808B2 (ja) | 2020-12-24 | 2020-12-24 | 誤り率測定装置及びエラー数表示方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022101058A JP2022101058A (ja) | 2022-07-06 |
JP7308808B2 true JP7308808B2 (ja) | 2023-07-14 |
Family
ID=82118039
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020215420A Active JP7308808B2 (ja) | 2020-12-24 | 2020-12-24 | 誤り率測定装置及びエラー数表示方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11979229B2 (ja) |
JP (1) | JP7308808B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7394733B2 (ja) | 2020-10-26 | 2023-12-08 | ミネベアミツミ株式会社 | 保持力センサ |
JP7394735B2 (ja) | 2020-10-26 | 2023-12-08 | ミネベアミツミ株式会社 | 保持力センサユニット、及び環状アダプタ |
JP7394734B2 (ja) | 2020-10-26 | 2023-12-08 | ミネベアミツミ株式会社 | 保持力センサ |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7139371B2 (ja) * | 2020-03-19 | 2022-09-20 | アンリツ株式会社 | 誤り率測定装置及びデータ分割表示方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10644844B1 (en) | 2017-04-05 | 2020-05-05 | Xilinx, Inc. | Circuit for and method of determining error spacing in an input signal |
US20200396021A1 (en) | 2019-06-12 | 2020-12-17 | Viavi Solutions Inc. | Evaluation of bit error vectors for symbol error analysis |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4468322B2 (ja) | 2006-03-31 | 2010-05-26 | アンリツ株式会社 | ビット誤り測定装置 |
JP6818055B2 (ja) | 2019-01-18 | 2021-01-20 | アンリツ株式会社 | 誤り率測定装置及び誤り率測定方法 |
-
2020
- 2020-12-24 JP JP2020215420A patent/JP7308808B2/ja active Active
-
2021
- 2021-10-29 US US17/514,325 patent/US11979229B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10644844B1 (en) | 2017-04-05 | 2020-05-05 | Xilinx, Inc. | Circuit for and method of determining error spacing in an input signal |
US20200396021A1 (en) | 2019-06-12 | 2020-12-17 | Viavi Solutions Inc. | Evaluation of bit error vectors for symbol error analysis |
Non-Patent Citations (3)
Title |
---|
ANRITSU CORPORATION,MT1040A Transport Modules Operation Manual (Second Edition),M-W4038AE-2.0,ANRITSU CORPORATION,2020年09月23日,314,322ページ,https://dl.cdn-anritsu.com/en-au/test-measurement/files/Manuals/Operation-Manual/MT1040A/MT1040A%20Transport%20Modules%20Operation%20Manual_English_2_0.pdf |
アンリツ株式会社,MU196020A PAM4 PPG MU196040A PAM4 ED MU196040B PAM4 ED 取扱説明書(第6版),M-W3976AW-6.0,アンリツ株式会社,2020年09月30日,1-2,1-3,1-66,1-70~1-73,3-6ページ,https://dl.cdn-anritsu.com/ja-jp/test-measurement/files/Manuals/Operation-Manual/MP1900A/mu1960x0a_opm_j_6_0.pdf |
アンリツ株式会社,ネットワークマスタTMシリーズ ネットワークマスタ プロ MT1040A 400G(QSFP-DD)マルチレートモジュール MU104014A 400G(OSFP)マルチレートモジュール MU104015A 100G マルチレートモジュール MU104011A,アンリツ株式会社,2020年11月02日,7,24ページ,https://usermanual.wiki/m/5c93a3430c16e5efbd4527b1355e2434c8e5d64402496701b622ceb07eabd4be.pdf |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7394733B2 (ja) | 2020-10-26 | 2023-12-08 | ミネベアミツミ株式会社 | 保持力センサ |
JP7394735B2 (ja) | 2020-10-26 | 2023-12-08 | ミネベアミツミ株式会社 | 保持力センサユニット、及び環状アダプタ |
JP7394734B2 (ja) | 2020-10-26 | 2023-12-08 | ミネベアミツミ株式会社 | 保持力センサ |
Also Published As
Publication number | Publication date |
---|---|
US11979229B2 (en) | 2024-05-07 |
JP2022101058A (ja) | 2022-07-06 |
US20220209887A1 (en) | 2022-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7308808B2 (ja) | 誤り率測定装置及びエラー数表示方法 | |
JP7139371B2 (ja) | 誤り率測定装置及びデータ分割表示方法 | |
JP6250737B2 (ja) | 誤り率測定装置及び誤り率測定方法 | |
US11379331B2 (en) | Error rate measuring apparatus and error counting method | |
US11293983B2 (en) | Error rate measuring apparatus and setting screen display method | |
JP5861230B2 (ja) | 試験測定機器及び方法 | |
JP7184839B2 (ja) | 誤り率測定装置及びエラーカウント方法 | |
JP2022134472A (ja) | 誤り率測定装置及びエラー分布表示方法 | |
JP7250751B2 (ja) | 誤り率測定装置及びコードワード位置表示方法 | |
JP6827484B2 (ja) | 誤り率測定装置および誤り率測定方法 | |
JP7139376B2 (ja) | 誤り率測定装置および連続エラー検索方法 | |
JP6951399B2 (ja) | 誤り率測定器のデータ表示装置及びエラーカウント方法 | |
JP7381532B2 (ja) | 誤り率測定装置及びコードワードエラー表示方法 | |
JP2023039154A (ja) | 誤り率測定装置及びUncorrectableコードワード検索方法 | |
JP7046883B2 (ja) | 誤り率測定装置及び誤り率測定方法 | |
JP2021069054A (ja) | 誤り率測定装置及び誤り率測定方法 | |
JP7364616B2 (ja) | ジッタ耐力測定装置及びジッタ耐力測定方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211210 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221006 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20221018 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20221215 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230206 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230606 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230704 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7308808 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |