JP7128187B2 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP7128187B2
JP7128187B2 JP2019532223A JP2019532223A JP7128187B2 JP 7128187 B2 JP7128187 B2 JP 7128187B2 JP 2019532223 A JP2019532223 A JP 2019532223A JP 2019532223 A JP2019532223 A JP 2019532223A JP 7128187 B2 JP7128187 B2 JP 7128187B2
Authority
JP
Japan
Prior art keywords
terminal
display
information
film
alternatively
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019532223A
Other languages
English (en)
Other versions
JPWO2019021147A1 (ja
Inventor
舜平 山崎
紘慈 楠
一徳 渡邉
進 川島
圭 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JPWO2019021147A1 publication Critical patent/JPWO2019021147A1/ja
Priority to JP2022130702A priority Critical patent/JP7318078B2/ja
Application granted granted Critical
Publication of JP7128187B2 publication Critical patent/JP7128187B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
    • G06N3/063Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/40Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character is selected from a number of characters arranged one beside the other, e.g. on a common carrier plate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/06Electrode terminals
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/14Light sources with substantially two-dimensional radiating surfaces characterised by the chemical or physical composition or the arrangement of the electroluminescent material, or by the simultaneous addition of the electroluminescent material in or onto the light source
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/18Tiled displays
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology
    • G06N3/045Combinations of networks
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/026Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Description

本発明の一態様は、表示パネル、表示装置、入出力装置または情報処理装置に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様の技術分野は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。そのため、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの駆動方法、または、それらの製造方法、を一例として挙げることができる。
表示パネルと、板と、ステージと、駆動回路と、調整手段とを各2つ備え、かつフレームを備える表示装置であって、表示パネルは表示部と、動作回路部と、端子と、外部電極と、透明部と、第1の部分を備え、かつ可撓性を有し、透明部は可視光を透過する領域を含み、表示パネルは、透明部と表示部の一部が板から迫り出すように、板と固定され、2つの表示パネルの一方の表示部と他方の透明部とが重なる表示装置が知られている(特許文献1)。
特開2016-167045号公報
本発明の一態様は、利便性または信頼性に優れた新規な表示パネルを提供することを課題の一とする。または、利便性または信頼性に優れた新規な表示装置を提供することを課題の一とする。または、利便性または信頼性に優れた新規な入出力装置を提供することを課題の一とする。または、利便性または信頼性に優れた新規な情報処理装置を提供することを課題の一とする。または、新規な表示パネル、新規な表示装置、新規な入出力装置、新規な情報処理装置または新規な半導体装置を提供することを課題の一とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
(1)本発明の一態様は、表示領域と、第1の端子領域と、第2の端子領域と、を有する表示パネルである。
第1の端子領域は表示領域を遮らないように配置され、第1の端子領域は表示領域と重なる領域を備える。また、第1の端子領域は第1の一群の端子を備え、第1の一群の端子は、第1の端子を含む。
第2の端子領域は第2の一群の端子を備え、第2の一群の端子は第2の端子を含む。
表示領域は一群の画素、他の一群の画素、走査線および信号線を備える。
一群の画素は画素を含み、一群の画素は行方向に配設される。
他の一群の画素は画素を含み、他の一群の画素は行方向と交差する列方向に配設される。
走査線は一群の画素と電気的に接続される。
信号線は他の一群の画素と電気的に接続され、信号線は第1の端子および第2の端子と電気的に接続される。
これにより、例えば、第1の端子または第2の端子の一方は、第1の端子または第2の端子の他方から供給される信号を、供給することができる。または、例えば、第1の端子または第2の端子の一方から供給される信号を、第1の端子または第2の端子の他方および他の一群の画素に分配することができる。
または、表示品位を損なうことなく、第1の端子を配置することができる。または、第1の端子を使用者から隠すことができる。または、表示領域より外側の透光性が損われない。または、表示領域を他の物品に近づけることができる。または、表示領域を他の物品に並べることができる。または、表示領域を他の表示パネルの表示領域に隣接させることができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
(2)また、本発明の一態様は、信号線が第1の領域乃至第3の領域を備える上記の表示パネルである。
第3の領域は、第1の領域および第2の領域に挟まれる領域を備える。
信号線は、第1の領域において、第1の端子と電気的に接続され、信号線は、第2の領域において、第2の端子と電気的に接続され、信号線は、第3の領域において、画素と電気的に接続される。
これにより、例えば、第1の端子を信号線の一方の端部と電気的に接続し、第2の端子を他方の端部に電気的に接続し、画素を信号線の一方の端部および他方の端部の間と電気的に接続することができる。
または、第1の端子または第2の端子の一方から供給される他の一群の画素に表示する信号以外の信号を、第1の端子または第2の端子の他方から供給することができる。または、当該表示パネルに表示しない信号を、信号線を用いて伝達することができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
(3)また、本発明の一態様は、第1の駆動回路と、第2の駆動回路と、を有する上記の表示パネルである。
第1の駆動回路は走査線と電気的に接続され、第1の駆動回路は選択信号を供給する機能を備える。
第2の駆動回路は第2の端子と電気的に接続され、第2の駆動回路は画像信号を供給する機能を備える。
これにより、例えば、当該表示パネルに表示する画像信号および他の表示パネルに表示する画像信号を第2の端子に供給することができる。または、例えば、第2の端子に供給される他の表示パネルに表示する画像信号を、第1の端子から供給することができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
(4)また、本発明の一態様は、一群の表示パネルと、他の一群の表示パネルと、を有する表示装置である。
一群の表示パネルは行方向に配設され、一群の表示パネルは上記の表示パネルを含む。
他の一群の表示パネルは行方向と交差する列方向に配設され、他の一群の表示パネルは表示パネルおよび他の表示パネルを含む。
他の表示パネルは第3の端子領域および他の表示領域を備える。
第3の端子領域は他の表示領域の外側に設けられ、第3の端子領域は第1の端子領域と重なる領域を備え、第3の端子領域は第3の一群の端子を備える。
第3の一群の端子は第3の端子を備え、第3の端子は第1の端子と電気的に接続される。
他の表示領域は表示領域の表示を視認できる方向から、表示を視認できるように配置される。
これにより、一群の表示パネルを近づけて配置することができる。または、一群の表示パネルの表示領域が連続するように配置することができる。または、他の一群の表示パネルを近づけて配置することができる。または、他の一群の表示パネルの表示領域が連続するように配置することができる。
または、連続する画像を一群の表示パネルに表示することができる。または、連続する画像を他の一群の表示パネルに表示することができる。
または、表示パネルの第2の端子に供給され、他の表示パネルに表示する画像信号を、表示パネルの第1の端子から、他の表示パネルの第3の端子に供給することができる。その結果、利便性または信頼性に優れた新規な表示装置を提供することができる。
(5)また、本発明の一態様は、上記他の表示パネルが、第4の端子領域を備える表示装置である。
第4の端子領域は他の表示領域を遮らないように配置され、第4の端子領域は他の表示領域と重なる領域を備える。また、第4の端子領域は第4の一群の端子を備える。
第4の一群の端子は第4の端子を含む。
他の表示領域は他の画素および他の信号線を備え、他の信号線は他の画素、第3の端子および第4の端子と電気的に接続される。
これにより、例えば、第4の端子は、第3の端子から供給される信号を供給することができる。または、例えば、第3の端子から供給される信号を、第4の端子および他の画素に分配することができる。
または、表示品位を損なうことなく、第4の端子を配置することができる。または、第4の端子を使用者から隠すことができる。または、他の表示領域より外側の透光性が損われない。または、他の表示領域を他の物品に近づけることができる。または、他の表示領域を他の物品に並べることができる。その結果、利便性または信頼性に優れた新規な表示装置を提供することができる。
(6)また、本発明の一態様は、制御部を有する上記の表示装置である。
制御部は画像情報および制御情報を供給され、制御部は画像情報に基づいて情報を生成し、制御部は制御情報に基づいて第1の制御信号を生成する。また、制御部は情報および第1の制御信号を供給する。
第1の駆動回路は、第1の制御信号に基づいて、選択信号および第2の制御信号を生成し、第1の駆動回路は選択信号および第2の制御信号を供給する。
第2の駆動回路は、情報に基づいて、画像信号を供給する。
第1の端子領域は第5の端子を備え、第5の端子は第1の駆動回路と電気的に接続され、第5の端子は第2の制御信号を供給される。
第2の端子領域は第6の端子を備え、第6の端子は第5の端子と電気的に接続される。
他の表示パネルは、第3の駆動回路および他の走査線を備える。
第3の駆動回路は第6の端子および他の走査線と電気的に接続され、第3の駆動回路は第2の制御信号に基づいて、他の選択信号を生成し、供給する。
他の画素は他の走査線および他の信号線と電気的に接続され、他の画素は情報および他の選択信号を供給される。
これにより、第1の駆動回路乃至第3の駆動回路の動作を同期することができる。または、連続する画像を一群の表示パネルに同期して表示することができる。または、連続する画像を他の一群の表示パネルに同期して表示することができる。その結果、利便性または信頼性に優れた新規な表示装置を提供することができる。
(7)また、本発明の一態様は、入力部と、表示部と、を有する入出力装置である。
表示部は上記の表示パネルを備え、入力部は検知領域を備える。
入力部は検知領域に近接するものを検知し、検知領域は画素と重なる領域を備える。
これにより、表示部を用いて画像情報を表示しながら、表示部と重なる領域に近接するものを検知することができる。または、表示部に近接させる指などをポインタに用いて、位置情報を入力することができる。または、位置情報を表示部に表示する画像情報に関連付けることができる。その結果、利便性または信頼性に優れた新規な入出力装置を提供することができる。
(8)また、本発明の一態様は、演算装置と、入出力装置と、を有する情報処理装置である。
演算装置は入力情報または検知情報を供給され、演算装置は制御情報および画像情報を供給する。
入出力装置は入力情報および検知情報を供給し、入出力装置は制御情報および画像情報を供給される。また、入出力装置は、表示部、入力部および検知部を備える。
表示部は上記の表示パネルを備え、表示部は制御情報に基づいて、画像情報を表示する。
入力部は入力情報を生成し、検知部は検知情報を生成する。
(9)また、本発明の一態様は、上記の演算装置が人工知能部を備える情報処理装置である。
人工知能部は入力情報または検知情報を供給され、人工知能部は制御情報を供給し、人工知能部は半導体装置を有する。
半導体装置は、入力情報または検知情報に基づいて、制御情報を推論する。
これにより、好適であると感じられるように表示する制御情報を生成することができる。または、好適であると感じられるように表示することができる。または、快適であると感じられるように表示する制御情報を生成することができる。または、快適であると感じられるように表示することができる。その結果、利便性または信頼性に優れた新規な情報処理装置を提供することができる。
(10)また、本発明の一態様は、上記の半導体装置がニューラルネットワークを備える情報処理装置である。
ニューラルネットワークは、入力層、中間層および出力層を備え、入力層は第1の一群のニューロン回路を備え、中間層は第2の一群のニューロン回路を備え、出力層は第3の一群のニューロン回路を備える。
第2の一群のニューロン回路は第1のニューロン回路および第2のニューロン回路を含む。
第1のニューロン回路は第1の一群のニューロン回路と電気的に接続され、第2のニューロン回路は第3の一群のニューロン回路と電気的に接続される。
第1の一群のニューロン回路は入力情報または検知情報を供給され、第3の一群のニューロン回路は制御情報を供給する。
(11)また、本発明の一態様は、上記の第1のニューロン回路が、一群の入力信号、一群の重み情報およびバイアス信号を供給される情報処理装置である。
第1のニューロン回路は積和演算器および変換器を備える。
積和演算器は変換器と電気的に接続され、積和演算器は一群の入力信号および一群の重み情報の積和値およびバイアス信号に基づいて積和信号を生成する。
変換器は積和信号に基づいて出力信号を生成する。
(12)また、本発明の一態様は、キーボード、ハードウェアボタン、ポインティングデバイス、タッチセンサ、照度センサ、撮像装置、音声入力装置、視線入力装置、姿勢検出装置、のうち一以上と、上記の表示パネルと、を含む、情報処理装置である。
これにより、さまざまな入力装置を用いて供給する情報に基づいて、画像情報または制御情報を演算装置に生成させることができる。その結果、利便性または信頼性に優れた新規な情報処理装置を提供することができる。
本明細書に添付した図面では、構成要素を機能ごとに分類し、互いに独立したブロックとしてブロック図を示しているが、実際の構成要素は機能ごとに完全に切り分けることが難しく、一つの構成要素が複数の機能に係わることもあり得る。
本明細書においてトランジスタが有するソースとドレインは、トランジスタの極性及び各端子に与えられる電位の高低によって、その呼び方が入れ替わる。一般的に、nチャネル型トランジスタでは、低い電位が与えられる端子がソースと呼ばれ、高い電位が与えられる端子がドレインと呼ばれる。また、pチャネル型トランジスタでは、低い電位が与えられる端子がドレインと呼ばれ、高い電位が与えられる端子がソースと呼ばれる。本明細書では、便宜上、ソースとドレインとが固定されているものと仮定して、トランジスタの接続関係を説明する場合があるが、実際には上記電位の関係に従ってソースとドレインの呼び方が入れ替わる。
本明細書においてトランジスタのソースとは、活性層として機能する半導体膜の一部であるソース領域、或いは上記半導体膜に接続されたソース電極を意味する。同様に、トランジスタのドレインとは、上記半導体膜の一部であるドレイン領域、或いは上記半導体膜に接続されたドレイン電極を意味する。また、ゲートはゲート電極を意味する。
本明細書においてトランジスタが直列に接続されている状態とは、例えば、第1のトランジスタのソースまたはドレインの一方のみが、第2のトランジスタのソースまたはドレインの一方のみに接続されている状態を意味する。また、トランジスタが並列に接続されている状態とは、第1のトランジスタのソースまたはドレインの一方が第2のトランジスタのソースまたはドレインの一方に接続され、第1のトランジスタのソースまたはドレインの他方が第2のトランジスタのソースまたはドレインの他方に接続されている状態を意味する。
本明細書において接続とは、電気的な接続を意味しており、電流、電圧または電位が、供給可能、或いは伝送可能な状態に相当する。従って、接続している状態とは、直接接続している状態を必ずしも指すわけではなく、電流、電圧または電位が、供給可能、或いは伝送可能であるように、配線、抵抗、ダイオード、トランジスタなどの回路素子を介して間接的に接続している状態も、その範疇に含む。
本明細書において回路図上は独立している構成要素どうしが接続されている場合であっても、実際には、例えば配線の一部が電極として機能する場合など、一の導電膜が、複数の構成要素の機能を併せ持っている場合もある。本明細書において接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
また、本明細書中において、トランジスタの第1の電極または第2の電極の一方がソース電極を、他方がドレイン電極を指す。
本発明の一態様によれば、利便性または信頼性に優れた新規な表示パネルを提供することができる。または、利便性または信頼性に優れた新規な表示装置を提供することができる。または、利便性または信頼性に優れた新規な入出力装置を提供することができる。または、利便性または信頼性に優れた新規な情報処理装置を提供することができる。または、新規な表示パネル、新規な表示装置、新規な入出力装置、新規な情報処理装置または、新規な半導体装置を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
実施の形態に係る表示パネルを備える表示装置の構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示装置の構成を説明する図。 実施の形態に係る表示パネルの構成を説明する斜視図。 実施の形態に係る入出力装置の構成を説明するブロック図。 実施の形態に係る情報処理装置の構成を説明するブロック図および投影図。 実施の形態に係る情報処理装置の駆動方法を説明するフローチャート。 実施の形態に係る情報処理装置の駆動方法を説明する図。 実施の形態に係る情報処理装置の人工知能部を説明する図。 実施の形態に係る情報処理装置の構成を説明する図。 実施の形態に係る情報処理装置の構成を説明する図。
本発明の一態様の表示パネルは、表示領域と、第1の端子領域と、第2の端子領域と、を有する。
第1の端子領域は表示領域を遮らないように配置され、表示領域と重なる領域を備える。
第1の端子領域は第1の一群の端子を備え、第1の一群の端子は第1の端子を含む。
第2の端子領域は第2の一群の端子を備え、第2の一群の端子は第2の端子を含む。
表示領域は、一群の画素、他の一群の画素、走査線および信号線を備える。
一群の画素は画素を含み、行方向に配設される。他の一群の画素は画素を含み、行方向と交差する列方向に配設される。
走査線は一群の画素と電気的に接続される。また、信号線は他の一群の画素と電気的に接続され、信号線は第1の端子および第2の端子と電気的に接続される。
これにより、例えば、第1の端子または第2の端子の一方は、第1の端子または第2の端子の他方から供給される信号を、供給することができる。または、例えば、第1の端子または第2の端子の一方から供給される信号を、第1の端子または第2の端子の他方および他の一群の画素に分配することができる。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。
(実施の形態1)
本実施の形態では、本発明の一態様の表示パネルの構成について、図1乃至図10を参照しながら説明する。
図1は本発明の一態様の表示パネルを備える表示装置の構成を説明する図である。図1(A)は本発明の一態様の表示装置の斜視図であり、図1(B)は上面図である。図1(C)は図1(B)の切断線Y1-Y2における断面図であり、図1(D)は図1(B)の切断線Z1-Z2における断面図である。
図2は本発明の一態様の表示パネルの構成を説明する図である。図2(A)は本発明の一態様の表示パネルの斜視図であり、図2(B)は上面図である。図2(C)は図2(B)の切断線Y1-Y2における断面図であり、図2(D)は図2(B)の切断線Z1-Z2における断面図である。
図3は本発明の一態様の表示パネルの構成を説明する図である。図3(A)は本発明の一態様の表示パネルの斜視図であり、図3(B)は上面図である。図3(C)は図3(B)の切断線Z1-Z2における断面図である。
図4は本発明の一態様の表示パネルの構成を説明する図である。図4(A)は本発明の一態様の表示パネルの斜視図であり、図4(B)は上面図である。図4(C)は図4(B)の切断線Y1-Y2における断面図である。
図5は本発明の一態様の表示パネルの構成を説明する図である。図5は図6(A)の切断線X9-X10における断面図である。
図6は本発明の一態様の表示パネルの構成を説明する図である。図6(A)は表示パネルの上面図であり、図6(B)および図6(C)は図6(A)に示す表示パネルの画素の一部を説明する上面図である。
図7(A)は図6(A)の切断線X1-X2、切断線X3-X4、切断線X9-X10における断面図である。また、図7(B)は表示パネルが備える画素回路の構成を説明する回路図である。
図8(A)は、本発明の一態様の表示パネルの画素の構成を説明する図である。図8(B)は、図8(A)に示す画素の一部を説明する断面図である。
図9は本発明の一態様の表示装置の構成を説明するブロック図である。
なお、本明細書において、1以上の整数を値にとる変数を符号に用いる場合がある。例えば、1以上の整数の値をとる変数pを含む(p)を、最大p個の構成要素のいずれかを特定する符号の一部に用いる場合がある。また、例えば、1以上の整数の値をとる変数mおよび変数nを含む(m,n)を、最大m×n個の構成要素のいずれかを特定する符号の一部に用いる場合がある。
図10は本発明の一態様の表示パネルの構成を説明する図である。図10(A)は本発明の一態様の表示パネルの斜め上方からの斜視図であり、図10(B)は斜め下方からの斜視図である。
本実施の形態で説明する表示パネル700(p,q)は、例えば、複数個並べて、1つの表示装置に用いることができる(図1(A)および図1(B)参照)。
<表示パネル700(p,q)の構成例1.>
本実施の形態で説明する表示パネル700(p,q)は、表示領域231と、端子領域529Aと、端子領域529Bと、を有する(図10(A)および図10(B)参照)。
《端子領域529A》
端子領域529Aは、表示領域231を遮らないように配置され、端子領域529Aは表示領域231と重なる領域を備える。具体的には、端子領域529Aは、表示領域231の奥行き方向(図中に矢印D1で示す方向)側に配置される(図10(B)参照)。また、表示領域231は、奥行き方向に対向する方向に向けて表示する。換言すれば、端子領域529Aは、表示領域231の背面に配置される。これにより、表示領域231の表示を遮ることなく、端子領域529Aを表示領域231に重ねて配置することができる。
端子領域529Aは一群の端子519A(1)乃至端子519A(n)を備え、一群の端子519A(1)乃至端子519A(n)は端子519A(j)を含む(図9参照)。
《端子領域529B》
端子領域529Bは一群の端子519B(1)乃至端子519B(n)を備え、一群の端子519B(1)乃至端子519B(n)は端子519B(j)を含む。なお、端子領域529Bは表示領域231の外側に配置される(図10(A)参照)。
《表示領域231》
表示領域231は、一群の画素702(i,1)乃至画素702(i,n)、他の一群の画素702(1,j)乃至画素702(m,j)、走査線G1(i)および信号線S1(j)を備える(図9参照)。
一群の画素702(i,1)乃至画素702(i,n)は、画素702(i,j)を含み、行方向(図中に矢印R1で示す方向)に配設される。
他の一群の画素702(1,j)乃至画素702(m,j)は、画素702(i,j)を含み、行方向と交差する列方向(図中に矢印C1で示す方向)に配設される。
《走査線G1(i)》
走査線G1(i)は、一群の画素702(i,1)乃至画素702(i,n)と電気的に接続される。
《信号線S1(j)》
信号線S1(j)は他の一群の画素702(1,j)乃至画素702(m,j)と電気的に接続され、端子519A(j)および端子519B(j)と電気的に接続される。
これにより、例えば、第1の端子519A(j)または第2の端子519B(j)の一方は、第1の端子519A(j)または第2の端子519B(j)の他方から供給される信号を、供給することができる。または、例えば、第1の端子519A(j)または第2の端子519B(j)の一方から供給される信号を、第1の端子519A(j)または第2の端子519B(j)の他方および他の一群の画素702(1,j)乃至画素702(m,j)に分配することができる。
または、表示品位を損なうことなく、第1の端子519A(j)を配置することができる。または、第1の端子519A(j)を使用者から隠すことができる。または、表示領域231より外側の透光性が損われない。または、表示領域231を他の物品に近づけることができる。または、表示領域231を他の物品に並べることができる。または、表示領域231を他の表示パネルの表示領域に隣接させることができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
《信号線S1(j)》
また、信号線S1(j)は、第1の領域、第2の領域、第3の領域を備える。なお、第3の領域は、第1の領域および第2の領域に挟まれる。
信号線S1(j)は、第1の領域において、端子519A(j)と電気的に接続され、第2の領域において、端子519B(j)と電気的に接続される(図9参照)。また、信号線S1(j)は、第3の領域において、画素702(i,j)と電気的に接続される。
これにより、例えば、第1の端子519A(j)を信号線S1(j)の一方の端部と電気的に接続し、第2の端子519B(j)を他方の端部に電気的に接続し、画素702(i,j)を信号線S1(j)の一方の端部および他方の端部の間と電気的に接続することができる。
または、第1の端子519A(j)または第2の端子519B(j)の一方から供給される他の一群の画素702(1,j)乃至画素702(m,j)に表示する信号以外の信号を、第1の端子519A(j)または第2の端子519B(j)の他方から供給することができる。または、当該表示パネルに表示しない信号を、信号線を用いて伝達することができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
<表示パネル700(p,q)の構成例2.>
また、本発明の一態様の表示パネルは、駆動回路GDAと、駆動回路SD1と、を有する(図9参照)。
《駆動回路GDAの構成例1.》
駆動回路GDAは走査線G1(i)と電気的に接続され、駆動回路GDAは選択信号を供給する機能を備える。
駆動回路GDAは、シフトレジスタおよびラッチ回路を備える。例えば、画素回路530(i,j)に用いるトランジスタと同じ構成を備えるトランジスタを駆動回路GDAに用いることができる。(図8(A)および図8(B)参照)。これにより、駆動回路GDAおよび画素回路530(i,j)を、同一の工程で作製することができる。
なお、画素回路530(i,j)に用いるトランジスタより高速で動作するように、駆動回路GDAに用いるトランジスタの寸法等を設計することができる。
《駆動回路GDAの構成例2.》
駆動回路GDAは、30Hz以上の頻度で、選択信号を走査線G1(i)に供給する機能を備える。または、駆動回路GDAは、頻度を変えて選択信号を供給する機能を備える。例えば、1Hz以下または30Hz以上の頻度で、選択信号を走査線G1(i)に供給する機能を備える。
《駆動回路SD1の構成例1.》
駆動回路SD1は第2の端子519B(j)と電気的に接続され、駆動回路SD1は、画像信号を供給する機能を備える。
これにより、例えば、一の表示パネルに表示する画像信号および他の表示パネルに表示する画像信号を第2の端子519B(j)に供給することができる。または、例えば、第2の端子519B(j)に供給される他の表示パネルに表示する画像信号を、第1の端子519A(j)から供給することができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
駆動回路SD1は、シフトレジスタ、ラッチ回路、デジタルアナログ変換回路およびバッファアンプ等を備える。デジタルアナログ変換回路は、例えば、抵抗列およびパストランジスタを用いた論理回路を備える。
例えば、単結晶シリコンを半導体に用いるトランジスタを、駆動回路SD1に用いることができる。または、例えば、酸化物半導体膜を用いるトランジスタを駆動回路SD1に用いることができる。
例えば、酸化物半導体膜を用いるトランジスタをパストランジスタを用いた論理回路に用いることができる。これにより、例えば、レーザ結晶化に伴いリッジが形成されてしまうポリシリコン膜に比べて、半導体膜の表面の凹凸を小さくすることができる。または、例えば、20nm程度の薄い絶縁膜をゲート絶縁膜に用いることができる。または、酸化物半導体膜を用いるトランジスタの駆動能力を高めることができる。または、ポリシリコンを用いるトランジスタで構成する論理回路等に比べて、動作速度を速くすることができる。
<表示パネル700(p.q)の構成例3.>
本実施の形態で説明する表示パネル700(p,q)は、画素702(i,j)を有する(図6(A)参照)。
《画素702(i,j)の構成例1.》
画素702(i,j)は、機能層520および表示素子550(i,j)を備える(図7(A)参照)。
《機能層520の構成例1.》
機能層520は画素回路530(i,j)を備える。
《画素回路530(i,j)の構成例1.》
画素回路530(i,j)は、表示素子550(i,j)と電気的に接続される(図7(A)および図7(B)参照)。
例えば、画素回路530(i,j)は、開口部591A(i,j)において、表示素子550(i,j)と電気的に接続される(図8(A)参照)。
例えば、スイッチ、トランジスタ、ダイオード、抵抗素子、インダクタまたは容量素子等を画素回路530(i,j)に用いることができる。
画素回路530(i,j)は、スイッチSW2および容量素子C21を含む。
例えば、トランジスタをスイッチSW2に用いることができる。
《スイッチSW2の構成例1.》
トランジスタMと同じ構成を備えるトランジスタを、スイッチSW2に用いることができる(図8(A)および図8(B)参照)。これにより、スイッチSW2およびトランジスタMを、同一の工程で作製することができる。
なお、スイッチSW2に用いるトランジスタより高い電流駆動能力が得られるように、トランジスタMの寸法等を設計することができる。または、非導通状態において流れる電流を抑制するように、スイッチSW2に用いるトランジスタの寸法等を設計することができる。
トランジスタは、半導体膜508、導電膜504、導電膜512Aおよび導電膜512Bを備える(図8(B)参照)。
半導体膜508は、導電膜512Aと電気的に接続される領域508A、導電膜512Bと電気的に接続される領域508Bを備える。半導体膜508は、領域508Aおよび領域508Bの間に領域508Cを備える。
導電膜504は領域508Cと重なる領域を備え、導電膜504はゲート電極の機能を備える。
絶縁膜506は、半導体膜508および導電膜504の間に挟まれる領域を備える。絶縁膜506はゲート絶縁膜の機能を備える。
導電膜512Aはソース電極の機能またはドレイン電極の機能の一方を備え、導電膜512Bはソース電極の機能またはドレイン電極の機能の他方を備える。
また、導電膜524をトランジスタに用いることができる。導電膜524は、導電膜504との間に半導体膜508を挟む領域を備える。導電膜524は、第2のゲート電極の機能を備える。導電膜524を、例えば、導電膜504と電気的に接続することができる。
なお、例えば、同一の工程で形成することができる半導体膜を駆動回路および画素回路のトランジスタに用いることができる。
例えば、ボトムゲート型のトランジスタまたはトップゲート型のトランジスタなどを駆動回路のトランジスタまたは画素回路のトランジスタに用いることができる。
《半導体膜508の構成例1.》
例えば、14族の元素を含む半導体を半導体膜508に用いることができる。具体的には、シリコンを含む半導体を半導体膜508に用いることができる。
[水素化アモルファスシリコン]
例えば、水素化アモルファスシリコンを半導体膜508に用いることができる。または、微結晶シリコンなどを半導体膜508に用いることができる。これにより、例えば、ポリシリコンを半導体膜508に用いる表示パネルより、表示ムラが少ない表示パネルを提供することができる。または、表示パネルの大型化が容易である。
[ポリシリコン]
例えば、ポリシリコンを半導体膜508に用いることができる。これにより、例えば、水素化アモルファスシリコンを半導体膜508に用いるトランジスタより、トランジスタの電界効果移動度を高くすることができる。または、例えば、水素化アモルファスシリコンを半導体膜508に用いるトランジスタより、駆動能力を高めることができる。または、例えば、水素化アモルファスシリコンを半導体膜508に用いるトランジスタより、画素の開口率を向上することができる。
または、例えば、水素化アモルファスシリコンを半導体膜508に用いるトランジスタより、トランジスタの信頼性を高めることができる。
または、トランジスタの作製に要する温度を、例えば、単結晶シリコンを用いるトランジスタより、低くすることができる。
または、駆動回路のトランジスタに用いる半導体膜を、画素回路のトランジスタに用いる半導体膜と同一の工程で形成することができる。または、画素回路を形成する基板と同一の基板上に駆動回路を形成することができる。または、電子機器を構成する部品数を低減することができる。
[単結晶シリコン]
例えば、単結晶シリコンを半導体膜に用いることができる。これにより、例えば、水素化アモルファスシリコンを半導体膜508に用いる表示パネルより、精細度を高めることができる。または、例えば、ポリシリコンを半導体膜508に用いる表示パネルより、表示ムラが少ない表示パネルを提供することができる。または、例えば、スマートグラスまたはヘッドマウントディスプレイを提供することができる。
《半導体膜508の構成例2.》
例えば、酸化物半導体を用いるトランジスタを利用することができる。具体的には、インジウムを含む酸化物半導体またはインジウムとガリウムと亜鉛を含む酸化物半導体を半導体膜に用いることができる。
一例を挙げれば、オフ状態におけるリーク電流が、半導体膜にアモルファスシリコンを用いたトランジスタより小さいトランジスタを用いることができる。具体的には、酸化物半導体を半導体膜に用いたトランジスタを用いることができる。
これにより、アモルファスシリコンを半導体膜に用いたトランジスタを利用する画素回路と比較して、画素回路が画像信号を保持することができる時間を長くすることができる。具体的には、フリッカーの発生を抑制しながら、選択信号を30Hz未満、好ましくは1Hz未満、より好ましくは一分に一回未満の頻度で供給することができる。その結果、情報処理装置の使用者に蓄積する疲労を低減することができる。また、駆動に伴う消費電力を低減することができる。
例えば、インジウム、ガリウムおよび亜鉛を含む厚さ25nmの膜を、半導体膜508に用いることができる。
例えば、タンタルおよび窒素を含む厚さ10nmの膜と、銅を含む厚さ300nmの膜と、を積層した導電膜を導電膜504に用いることができる。なお、銅を含む膜は、絶縁膜506との間に、タンタルおよび窒素を含む膜を挟む領域を備える。
例えば、シリコンおよび窒素を含む厚さ400nmの膜と、シリコン、酸素および窒素を含む厚さ200nmの膜と、を積層した積層膜を、絶縁膜506に用いることができる。なお、シリコンおよび窒素を含む膜は、半導体膜508との間に、シリコン、酸素および窒素を含む膜を挟む領域を備える。
例えば、タングステンを含む厚さ50nmの膜と、アルミニウムを含む厚さ400nmの膜と、チタンを含む厚さ100nmの膜と、をこの順で積層した導電膜を、導電膜512Aまたは導電膜512Bに用いることができる。なお、タングステンを含む膜は、半導体膜508と接する領域を備える。
ところで、例えば、アモルファスシリコンを半導体に用いるボトムゲート型のトランジスタの製造ラインは、酸化物半導体を半導体に用いるボトムゲート型のトランジスタの製造ラインに容易に改造できる。また、例えばポリシリコンを半導体に用いるトップゲート型のトランジスタの製造ラインは、酸化物半導体を半導体に用いるトップゲート型のトランジスタの製造ラインに容易に改造できる。いずれの改造も、既存の製造ラインを有効に活用することができる。
これにより、チラツキを抑制することができる。または、消費電力を低減することができる。または、動きの速い動画を滑らかに表示することができる。または、豊かな階調で写真等を表示することができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
《半導体膜508の構成例3.》
例えば、化合物半導体を半導体膜508に用いることができる。具体的には、ガリウムヒ素を含む半導体を用いることができる。
例えば、有機半導体を半導体膜508に用いることができる。具体的には、ポリアセン類またはグラフェンを含む有機半導体を用いることができる。これにより、例えば、印刷法またはインクジェット法等を用いて半導体膜を形成することができる。または、安価な方法で半導体膜を作製することができる。
《表示素子550(i,j)の構成例1.》
表示素子550(i,j)は、光を射出する機能を備える。
表示素子550(i,j)は、発光性の材料を含む層553(j)を備える(図8(A)参照)。
例えば、光を射出する機能を備える表示素子を表示素子550(i,j)に用いることができる。具体的には、有機エレクトロルミネッセンス素子、無機エレクトロルミネッセンス素子、発光ダイオードまたはQDLED(Quantum Dot LED)等を、表示素子550(i,j)に用いることができる。
《発光性の材料を含む層553(j)の構成例1.》
例えば、信号線S1(j)に沿って列方向に長い帯状の積層材料を、発光性の材料を含む層553(j)に用いることができる。
具体的には、発光性の材料を含む層553(j)、発光性の材料を含む層553(j+1)および発光性の材料を含む層553(j+2)に、色相が互いに異なる光を発する材料を用いることができる。これにより、例えば、表示素子550(i,j)が射出する光の色相を、列ごとに異ならせることができる。
例えば、青色の光を発する材料、緑色の光を発する材料および赤色の光を発する材料を、互いに異なる色相の光を発する材料に用いることができる。
《発光性の材料を含む層553(j)の構成例2.》
例えば、白色の光を射出するように積層された積層材料を、発光性の材料を含む層553(j)に用いることができる。
具体的には、色相が互いに異なる光を発する材料を、発光性の材料を含む層553(j)に用いることができる。
例えば、青色の光を射出する蛍光材料を含む発光性の材料を含む層と、緑色および赤色の光を射出する蛍光材料以外の材料を含む層を積層した積層材料を、発光性の材料を含む層553(j)に用いることができる。または黄色の光を射出する蛍光材料以外の材料を含む層と、を積層した積層材料を、発光性の材料を含む層553(j)に用いることができる。
例えば、発光ユニットを発光性の材料を含む層553(j)に用いることができる。発光ユニットは、一方から注入された電子が他方から注入された正孔と再結合する領域を1つ備える。また、発光ユニットは発光性の材料を含み、発光性の材料は、電子と正孔の再結合により生じるエネルギーを光として放出する。
例えば、複数の発光ユニットおよび中間層を発光性の材料を含む層553(j)に用いることができる。中間層は、二つの発光ユニットの間に挟まれる領域を備える。中間層は電荷発生領域を備え、中間層は陰極側に配置された発光ユニットに正孔を供給し、陽極側に配置された発光ユニットに電子を供給する機能を備える。また、複数の発光ユニットおよび中間層を備える構成をタンデム型の発光素子という場合がある。
例えば、一の色相の光を発する材料を含む発光ユニットと、他の色相の光を発する材料を含む発光ユニットを、発光性の材料を含む層553(j)に用いることができる。
例えば、高分子化合物(オリゴマー、デンドリマー、ポリマー等)、中分子化合物(低分子と高分子の中間領域の化合物:分子量400以上4000以下)等を、発光性の材料を含む層553(j)に用いることができる。
《電極551(i,j)、電極552》
電極551(i,j)は、開口部591A(i,j)において、画素回路530(i,j)と電気的に接続される(図8(A)参照)。
例えば、配線等に用いることができる材料を電極551(i,j)または電極552に用いることができる。具体的には、可視光について透光性を有する材料を電極551(i,j)または電極552に用いることができる。
例えば、導電性酸化物またはインジウムを含む導電性酸化物、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などを用いることができる。または、光が透過する程度に薄い金属膜を用いることができる。または、可視光について透光性を有する材料を用いることができる。
例えば、光の一部を透過し、光の他の一部を反射する金属膜を電極551(i,j)または電極552に用いることができる。これにより、例えば、電極551(i,j)および電極552の間の距離を調整することができる。または、微小共振器構造を表示素子550(i,j)に設けることができる。または、所定の波長の光を他の光より効率よく取り出すことができる。または、スペクトルの半値幅が狭い光を取り出すことができる。または、鮮やかな色の光を取り出すことができる。
例えば、効率よく光を反射する膜を、電極551(i,j)または電極552に用いることができる。具体的には、銀およびパラジウム等を含む材料または銀および銅等を含む材料を金属膜に用いることができる。
《画素702(i,j)の構成例2.》
表示領域231は、複数の画素を備える。例えば、色相が互いに異なる色を表示する機能を備える画素を表示領域231に用いることができる。または、当該複数の画素を用いて、各々その画素では表示できない色相の色を、加法混色により表示することができる。
なお、色相が異なる色を表示することができる複数の画素を混色に用いる場合において、それぞれの画素を副画素と言い換えることができる。また、複数の副画素を一組にして、画素と言い換えることができる。
例えば、画素702(i,j)を副画素と言い換えることができ、画素702(i,j)、画素702(i,j+1)および画素702(i,j+2)を一組にして、画素703(i,k)と言い換えることができる(図6(C)参照)。
具体的には、青色を表示する副画素、緑色を表示する副画素および赤色を表示する副画素を一組にして、画素703(i,k)に用いることができる。また、シアンを表示する副画素、マゼンタを表示する副画素およびイエローを表示する副画素を一組にして、画素703(i,k)に用いることができる。
また、例えば、白色等を表示する副画素を上記の一組に加えて、画素に用いることができる。
<表示パネル700(p.q)の構成例4.>
また、表示パネル700(p.q)は、表示領域231を有する(図6(A)参照)。
《表示領域231の構成例1.》
表示領域231は、画素702(i,j)、画素702(i,j+1)および画素702(i,j+2)を備える(図6(C)参照)。
画素702(i,j)は、CIE1931色度座標における色度xが0.680より大きく0.720以下、色度yが0.260以上0.320以下の色の光を射出する。
画素702(i,j+1)は、CIE1931色度座標における色度xが0.130以上0.250以下、色度yが0.710より大きく0.810以下の色の光を射出する。
画素702(i,j+2)は、CIE1931色度座標における色度xが0.120以上0.170以下、色度yが0.020以上0.060未満である光を射出する。
また、画素702(i,j)、画素702(i,j+1)および画素702(i,j+2)を、CIE色度図(x,y)におけるBT.2020の色域に対する面積比が80%以上、または、該色域に対するカバー率が75%以上になるように備える。好ましくは、面積比が90%以上、または、カバー率が85%以上になるように備える。
《表示領域231の構成例2.》
表示領域231は、複数の画素を行列状に備える。例えば、表示領域231は7600個以上の画素を行方向に備え、4300個以上の画素を列方向に備える。例えば、7680個の画素を行方向に備え、4320個の画素を列方向に備える。
なお、複数の表示パネルの表示領域をタイル状に並べて、1つの表示領域を構成することもできる。
表示領域231は、例えば、60Hz以上好ましくは120Hz以上のフレーム周波数で表示をすることができる。または、プログレッシブ方式を用いて、120Hzのフレーム周波数で表示をすることができる。または、国際規格であるRecommendation ITU-R BT.2020-2を満たす、極めて高解像度な表示をすることができる。または、極めて高解像度な表示をすることができる。
<表示パネル700(p.q)の構成例5.>
表示パネル700(p.q)は、基材510、基材770および機能層520を備える(図8(A)参照)。
機能層520は、基材510および基材770の間に挟まれる領域を備える。
《基材510、基材770》
透光性を備える材料を、基材510または基材770に用いることができる。
ところで、片側の表面に、例えば1μm以下の反射防止膜が形成された材料を用いることができる。具体的には、誘電体を3層以上、好ましくは5層以上、より好ましくは15層以上積層した積層膜を基材770に用いることができる。これにより、反射率を0.5%以下好ましくは0.08%以下に抑制することができる。
例えば、作製工程中の熱処理に耐えうる程度の耐熱性を有する材料を基材510または基材770に用いることができる。例えば、厚さ0.7mm以下厚さ0.1mm以上の材料を用いることができる。具体的には、厚さ0.1mm程度まで研磨した材料を用いることができる。これにより、重量を低減することができる。
例えば、第6世代(1500mm×1850mm)、第7世代(1870mm×2200mm)、第8世代(2200mm×2400mm)、第9世代(2400mm×2800mm)、第10世代(2950mm×3400mm)、第11世代(3000mm×3320mm)等の面積が大きなガラス基板を基材510または基材770に用いることができる。これにより、大型の表示装置を作製することができる。
有機材料、無機材料または有機材料と無機材料等の複合材料等を基材510または基材770に用いることができる。
例えば、ガラス、セラミックス、金属等の無機材料を用いることができる。具体的には、無アルカリガラス、ソーダ石灰ガラス、カリガラス、クリスタルガラス、アルミノ珪酸ガラス、強化ガラス、化学強化ガラス、石英またはサファイア等を、基材510または基材770に用いることができる。または、アルミノ珪酸ガラス、強化ガラス、化学強化ガラスまたはサファイア等を、表示パネルの使用者に近い側に配置される基材510または基材770に好適に用いることができる。これにより、使用に伴う表示パネルの破損や傷付きを防止することができる。
具体的には、無機酸化物膜、無機窒化物膜または無機酸窒化物膜等を用いることができる。例えば、酸化シリコン膜、窒化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜等を用いることができる。ステンレス・スチールまたはアルミニウム等を基材510または基材770に用いることができる。
例えば、シリコンや炭化シリコンからなる単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム等の化合物半導体基板、SOI基板等を基材510または基材770に用いることができる。これにより、半導体素子を基材510または基材770に形成することができる。
例えば、樹脂、樹脂フィルムまたはプラスチック等の有機材料を基材510または基材770に用いることができる。具体的には、ポリエステル、ポリオレフィン、ポリアミド、ポリイミド、ポリカーボネートまたはアクリル樹脂等の樹脂フィルムまたは樹脂板を用いることができる。これにより、重量を低減することができる。または、例えば、落下に伴う破損等の発生頻度を低減することができる。
例えば、金属板、薄板状のガラス板または無機材料等の膜を樹脂フィルム等に貼り合わせた複合材料を基材510または基材770に用いることができる。例えば、繊維状または粒子状の金属、ガラスもしくは無機材料等を樹脂フィルムに分散した複合材料を用いることができる。例えば、繊維状または粒子状の樹脂もしくは有機材料等を無機材料に分散した複合材料を用いることができる。
また、単層の材料または複数の層が積層された材料を、基材510または基材770に用いることができる。例えば、基材と基材に含まれる不純物の拡散を防ぐ絶縁膜等が積層された材料を用いることができる。具体的には、ガラスとガラスに含まれる不純物の拡散を防ぐ酸化シリコン層、窒化シリコン層または酸化窒化シリコン層等から選ばれた一または複数の膜が積層された材料を用いることができる。または、樹脂と樹脂を透過する不純物の拡散を防ぐ酸化シリコン膜、窒化シリコン膜または酸化窒化シリコン膜等が積層された材料を用いることができる。
具体的には、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミド等)、ポリイミド、ポリカーボネート、ポリウレタン、アクリル樹脂、エポキシ樹脂もしくはシリコーン等のシロキサン結合を有する樹脂を含む材料を基材510または基材770に用いることができる。例えば、これらの樹脂を含む樹脂フィルム、樹脂板または積層材料等を用いることができる。
具体的には、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルサルフォン(PES)、シクロオレフィンポリマー(COP)またはシクロオレフィンコポリマー(COC)等を基材510または基材770に用いることができる。
また、紙または木材などを基材510または基材770に用いることができる。
例えば、可撓性を有する材料を基材510または基材770に用いることができる。
例えば、トランジスタまたは容量素子等を基板に直接形成する方法を用いることができる。または、作製工程中に加わる熱に耐熱性を有する工程用の基板にトランジスタまたは容量素子等を形成し、形成されたトランジスタまたは容量素子等を、例えば、基材510または基材770に転置する方法を用いることができる。これにより、例えば可撓性を有する基板にトランジスタまたは容量素子等を形成できる。
《機能層520の構成例2.》
機能層520は、絶縁膜521、絶縁膜518、絶縁膜516、絶縁膜506および絶縁膜501Dを備える。または、絶縁膜501C、絶縁膜501Aおよび絶縁膜528等を備える。
[絶縁膜521]
絶縁膜521は、画素回路530(i,j)および表示素子550(i,j)の間に挟まれる領域を備える(図8(A)参照)。
例えば、絶縁性の無機材料、絶縁性の有機材料または無機材料と有機材料を含む絶縁性の複合材料を、絶縁膜521に用いることができる。
具体的には、無機酸化物膜、無機窒化物膜または無機酸化窒化物膜等またはこれらから選ばれた複数を積層した積層材料を、絶縁膜521に用いることができる。
例えば、酸化シリコン膜、窒化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜等またはこれらから選ばれた複数を積層した積層材料を含む膜を、絶縁膜521に用いることができる。なお、窒化シリコン膜は緻密な膜であり、不純物の拡散を抑制する機能に優れる。
例えば、ポリエステル、ポリオレフィン、ポリアミド、ポリイミド、ポリカーボネート、ポリシロキサン若しくはアクリル樹脂等またはこれらから選択された複数の樹脂の積層材料もしくは複合材料などを絶縁膜521に用いることができる。また、感光性を有する材料を用いて形成してもよい。これにより、絶縁膜521は、例えば、絶縁膜521と重なるさまざまな構造に由来する段差を平坦化することができる。
なお、ポリイミドは熱的安定性、絶縁性、靱性、低誘電率、低熱膨張率、耐薬品性などの特性において他の有機材料に比べて優れた特性を備える。これにより、特にポリイミドを絶縁膜521等に好適に用いることができる。
例えば、感光性を有する材料を用いて形成された膜を絶縁膜521に用いることができる。具体的には、感光性のポリイミドまたは感光性のアクリル等を用いて形成された膜を絶縁膜521に用いることができる。
例えば、透光性を有する材料を絶縁膜521に用いることができる。具体的には、窒化シリコンを絶縁膜521に用いることができる。
[絶縁膜518]
絶縁膜518は、画素回路530(i,j)および絶縁膜521の間に挟まれる領域を備える(図8(B)参照)。なお、積層膜を絶縁膜518に用いることができる。
例えば、絶縁膜521に用いることができる材料を絶縁膜518に用いることができる。
例えば、酸素、水素、水、アルカリ金属、アルカリ土類金属等の拡散を抑制する機能を備える材料を絶縁膜518に用いることができる。具体的には、窒化物絶縁膜を絶縁膜518に用いることができる。例えば、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等を絶縁膜518に用いることができる。これにより、トランジスタの半導体膜への不純物の拡散を抑制することができる。
[絶縁膜516]
絶縁膜516は、画素回路530(i,j)および絶縁膜518の間に挟まれる領域を備える(図8(B)参照)。なお、積層膜を絶縁膜516に用いることができる。具体的には、絶縁膜516Aおよび絶縁膜516Bを積層した絶縁膜を絶縁膜516に用いることができる。
例えば、絶縁膜521に用いることができる材料を絶縁膜516に用いることができる。具体的には、絶縁膜518とは作製方法が異なる膜を絶縁膜516に用いることができる。
[絶縁膜506]
絶縁膜506は、半導体膜508および導電膜504の間に挟まれる領域を備える(図8(B)参照)。
例えば、絶縁膜521に用いることができる材料を絶縁膜506に用いることができる。具体的には、酸化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、窒化シリコン膜、酸化アルミニウム膜、酸化ハフニウム膜、酸化イットリウム膜、酸化ジルコニウム膜、酸化ガリウム膜、酸化タンタル膜、酸化マグネシウム膜、酸化ランタン膜、酸化セリウム膜または酸化ネオジム膜を含む膜を絶縁膜506に用いることができる。
[絶縁膜501D]
絶縁膜501Dは、絶縁膜501Cおよび絶縁膜516の間に挟まれる領域を備える(図8(B)参照)。
例えば、絶縁膜506に用いることができる材料を絶縁膜501Dに用いることができる。
[絶縁膜501C]
絶縁膜501Cは、画素回路530(i,j)および基材510の間に挟まれる領域を備える(図8(A)参照)。
例えば、絶縁膜521に用いることができる材料を絶縁膜501Cに用いることができる。具体的には、シリコンおよび酸素を含む材料を絶縁膜501Cに用いることができる。これにより、画素回路または表示素子等への不純物の拡散を抑制することができる。
[絶縁膜501A]
例えば、絶縁膜521に用いることができる材料を絶縁膜501Aに用いることができる。また、例えば、水素を供給する機能を備える材料を絶縁膜501Aに用いることができる。または、ポリイミド等を絶縁膜501Aに用いることができる。
具体的には、シリコンおよび酸素を含む材料と、シリコンおよび窒素を含む材料と、を積層した材料を、絶縁膜501Aに用いることができる。例えば、加熱等により水素を放出し、放出した水素を他の構成に供給する機能を備える材料を、絶縁膜501Aに用いることができる。具体的には、作製工程中に取り込まれた水素を加熱等により放出し、他の構成に供給する機能を備える材料を絶縁膜501Aに用いることができる。
例えば、原料ガスにシラン等を用いる化学気相成長法により形成されたシリコンおよび酸素を含む膜を、絶縁膜501Aに用いることができる。
具体的には、シリコンおよび酸素を含む厚さ200nm以上600nm以下の材料と、シリコンおよび窒素を含む厚さ200nm程度の材料と、を積層した材料を絶縁膜501Aに用いることができる。
[絶縁膜528]
絶縁膜528は、絶縁膜521および基材770の間に挟まれる領域を備え、表示素子550(i,j)と重なる領域に開口部を備える(図8(A)参照)。電極551(i,j)の周縁に沿って形成される絶縁膜528は、電極551(i,j)および電極552の短絡を防止する。
例えば、絶縁膜521に用いることができる材料を絶縁膜528に用いることができる。具体的には、酸化珪素膜、アクリル樹脂を含む膜またはポリイミドを含む膜を絶縁膜528に用いることができる。
《配線、端子、導電膜》
導電性を備える材料を配線等に用いることができる。具体的には、導電性を備える材料を、信号線S1(j)、走査線G1(i)、導電膜ANO、端子等に用いることができる。
例えば、無機導電性材料、有機導電性材料、金属または導電性セラミックスなどを配線等に用いることができる。
具体的には、アルミニウム、金、白金、銀、銅、クロム、タンタル、チタン、モリブデン、タングステン、ニッケル、鉄、コバルト、パラジウムまたはマンガンから選ばれた金属元素などを、配線等に用いることができる。または、上述した金属元素を含む合金などを、配線等に用いることができる。特に、銅とマンガンの合金がウエットエッチング法を用いた微細加工に好適である。
具体的には、アルミニウム膜上にチタン膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒化チタン膜上にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タングステン膜上にタングステン膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミニウム膜を積層し、さらにその上にチタン膜を形成する三層構造等を配線等に用いることができる。
具体的には、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などの導電性酸化物を、配線等に用いることができる。
具体的には、グラフェンまたはグラファイトを含む膜を配線等に用いることができる。
例えば、酸化グラフェンを含む膜を形成し、酸化グラフェンを含む膜を還元することにより、グラフェンを含む膜を形成することができる。還元する方法としては、熱を加える方法や還元剤を用いる方法等を挙げることができる。
例えば、金属ナノワイヤーを含む膜を配線等に用いることができる。具体的には、銀を含むナノワイヤーを用いることができる。
具体的には、導電性高分子を配線等に用いることができる。
なお、例えば、導電材料ACF1を用いて、端子519B(j)とフレキシブルプリント基板FPC1を電気的に接続することができる(図5参照)。具体的には、端子とフレキシブルプリント基板FPC1を導電材料CPを用いて電気的に接続することができる。また、表示パネル700(p,q)の端子519A(j)と、表示パネル700(p+1,q)の端子519C(j)とを、導電材料CPを用いて電気的に接続することができる。
《封止材705》
封止材705は、機能層520および基材770の間に挟まれる領域を備え、機能層520および基材770を貼り合わせる機能を備える。
無機材料、有機材料または無機材料と有機材料の複合材料等を封止材705に用いることができる。
例えば、熱溶融性の樹脂または硬化性の樹脂等の有機材料を、封止材705に用いることができる。
例えば、反応硬化型接着剤、光硬化型接着剤、熱硬化型接着剤または/および嫌気型接着剤等の有機材料を封止材705に用いることができる。
具体的には、エポキシ樹脂、アクリル樹脂、シリコーン樹脂、フェノール樹脂、ポリイミド樹脂、イミド樹脂、PVC(ポリビニルクロライド)樹脂、PVB(ポリビニルブチラル)樹脂、EVA(エチレンビニルアセテート)樹脂等を含む接着剤を封止材705に用いることができる。
《接合層505》
接合層505は、機能層520および基材510の間に挟まれる領域を備え、機能層520および基材510を貼り合せる機能を備える。
例えば、封止材705に用いることができる材料を接合層505に用いることができる。
《機能層720》
機能層720は、着色膜CF、絶縁膜771および遮光膜BMを備える。
着色膜CFは、基材770および表示素子550(i,j)の間に挟まれる領域を備える。
遮光膜BMは、画素702(i,j)と重なる領域に開口部を備える。
《機能膜770P、機能膜770D等》
機能膜770Pは、表示素子550(i,j)と重なる領域を備える。
例えば、反射防止フィルム、偏光フィルム、位相差フィルム、光拡散フィルムまたは集光フィルム等を機能膜770Pに用いることができる。
具体的には、円偏光フィルムを機能膜770Pに用いることができる。
また、ゴミの付着を抑制する帯電防止膜、汚れを付着しにくくする撥水性の膜、反射防止膜(アンチ・リフレクション膜)、非光沢処理膜(アンチ・グレア膜)、使用に伴う傷の発生を抑制するハードコート膜などを、機能膜770Pに用いることができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態2)
本実施の形態では、本発明の一態様の表示装置の構成について、図1および図9を参照しながら説明する。
<表示装置の構成例1.>
本実施の形態で説明する表示装置は、一群の表示パネル700(p,1)乃至表示パネル700(p,t)と、他の一群の表示パネル700(1,q)乃至表示パネル700(s,q)と、を有する(図1(B)参照)。なお、s行t列の行列状に表示パネルを配置する構成の一例として、6行6列の行列状に表示パネルを配置する構成を図示して説明するが、本発明の一態様の表示装置は、この構成に限らない。
一群の表示パネル700(p,1)乃至表示パネル700(p,t)は行方向に配設され、一群の表示パネル700(p,1)乃至表示パネル700(p,t)は表示パネル700(p,q)を含む。例えば、実施の形態1において説明する表示パネル700を表示パネル700(p,q)に用いることができる。
他の一群の表示パネル700(1,q)乃至表示パネル700(s,q)は、行方向と交差する列方向に配設され、他の一群の表示パネル700(1,q)乃至表示パネル700(s,q)は、表示パネル700(p,q)および表示パネル700(p+1,q)を含む。
<表示装置の構成例2.>
また、本実施の形態で説明する他の表示装置の構成例は、表示パネル700(p,q)および表示パネル700(p+1,q)を有する(図9参照)。なお、s行t列の行列状に表示パネルを配置する構成の一例として、2行1列の行列状に表示パネルを配置する構成を図示して説明するが、本発明の一態様の表示装置は、この構成に限らない。
表示パネル700(p,q)および表示パネル700(p+1,q)は、列方向(図中に矢印C1で示す方向)に配設される。
《表示パネル700(p+1,q)の構成例1.》
表示パネル700(p+1,q)は、端子領域529Cおよび表示領域231Bを備える。例えば、実施の形態1において説明する表示パネル700を表示パネル700(p+1,q)に用いることができる。
《端子領域529C》
端子領域529Cは表示領域231Bの外側に設けられ、端子領域529Cは端子領域529Aと重なる領域を備える。
端子領域529Cは、一群の端子519C(1)乃至端子519C(n)を備え、一群の端子519C(1)乃至端子519C(n)は、端子519C(j)を備える。
端子519C(j)は、端子529(A)と電気的に接続され、表示領域231Bは、表示領域231の表示を視認できる方向から、表示を視認できるように配置される。
これにより、一群の表示パネルを近づけて配置することができる。または、一群の表示パネルの表示領域が連続するように配置することができる。または、他の一群の表示パネルを近づけて配置することができる。または、他の一群の表示パネルの表示領域が連続するように配置することができる。
または、連続する画像を一群の表示パネルに表示することができる。または、連続する画像を他の一群の表示パネルに表示することができる。
または、一の表示パネルの第2の端子に供給され、他の表示パネルに表示する画像信号を、一の表示パネルの第1の端子から、他の表示パネルの第3の端子に供給することができる。その結果、利便性または信頼性に優れた新規な表示装置を提供することができる。
《表示パネル700(p+1,q)の構成例2.》
表示パネル700(p+1,q)は端子領域529Dを備える。
《端子領域529D》
端子領域529Dは、表示領域231Bを遮らないように配置され、端子領域529Dは、表示領域231Bと重なる領域を備える。例えば、端子領域529Aの表示領域231に対する配置と同様に、端子領域529Dを表示領域231Bに対して配置することができる。換言すれば、端子領域529Dは、表示領域231Bの背面に配置される。
端子領域529Dは、一群の端子519D(1)乃至端子519D(n)を備え、一群の端子519D(1)乃至端子519D(n)は端子519D(j)を含む。
《表示領域231B》
表示領域231Bは、画素702B(i,j)および信号線S1B(j)を備える。
信号線S1B(j)は、画素702B(i,j)、端子519C(j)および端子519D(j)と電気的に接続される。
これにより、例えば、第4の端子は、第3の端子から供給される信号を供給することができる。または、例えば、第3の端子から供給される信号を、第4の端子および他の画素に分配することができる。
または、表示品位を損なうことなく、第4の端子を配置することができる。または、第4の端子を使用者から隠すことができる。または、他の表示領域より外側の透光性が損われない。または、他の表示領域を他の物品に近づけることができる。または、他の表示領域を他の物品に並べることができる。その結果、利便性または信頼性に優れた新規な表示装置を提供することができる。
<表示装置の構成例3.>
本実施の形態で説明する表示装置は、制御部238を有する(図9参照)。
《制御部238》
制御部238は、画像情報V1および制御情報CIを供給される。
制御部238は画像情報V1に基づいて情報V11を生成し、制御情報CIに基づいて制御信号SP11を生成する。また、制御部238は、情報V11および制御信号SP11を供給する。
具体的には、制御部238は、制御回路233、伸張回路234および画像処理回路235を備える。
《制御回路233》
制御回路233は制御信号SP11を生成し、供給する機能を備える。
制御回路233は制御信号SP11を供給する機能を備える。例えば、クロック信号またはタイミング信号などを制御信号SP11に用いることができる。具体的には、駆動回路GDAまたは駆動回路SD1の動作を開始するスタートパルスを制御信号SP11に用いることができる。これにより、複数の駆動回路の動作を同期することができる。
例えば、タイミングコントローラを制御回路233に用いることができる。
なお、制御回路233を表示パネルに含めることもできる。例えば、リジッド基板に実装された制御回路233を表示パネルに用いることができる。リジッド基板に実装された制御回路233を、フレキシブルプリント基板を用いて駆動回路に、電気的に接続することができる。
具体的には、駆動回路GDAと電気的に接続することができる。また、駆動回路SD1と電気的に接続することができる。
《伸張回路234》
伸張回路234は、圧縮された状態で供給される画像情報V1を伸張する機能を備える。伸張回路234は、記憶部を備える。記憶部は、例えば伸張された画像情報を記憶する機能を備える。
《画像処理回路235》
画像処理回路235は、例えば、記憶領域を備える。記憶領域は、例えば、画像情報V1に含まれる情報を記憶する機能を備える。
画像処理回路235は、例えば、所定の特性曲線に基づいて画像情報V1を補正して情報V11を生成する機能と、情報V11を供給する機能を備える。
《駆動回路GDAの構成例2.》
駆動回路GDAは制御信号SP11に基づいて、選択信号および制御信号SP12を生成する。
駆動回路GDAは選択信号および制御信号SP12を供給する。
《駆動回路SD1の構成例2.》
駆動回路SD1は情報V11に基づいて、画像信号を供給する。
《端子領域529A、端子領域529Cの構成例》
端子領域529Aは端子519A(0)を備える。端子519A(0)は駆動回路GDAと電気的に接続され、制御信号SP12を供給される。
端子領域529Cは、端子519C(0)を備える。端子519C(0)は、端子519A(0)と電気的に接続される。
《表示パネル700(p+1,q)の構成例2.》
表示パネル700(p+1,q)は、駆動回路GDBおよび走査線G1B(j)を備える。
《駆動回路GDBの構成例》
駆動回路GDBは端子519C(0)および走査線G1B(i)と電気的に接続される。
駆動回路GDBは、制御信号SP12に基づいて、他の選択信号を生成し、供給する。
《画素702B(i,j)の構成例》
画素702B(i,j)は、走査線G1B(i)および他の信号線S1(j)と電気的に接続される。
画素702B(i,j)は、情報V11および他の選択信号を供給される。
これにより、第1の駆動回路乃至第3の駆動回路の動作を同期することができる。または、連続する画像を一群の表示パネルに同期して表示することができる。または、連続する画像を他の一群の表示パネルに同期して表示することができる。その結果、利便性または信頼性に優れた新規な表示装置を提供することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態3)
本実施の形態では、本発明の一態様の入出力装置の構成について、図11を参照しながら説明する。
図11は本発明の一態様の入出力装置の構成を説明する図である。
<入出力装置の構成例1.>
本実施の形態で説明する入出力装置は、入力部240と、表示部230と、を有する(図11参照)。
《表示部230》
例えば、実施の形態1または実施の形態2に記載の表示パネル700(p,q)を表示部230に用いることができる。なお、入力部240および表示部230を有する構成を入出力パネル700TPということができる。
《入力部240》
入力部240は検知領域241を備える。入力部240は検知領域241に近接するものを検知する。
検知領域241は、画素702(i,j)と重なる領域を備える。
入力部240は発振回路OSCおよび検知回路DCを備えることができる(図11参照)。
《検知領域241》
検知領域241は、例えば、単数または複数の検知素子を備える。
検知領域241は、一群の検知素子775(g,1)乃至検知素子775(g,q)と、他の一群の検知素子775(1,h)乃至検知素子775(p,h)と、を有する。なお、gは1以上p以下の整数であり、hは1以上q以下の整数であり、pおよびqは1以上の整数である。
一群の検知素子775(g,1)乃至検知素子775(g,q)は、検知素子775(g,h)を含み、行方向(図中に矢印R2で示す方向)に配設される。なお、矢印R2で示す方向は、矢印R1で示す方向と同じであっても良いし、異なっていてもよい。
また、他の一群の検知素子775(1,h)乃至検知素子775(p,h)は、検知素子775(g,h)を含み、行方向と交差する列方向(図中に矢印C2で示す方向)に配設される。
《検知素子》
検知素子は近接するポインタを検知する機能を備える。例えば、指やスタイラスペン等をポインタに用いることができる。例えば、金属片またはコイル等を、スタイラスペンに用いることができる。
具体的には、静電容量方式の近接センサ、電磁誘導方式の近接センサ、光学方式の近接センサ、抵抗膜方式の近接センサなどを、検知素子に用いることができる。
また、複数の方式の検知素子を併用することもできる。例えば、指を検知する検知素子と、スタイラスペンを検知する検知素子とを、併用することができる。
これにより、ポインタの種類を判別することができる。または、判別したポインタの種類に基づいて、異なる命令を検知情報に関連付けることができる。具体的には、ポインタに指を用いたと判別した場合は、検知情報をジェスチャーと関連付けることができる。または、ポインターにスタイラスペンを用いたと判別した場合は、検知情報を描画処理と関連付けることができる。
具体的には、静電容量方式または光学方式の近接センサを用いて、指を検知することができる。または、電磁誘導方式または光学方式の近接センサを用いて、スタイラスペンを検知することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態4)
本実施の形態では、本発明の一態様の情報処理装置の構成について、図12乃至図15を参照しながら説明する。
図12(A)は本発明の一態様の情報処理装置の構成を説明するブロック図である。図12(B)および図12(C)は、情報処理装置の外観の一例を説明する投影図である。
図13は、本発明の一態様のプログラムを説明するフローチャートである。図13(A)は、本発明の一態様のプログラムの主の処理を説明するフローチャートであり、図13(B)は、割り込み処理を説明するフローチャートである。
図14は、本発明の一態様のプログラムを説明する図である。図14(A)は、本発明の一態様のプログラムの割り込み処理を説明するフローチャートである。また、図14(B)は、情報処理装置の操作を説明する模式図であり、図14(C)は、本発明の一態様の情報処理装置の動作を説明するタイミングチャートである。
図15は本発明の一態様の人工知能部を説明する図である。図15(A)は本発明の一態様の人工知能部を説明するブロック図である。図15(B)は本発明の一態様のニューラルネットワークを説明するブロック図である。図15(C)は本発明の一態様のニューロン回路を説明するブロック図である。
<情報処理装置の構成例1.>
本実施の形態で説明する情報処理装置は、演算装置210と、入出力装置220と、を有する(図12(A)参照)。なお、入出力装置は、演算装置210と電気的に接続される。また、情報処理装置200は筐体を備えることができる(図12(B)または図12(C)参照)。
《演算装置210の構成例1.》
演算装置210は入力情報IIまたは検知情報DSを供給される。演算装置210は制御情報CIおよび画像情報V1を供給する。
演算装置210は、演算部211および記憶部212を備える。また、演算装置210は、伝送路214および入出力インターフェース215を備える。
伝送路214は、演算部211、記憶部212、および入出力インターフェース215と電気的に接続される。
《演算部211》
演算部211は、例えばプログラムを実行する機能を備える。
《記憶部212》
記憶部212は、例えば演算部211が実行するプログラム、初期情報、設定情報または画像等を記憶する機能を有する。
具体的には、ハードディスク、フラッシュメモリまたは酸化物半導体を含むトランジスタを用いたメモリ等を用いることができる。
《入出力インターフェース215、伝送路214》
入出力インターフェース215は端子または配線を備え、情報を供給し、情報を供給される機能を備える。例えば、伝送路214と電気的に接続することができる。また、入出力装置220と電気的に接続することができる。
伝送路214は配線を備え、情報を供給し、情報を供給される機能を備える。例えば、入出力インターフェース215と電気的に接続することができる。また、演算部211、記憶部212または入出力インターフェース215と電気的に接続することができる。
《入出力装置220の構成例》
入出力装置220は、入力情報IIおよび検知情報DSを供給する。入出力装置220は、制御情報CIおよび画像情報V1を供給される(図12(A)参照)。
例えば、キーボードのスキャンコード、位置情報、ボタンの操作情報、音声情報または画像情報等を入力情報IIに用いることができる。または、例えば、情報処理装置200が使用される環境等の照度情報、姿勢情報、加速度情報、方位情報、圧力情報、温度情報または湿度情報等を検知情報DSに用いることができる。
例えば、画像情報V1を表示する輝度を制御する信号、彩度を制御する信号、色相を制御する信号を、制御情報CIに用いることができる。または、画像情報V1の一部の表示を変化させる信号を、制御情報CIに用いることができる。
入出力装置220は、表示部230、入力部240および検知部250を備える。例えば、実施の形態3において説明する入出力装置を用いることができる。
表示部230は制御情報CIに基づいて、画像情報V1を表示する。
入力部240は入力情報IIを生成する。
検知部250は検知情報DSを生成する。
《表示部230》
表示部230は画像情報V1に基づいて画像を表示する機能を備える。表示部230は制御情報CIに基づいて画像を表示する機能を備える。
表示部230は、制御部238と、駆動回路GDと、駆動回路SDと、表示パネル700と、を有する(図9参照)。例えば、実施の形態2において説明する表示装置を表示部230に用いることができる。
《入力部240》
入力部240は、位置情報P1を供給する機能を備える。さまざまなヒューマンインターフェイス等を入力部240に用いることができる(図12(A)参照)。
例えば、キーボード、マウス、タッチセンサ、マイクまたはカメラ等を入力部240に用いることができる。なお、表示部230に重なる領域を備えるタッチセンサを用いることができる。表示部230と表示部230に重なる領域を備えるタッチセンサを備える入出力装置を、タッチパネルまたはタッチスクリーンということができる。
例えば、使用者は、タッチパネルに触れた指をポインタに用いて様々なジェスチャー(タップ、ドラッグ、スワイプまたはピンチイン等)をすることができる。
例えば、演算装置210は、タッチパネルに接触する指の位置または軌跡等の情報を解析し、解析結果が所定の条件を満たすとき、特定のジェスチャーが供給されたとすることができる。これにより、使用者は、所定のジェスチャーにあらかじめ関連付けられた所定の操作命令を、当該ジェスチャーを用いて供給できる。
一例を挙げれば、使用者は、画像情報の表示位置を変更する「スクロール命令」を、タッチパネルに沿ってタッチパネルに接触する指を移動するジェスチャーを用いて供給できる。
《検知部250》
検知部250は検知情報DSを供給する機能を備える。検知部250は、例えば、情報処理装置200が使用される環境の照度を検出する機能を備え、照度情報を供給する機能を備える。
検知部250は、周囲の状態を検知して検知情報を供給する機能を備える。具体的には、照度情報、姿勢情報、加速度情報、方位情報、圧力情報、温度情報または湿度情報等を供給できる。
例えば、光検出器、姿勢検出器、加速度センサ、方位センサ、GPS(Global positioning System)信号受信回路、圧力センサ、温度センサ、湿度センサまたはカメラ等を、検知部250に用いることができる。
《通信部290》
通信部290は、ネットワークに情報を供給し、ネットワークから情報を取得する機能を備える。
《筐体》
なお、筐体は入出力装置220または演算装置210を収納する機能を備える。または、筐体は表示部230または演算装置210を支持する機能を備える。
これにより、情報処理装置は、情報処理装置が使用される環境において、情報処理装置の筐体が受ける光の強さを把握して動作することができる。または、情報処理装置の使用者は、表示方法を選択することができる。その結果、利便性または信頼性に優れた新規な情報処理装置を提供することができる。
なお、これらの構成は明確に分離できず、一つの構成が他の構成を兼ねる場合や他の構成の一部を含む場合がある。例えばタッチセンサが表示パネルに重ねられたタッチパネルは、表示部であるとともに入力部でもある。
《演算装置210の構成例2.》
演算装置210は人工知能部213を備える(図12(A)参照)。
《人工知能部213の構成例1.》
人工知能部213は、入力情報IIまたは検知情報DSに基づいて、制御情報CIを生成する(図15(A)参照)。
人工知能部213は半導体装置90を備える。
[入力情報IIに対する自然言語処理]
具体的には、人工知能部213は入力情報IIを自然言語処理して、入力情報II全体から1つの特徴を抽出することができる。例えば、人工知能部213は、入力情報IIに込められた感情等を推論し特徴とすることができる。また、当該特徴に好適であると経験的に感じられる色彩、模様または書体等を推論することができる。また、人工知能部213は、文字の色、模様または書体を指定する情報、背景の色または模様を指定する情報を生成し、制御情報CIに用いることができる。
具体的には、人工知能部213は入力情報IIを自然言語処理して、入力情報IIに含まれる一部の言葉を抽出することができる。例えば、人工知能部213は文法的な誤り、事実誤認または感情を含む表現等を抽出することができる。また、人工知能部213は、抽出した一部を他の一部とは異なる色彩、模様または書体等で表示する情報を生成し、制御情報CIに用いることができる。
[入力情報IIに対する画像処理]
具体的には、人工知能部213は入力情報IIを画像処理して、入力情報IIから1つの特徴を抽出することができる。例えば、人工知能部213は、入力情報IIが撮影された年代、屋内または屋外、昼または夜等を推論し特徴とすることができる。また、当該特徴に好適であると経験的に感じられる色調を推論し、当該色調を表示に用いるための制御情報CIを生成することができる。具体的には、濃淡の表現に用いる色(例えば、フルカラー、白黒または茶褐色等)を指定する情報を制御情報CIに用いることができる。
具体的には、人工知能部213は入力情報IIを画像処理して、入力情報IIに含まれる一部の画像を抽出することができる。例えば、抽出した画像の一部と他の一部の間に境界を表示する制御情報CIを生成することができる。具体的には、抽出した画像の一部を囲む矩形を表示する制御情報CIを生成することができる。
[検知情報DSを用いる推論]
具体的には、人工知能部213は検知情報DSを情報INに用いて、推論RIを生成することができる。または、推論RIに基づいて、情報処理装置200の使用者が快適であると感じられるように制御情報CIを生成することができる。
具体的には、環境の照度等に基づいて、人工知能部213は、表示の明るさが快適であると感じられるように、表示の明るさを調整する制御情報CIを生成することができる。または、人工知能部213は環境の騒音等に基づいて大きさが快適であると感じられるように、音量を調整する制御情報CIを生成することができる。
なお、表示部230が備える制御部238に供給するクロック信号またはタイミング信号などを制御情報CIに用いることができる。または、入力部240が備える制御部248に供給するクロック信号またはタイミング信号などを制御情報CIに用いることができる。
《半導体装置90》
半導体装置90は入力情報IIまたは検知情報DSに基づいて、制御情報CIを供給する。
半導体装置90は情報INを供給され、推論RIを供給する(図15(A)、図15(B)参照)。例えば、入力情報IIまたは検知情報DSを情報INに用いることができる。または、例えば、推論RIを制御情報CIに用いることができる。
例えば、半導体装置90は、入力情報IIまたは検知情報DSから、特徴を抽出することができる。半導体装置90は、抽出した特徴に基づいて制御情報CIを生成することができる。
例えば、半導体装置90は、入力情報IIまたは検知情報DSから、一部を抽出することができる。半導体装置90は、抽出した一部を他の一部とは異なるように表示する制御情報CIを生成することができる。
これにより、好適であると感じられるように表示する制御情報を生成することができる。または、好適であると感じられるように表示することができる。または、快適であると感じられるように表示する制御情報を生成することができる。または、快適であると感じられるように表示することができる。その結果、利便性または信頼性に優れた新規な情報処理装置を提供することができる。
《半導体装置90の構成例2.》
半導体装置90はニューラルネットワーク80を備える(図15(A)参照)。
《ニューラルネットワーク80》
畳み込みニューラルネットワークをニューラルネットワーク80に用いることができる。または、再帰型ニューラルネットワークをニューラルネットワーク80に用いることができる。例えば、ニューラルネットワーク80は、入力層81、中間層82および出力層83を備える(図15(B)参照)。
入力層81は第1の一群のニューロン回路を備える。
中間層82は第2の一群のニューロン回路を備える。
出力層83は第3の一群のニューロン回路を備える。
第2の一群のニューロン回路は、第1のニューロン回路71および第2のニューロン回路72を含む。
第1のニューロン回路71は、第1の一群のニューロン回路と電気的に接続される。
第2のニューロン回路72は、第3の一群のニューロン回路と電気的に接続される。
第1の一群のニューロン回路は情報INを供給される。例えば、入力情報IIまたは検知情報DSを情報INに用いることができる。
第3の一群のニューロン回路は、推論RIを供給する。例えば、推論RIを制御情報CIに用いることができる。
《ニューロン回路71》
ニューロン回路71は積和演算器10および変換器30を備える(図15(C)参照)。
《積和演算器10》
積和演算器10は一群の入力信号X[1]乃至入力信号X[N]を供給される。積和演算器10は一群の重み情報W[1]乃至重み情報W[N]を供給される。また、積和演算器10はバイアス信号Bを供給される。
積和演算器10は一群の入力信号X[1]乃至入力信号X[N]および重み情報W[1]乃至重み情報W[N]の積和値およびバイアス信号Bに基づいて積和信号Uを生成し、供給する。例えば、酸化物半導体を含むトランジスタを用いたメモリ等を、重み情報W[1]乃至重み情報W[N]を記憶するメモリに用いることができる。具体的には、インジウムを含む酸化物半導体またはインジウムとガリウムと亜鉛を含む酸化物半導体を含むトランジスタをメモリに用いることができる。また、例えば、アナログ演算回路を積和演算器10に用いることができる。これにより、デジタル演算回路と比較して、回路規模を小さくすることができる。または、消費電力を低減することができる。
《変換器30》
変換器30は積和演算器10と電気的に接続される。変換器30は積和信号Uに基づいて出力信号f(U)を生成し供給する。
<情報処理装置の構成例3.>
本発明の一態様の情報処理装置の別の構成について、図13(A)および図13(B)を参照しながら説明する。
《プログラム》
本発明の一態様のプログラムは、下記のステップを有する(図13(A)参照)。
[第1のステップ]
第1のステップにおいて、設定を初期化する(図13(A)(S1)参照)。
例えば、起動時に表示する所定の画像情報と、当該画像情報を表示する所定のモードと、当該画像情報を表示する所定の表示方法を特定する情報と、を記憶部212から取得する。具体的には、一の静止画像情報または他の動画像情報を所定の画像情報に用いることができる。また、第1のモードまたは第2のモードを所定のモードに用いることができる。
[第2のステップ]
第2のステップにおいて、割り込み処理を許可する(図13(A)(S2)参照)。なお、割り込み処理が許可された演算装置は、主の処理と並行して割り込み処理を行うことができる。割り込み処理から主の処理に復帰した演算装置は、割り込み処理をして得た結果を主の処理に反映することができる。
なお、カウンタの値が初期値であるとき、演算装置に割り込み処理をさせ、割り込み処理から復帰する際に、カウンタを初期値以外の値としてもよい。これにより、プログラムを起動した後に常に割り込み処理をさせることができる。
[第3のステップ]
第3のステップにおいて、第1のステップまたは割り込み処理において選択された、所定のモードまたは所定の表示方法を用いて画像情報を表示する(図13(A)(S3)参照)。なお、所定のモードは情報を表示するモードを特定し、所定の表示方法は画像情報を表示する方法を特定する。また、例えば、画像情報V1を表示する情報に用いることができる。
例えば、画像情報V1を表示する一の方法を、第1のモードに関連付けることができる。または、画像情報V1を表示する他の方法を第2のモードに関連付けることができる。これにより、選択されたモードに基づいて表示方法を選択することができる。
《第1のモード》
具体的には、30Hz以上、好ましくは60Hz以上の頻度で一の走査線に選択信号を供給し、選択信号に基づいて表示をする方法を、第1のモードに関連付けることができる。
例えば、30Hz以上、好ましくは60Hz以上の頻度で選択信号を供給すると、動画像の動きを滑らかに表示することができる。
例えば、30Hz以上、好ましくは60Hz以上の頻度で画像を更新すると、使用者の操作に滑らかに追従するように変化する画像を、使用者が操作中の情報処理装置200に表示することができる。
《第2のモード》
具体的には、30Hz未満、好ましくは1Hz未満、より好ましくは一分に一回未満の頻度で一の走査線に選択信号を供給し、選択信号に基づいて表示をする方法を、第2のモードに関連付けることができる。
30Hz未満、好ましくは1Hz未満、より好ましくは一分に一回未満の頻度で選択信号を供給すると、フリッカーまたはちらつきが抑制された表示をすることができる。また、消費電力を低減することができる。
例えば、情報処理装置200を時計に用いる場合、1秒に一回の頻度または1分に一回の頻度等で表示を更新することができる。
ところで、例えば、発光素子を表示素子に用いる場合、発光素子をパルス状に発光させて、画像情報を表示することができる。具体的には、パルス状に有機EL素子を発光させて、その残光を表示に用いることができる。有機EL素子は優れた周波数特性を備えるため、発光素子を駆動する時間を短縮し、消費電力を低減することができる場合がある。または、発熱が抑制されるため、発光素子の劣化を軽減することができる場合がある。
[第4のステップ]
第4のステップにおいて、終了命令が供給された場合は第5のステップに進み、終了命令が供給されなかった場合は第3のステップに進むように選択する(図13(A)(S4)参照)。
例えば、割り込み処理において供給された終了命令を判断に用いてもよい。
[第5のステップ]
第5のステップにおいて、終了する(図13(A)(S5)参照)。
《割り込み処理》
割り込み処理は以下の第6のステップ乃至第8のステップを備える(図13(B)参照)。
[第6のステップ]
第6のステップにおいて、例えば、検知部250を用いて、情報処理装置200が使用される環境の照度を検出する(図13(B)(S6)参照)。なお、環境の照度に代えて環境光の色温度や色度を検出してもよい。
[第7のステップ]
第7のステップにおいて、検出した照度情報に基づいて表示方法を決定する(図13(B)(S7)参照)。例えば、表示の明るさを暗すぎないように、または明るすぎないように決定する。
なお、第6のステップにおいて環境光の色温度や環境光の色度を検出した場合は、表示の色味を調節してもよい。
[第8のステップ]
第8のステップにおいて、割り込み処理を終了する(図13(B)(S8)参照)。
<情報処理装置の構成例3.>
本発明の一態様の情報処理装置の別の構成について、図14を参照しながら説明する。
図14(A)は、本発明の一態様のプログラムを説明するフローチャートである。図14(A)は、図13(B)に示す割り込み処理とは異なる割り込み処理を説明するフローチャートである。
なお、情報処理装置の構成例3は、供給された所定のイベントに基づいて、モードを変更するステップを割り込み処理に有する点が、図13(B)を参照しながら説明する割り込み処理とは異なる。ここでは、異なる部分について詳細に説明し、同様の構成を用いることができる部分について上記の説明を援用する。
《割り込み処理》
割り込み処理は以下の第6のステップ乃至第8のステップを備える(図14(A)参照)。
[第6のステップ]
第6のステップにおいて、所定のイベントが供給された場合は、第7のステップに進み、所定のイベントが供給されなかった場合は、第8のステップに進む(図14(A)(U6)参照)。例えば、所定の期間に所定のイベントが供給されたか否かを条件に用いることができる。具体的には、5秒以下、1秒以下または0.5秒以下好ましくは0.1秒以下であって0秒より長い期間を所定の期間とすることができる。
[第7のステップ]
第7のステップにおいて、モードを変更する(図14(A)(U7)参照)。具体的には、第1のモードを選択していた場合は、第2のモードを選択し、第2のモードを選択していた場合は、第1のモードを選択する。
例えば、表示部230の一部の領域について、表示モードを変更することができる。具体的には、駆動回路GDA、駆動回路GDBおよび駆動回路GDCを備える表示部230の一の駆動回路が選択信号を供給する領域について、表示モードを変更することができる(図14(B)参照)。
例えば、駆動回路GDBが選択信号を供給する領域と重なる領域にある入力部240に、所定のイベントが供給された場合に、駆動回路GDBが選択信号を供給する領域の表示モードを変更することができる(図14(B)および図14(C)参照)。具体的には、指等を用いてタッチパネルに供給する「タップ」イベントに応じて、駆動回路GDBが供給する選択信号の頻度を変更することができる。
なお、信号GCLKは駆動回路GDBの動作を制御するクロック信号であり、信号PWC1および信号PWC2は駆動回路GDBの動作を制御するパルス幅制御信号である。駆動回路GDBは、信号GCLK、信号PWC1および信号PWC2等に基づいて、選択信号を走査線G2(m+1)乃至走査線G2(2m)に供給する。
これにより、例えば、駆動回路GDAおよび駆動回路GDCが選択信号を供給することなく、駆動回路GDBが選択信号を供給することができる。または、駆動回路GDAおよび駆動回路GDCが選択信号を供給する領域の表示を変えることなく、駆動回路GDBが選択信号を供給する領域の表示を更新することができる。または、駆動回路が消費する電力を抑制することができる。
[第8のステップ]
第8のステップにおいて、割り込み処理を終了する(図14(A)(U8)参照)。なお、主の処理を実行している期間に割り込み処理を繰り返し実行してもよい。
《所定のイベント》
例えば、マウス等のポインティング装置を用いて供給する、「クリック」や「ドラッグ」等のイベント、指等をポインタに用いてタッチパネルに供給する、「タップ」、「ドラッグ」または「スワイプ」等のイベントを用いることができる。
また、例えば、ポインタが指し示すスライドバーの位置、スワイプの速度、ドラッグの速度等を用いて、所定のイベントに関連付けられた命令の引数を与えることができる。
例えば、検知部250が検知した情報をあらかじめ設定された閾値と比較して、比較結果をイベントに用いることができる。
具体的には、筐体に押し込むことができるように配設されたボタン等に接する感圧検知器等を検知部250に用いることができる。
《所定のイベントに関連付ける命令》
例えば、終了命令を、特定のイベントに関連付けることができる。
例えば、表示されている一の画像情報から他の画像情報に表示を切り替える「ページめくり命令」を、所定のイベントに関連付けることができる。なお、「ページめくり命令」を実行する際に用いるページをめくる速度などを決定する引数を、所定のイベントを用いて与えることができる。
例えば、一の画像情報の表示されている一部分の表示位置を移動して、一部分に連続する他の部分を表示する「スクロール命令」などを、所定のイベントに関連付けることができる。なお、「スクロール命令」を実行する際に用いる表示を移動する速度などを決定する引数を、所定のイベントを用いて与えることができる。
例えば、表示方法を設定する命令または画像情報を生成する命令などを、所定のイベントに関連付けることができる。なお、生成する画像の明るさを決定する引数を所定のイベントに関連付けることができる。また、生成する画像の明るさを決定する引数を、検知部250が検知する環境の明るさに基づいて決定してもよい。
例えば、プッシュ型のサービスを用いて配信される情報を、通信部290を用いて取得する命令などを、所定のイベントに関連付けることができる。
なお、情報を取得する資格の有無を、検知部250が検知する位置情報を用いて判断してもよい。具体的には、所定の教室、学校、会議室、企業、建物等の内部または領域にいる場合に、情報を取得する資格を有すると判断してもよい。これにより、例えば、学校または大学等の教室で配信される教材を受信して、情報処理装置200を教科書等に用いることができる(図12(C)参照)。または、企業等の会議室で配信される資料を受信して、会議資料に用いることができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態5)
本実施の形態では、本発明の一態様の情報処理装置の構成について、図16および図17を参照しながら説明する。
図16および図17は、本発明の一態様の情報処理装置の構成を説明する図である。図16(A)は情報処理装置のブロック図であり、図16(B)乃至図16(C)は情報処理装置の構成を説明する斜視図である。また、図17は情報処理装置の構成を説明する斜視図である。
<情報処理装置>
本実施の形態で説明する情報処理装置5200Bは、演算装置5210と、入出力装置5220とを、有する(図16(A)参照)。
演算装置5210は、操作情報を供給される機能を備え、操作情報に基づいて画像情報を供給する機能を備える。
入出力装置5220は、表示部5230、入力部5240、検知部5250、通信部5290、操作情報を供給する機能および画像情報を供給される機能を備える。また、入出力装置5220は、検知情報を供給する機能、通信情報を供給する機能および通信情報を供給される機能を備える。
入力部5240は操作情報を供給する機能を備える。例えば、入力部5240は、情報処理装置5200Bの使用者の操作に基づいて操作情報を供給する。
具体的には、キーボード、ハードウェアボタン、ポインティングデバイス、タッチセンサ、照度センサ、撮像装置、音声入力装置、視線入力装置、姿勢検出装置などを、入力部5240に用いることができる。
表示部5230は表示パネルおよび画像情報を表示する機能を備える。例えば、実施の形態1において説明する表示パネルを表示部5230に用いることができる。
検知部5250は検知情報を供給する機能を備える。例えば、情報処理装置が使用されている周辺の環境を検知して、検知情報として供給する機能を備える。
具体的には、照度センサ、撮像装置、姿勢検出装置、圧力センサ、人感センサなどを検知部5250に用いることができる。
通信部5290は通信情報を供給される機能および供給する機能を備える。例えば、無線通信または有線通信により、他の電子機器または通信網と接続する機能を備える。具体的には、無線構内通信、電話通信、近距離無線通信などの機能を備える。
《情報処理装置の構成例1.》
例えば、円筒状の柱などに沿った外形を表示部5230に適用することができる(図16(B)参照)。また、使用環境の照度に応じて、表示方法を変更する機能を備える。また、人の存在を検知して、表示内容を変更する機能を備える。これにより、例えば、建物の柱に設置することができる。または、広告または案内等を表示することができる。または、デジタル・サイネージ等に用いることができる。
《情報処理装置の構成例2.》
例えば、使用者が使用するポインタの軌跡に基づいて画像情報を生成する機能を備える(図16(C)参照)。具体的には、対角線の長さが20インチ以上、好ましくは40インチ以上、より好ましくは55インチ以上の表示パネルを用いることができる。または、複数の表示パネルを並べて1つの表示領域に用いることができる。または、複数の表示パネルを並べてマルチスクリーンに用いることができる。これにより、例えば、電子黒板、電子掲示板、電子看板等に用いることができる。
《情報処理装置の構成例3.》
例えば、使用環境の照度に応じて、表示方法を変更する機能を備える(図17参照)。これにより、晴天の日に屋内に差し込む強い外光が当たっても好適に使用できるように、映像をテレビジョンシステムに表示することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に記載されているものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
XとYとが直接的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に接続されていない場合であり、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)を介さずに、XとYとが、接続されている場合である。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択して切り替える機能を有している。なお、XとYとが電気的に接続されている場合は、XとYとが直接的に接続されている場合を含むものとする。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。なお、XとYとが機能的に接続されている場合は、XとYとが直接的に接続されている場合と、XとYとが電気的に接続されている場合とを含むものとする。
なお、XとYとが電気的に接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とが、本明細書等に開示されているものとする。つまり、電気的に接続されている、と明示的に記載されている場合は、単に、接続されている、とのみ明示的に記載されている場合と同様な内容が、本明細書等に開示されているものとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。または、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
または、別の表現方法として、例えば、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した、トランジスタのソース(又は第1の端子など)とトランジスタのドレイン(又は第2の端子など)との間の経路であり、前記第1の接続経路は、Z1を介した経路であり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有しておらず、前記第3の接続経路は、Z2を介した経路である。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路によって、Z1を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した接続経路を有し、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路によって、Z2を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有していない。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の電気的パスによって、Z1を介して、Xと電気的に接続され、前記第1の電気的パスは、第2の電気的パスを有しておらず、前記第2の電気的パスは、トランジスタのソース(又は第1の端子など)からトランジスタのドレイン(又は第2の端子など)への電気的パスであり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の電気的パスによって、Z2を介して、Yと電気的に接続され、前記第3の電気的パスは、第4の電気的パスを有しておらず、前記第4の電気的パスは、トランジスタのドレイン(又は第2の端子など)からトランジスタのソース(又は第1の端子など)への電気的パスである。」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続経路について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
ACF1:導電材料、ANO:導電膜、B:バイアス信号、C21:容量素子、CI:制御情報、CP:導電材料、DS:検知情報、f:出力信号、FPC1:フレキシブルプリント基板、G1:走査線、G1B:走査線、G2:走査線、GCLK:信号、GD:駆動回路、GDA:駆動回路、GDB:駆動回路、GDC:駆動回路、II:入力情報、IN:情報、P1:位置情報、PWC1:信号、PWC2:信号、S1:信号線、S1B:信号線、SD:駆動回路、SD1:駆動回路、SP11:制御信号、SP12:制御信号、SW2:スイッチ、U:積和信号、V1:画像情報、V11:情報、W:重み情報、X:入力信号、30:変換器、71:ニューロン回路、72:ニューロン回路、80:ニューラルネットワーク、81:入力層、82:中間層、83:出力層、90:半導体装置、200:情報処理装置、210:演算装置、211:演算部、212:記憶部、213:人工知能部、214:伝送路、215:入出力インターフェース、220:入出力装置、230:表示部、231:表示領域、231B:表示領域、233:制御回路、234:伸張回路、235:画像処理回路、238:制御部、240:入力部、241:検知領域、248:制御部、250:検知部、290:通信部、400:分子量、501A:絶縁膜、501C:絶縁膜、501D:絶縁膜、504:導電膜、505:接合層、506:絶縁膜、508:半導体膜、508A:領域、508B:領域、508C:領域、510:基材、512A:導電膜、512B:導電膜、516:絶縁膜、516A:絶縁膜、516B:絶縁膜、518:絶縁膜、519A:端子、519B:端子、519C:端子、519D:端子、520:機能層、521:絶縁膜、524:導電膜、528:絶縁膜、529:端子、529A:端子領域、529B:端子領域、529C:端子領域、529D:端子領域、530:画素回路、550:表示素子、551:電極、552:電極、553:発光性の材料を含む層、591A:開口部、700:表示パネル、700TP:入出力パネル、702:画素、702B:画素、703:画素、705:封止材、720:機能層、770:基材、770D:機能膜、770P:機能膜、771:絶縁膜、775:検知素子、5200B:情報処理装置、5210:演算装置、5220:入出力装置、5230:表示部、5240:入力部、5250:検知部、5290:通信部、

Claims (1)

  1. 第1の表示パネルと、第2の表示パネルと、を有し、
    前記第1の表示パネルは、第1の表示領域と、第1の端子領域と、第2の端子領域と、選択信号を供給する第1の駆動回路と、画像信号を供給する駆動回路と、を有し、
    前記第1の表示領域に第1の走査線が配置され、
    前記第1の表示領域に第1の信号線が配置され、
    前記第1の端子領域は、前記第1の表示領域の背面に配置され、
    前記第1の端子領域は、前記第1の表示領域と重なり、
    前記第2の端子領域は、前記第1の表示領域の外側に配置され、
    前記第1の端子領域に第1の端子と第5の端子が配置され、
    前記第2の端子領域に第2の端子が配置され、
    前記第1の信号線は、前記第1の端子と電気的に接続され、
    前記第1の信号線は、前記第2の端子と電気的に接続され、
    前記画像信号を供給する駆動回路は、前記第2の端子と電気的に接続され、
    前記画像信号を供給する駆動回路は、前記第2の端子を介して前記第1の信号線に画像信号を供給し、
    前記第1の駆動回路は、前記第1の走査線に選択信号を供給し、
    前記第1の駆動回路は、前記第5の端子と電気的に接続され、
    前記第2の表示パネルは、第2の表示領域と、第3の端子領域と、第4の端子領域と、選択信号を供給する第2の駆動回路と、を有し、
    前記第2の表示パネルは、画像信号を供給する駆動回路を有しておらず、
    前記第2の表示領域に第2の走査線が配置され、
    前記第2の表示領域に第2の信号線が配置され、
    前記第3の端子領域は、前記第2の表示領域の背面に配置され、
    前記第3の端子領域は、前記第2の表示領域と重なり、
    前記第4の端子領域は、前記第2の表示領域の外側に配置され、
    前記第3の端子領域に第3の端子が配置され、
    前記第4の端子領域に第4の端子と第6の端子が配置され、
    前記第2の信号線は、前記第3の端子と電気的に接続され、
    前記第2の信号線は、前記第4の端子と電気的に接続され、
    前記第1の端子領域と、前記第4の端子領域とが重ねられ、前記第1の端子と前記第4の端子とが電気的に接続され、かつ前記第5の端子と前記第6の端子とが電気的に接続され、
    前記第2の駆動回路は、前記第2の走査線に選択信号を供給し、
    前記第2の駆動回路は、前記第6の端子と電気的に接続され、
    前記第1の駆動回路は、前記第5の端子および前記第6の端子を介して、前記第2の駆動回路にスタートパルスを供給し、
    前記画像信号を供給する駆動回路は、前記第2の端子、前記第1の信号線、前記第1の端子および前記第4の端子を介して、前記第2の信号線に前記画像信号を供給する、表示装置。
JP2019532223A 2017-07-27 2018-07-23 表示装置 Active JP7128187B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2022130702A JP7318078B2 (ja) 2017-07-27 2022-08-18 表示装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017145397 2017-07-27
JP2017145397 2017-07-27
PCT/IB2018/055452 WO2019021147A1 (ja) 2017-07-27 2018-07-23 表示パネル、表示装置、入出力装置、情報処理装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022130702A Division JP7318078B2 (ja) 2017-07-27 2022-08-18 表示装置

Publications (2)

Publication Number Publication Date
JPWO2019021147A1 JPWO2019021147A1 (ja) 2020-07-27
JP7128187B2 true JP7128187B2 (ja) 2022-08-30

Family

ID=65039462

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2019532223A Active JP7128187B2 (ja) 2017-07-27 2018-07-23 表示装置
JP2022130702A Active JP7318078B2 (ja) 2017-07-27 2022-08-18 表示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2022130702A Active JP7318078B2 (ja) 2017-07-27 2022-08-18 表示装置

Country Status (3)

Country Link
US (2) US11296176B2 (ja)
JP (2) JP7128187B2 (ja)
WO (1) WO2019021147A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019021147A1 (ja) * 2017-07-27 2019-01-31 株式会社半導体エネルギー研究所 表示パネル、表示装置、入出力装置、情報処理装置
KR20220041970A (ko) * 2020-09-25 2022-04-04 삼성디스플레이 주식회사 타일형 표시 장치
WO2024004344A1 (ja) * 2022-07-01 2024-01-04 株式会社ジャパンディスプレイ 表示装置及び液晶表示装置

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002244592A (ja) 2001-02-19 2002-08-30 Matsushita Electric Ind Co Ltd 表示素子及び表示装置及びその製造方法
JP2004251981A (ja) 2003-02-18 2004-09-09 Seiko Epson Corp 複合型表示装置
JP2004264516A (ja) 2003-02-28 2004-09-24 Seiko Epson Corp 電気光学パネル、電気光学装置、電気光学装置の製造方法及び電子機器
JP2005055467A (ja) 2003-08-01 2005-03-03 Sharp Corp 表示装置
JP2005123153A (ja) 2003-09-24 2005-05-12 Fuji Photo Film Co Ltd エレクトロルミネッセンス表示パネル、エレクトロルミネッセンス表示装置およびそれらの製造方法
US20070075937A1 (en) 2005-09-30 2007-04-05 Yang-Wan Kim Organic electroluminescent display device
JP2008076987A (ja) 2006-09-25 2008-04-03 Fuji Electric Holdings Co Ltd 有機elディスプレイパネルおよびその製造方法
JP2010080271A (ja) 2008-09-26 2010-04-08 Konica Minolta Holdings Inc 面発光パネル
JP2011150259A (ja) 2010-01-25 2011-08-04 Seiko Epson Corp 電気光学装置及び電子機器
WO2014119478A1 (ja) 2013-01-30 2014-08-07 シャープ株式会社 表示装置
US20150194123A1 (en) 2012-04-20 2015-07-09 Google Inc. Interconnecting display tiles for multi-panel displays
JP2015180924A (ja) 2014-02-11 2015-10-15 株式会社半導体エネルギー研究所 表示装置、及び電子機器

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01312587A (ja) 1988-06-13 1989-12-18 Stanley Electric Co Ltd ドットマトリックス式el表示装置
US5801797A (en) 1996-03-18 1998-09-01 Kabushiki Kaisha Toshiba Image display apparatus includes an opposite board sandwiched by array boards with end portions of the array boards being offset
JPH1063195A (ja) * 1996-08-13 1998-03-06 Sony Corp 表示装置および電子機器
JP4009923B2 (ja) * 1999-09-30 2007-11-21 セイコーエプソン株式会社 Elパネル
JP4434411B2 (ja) 2000-02-16 2010-03-17 出光興産株式会社 アクティブ駆動型有機el発光装置およびその製造方法
SG118118A1 (en) 2001-02-22 2006-01-27 Semiconductor Energy Lab Organic light emitting device and display using the same
TW564471B (en) 2001-07-16 2003-12-01 Semiconductor Energy Lab Semiconductor device and peeling off method and method of manufacturing semiconductor device
JP4614045B2 (ja) 2004-01-14 2011-01-19 ソニー株式会社 映像表示装置及び映像表示方法
JP2006010811A (ja) 2004-06-23 2006-01-12 Sony Corp 表示装置
US20060044215A1 (en) 2004-08-24 2006-03-02 Brody Thomas P Scalable tiled display assembly for forming a large-area flat-panel display by using modular display tiles
US20070001927A1 (en) 2005-07-01 2007-01-04 Eastman Kodak Company Tiled display for electronic signage
US7679284B2 (en) 2007-02-08 2010-03-16 Seiko Epson Corporation Light emitting device and electronic apparatus
JP5243842B2 (ja) 2008-05-19 2013-07-24 篠田プラズマ株式会社 大型表示装置
TWI394999B (zh) 2009-01-09 2013-05-01 Prime View Int Co Ltd 多螢幕電子裝置
KR20100092222A (ko) 2009-02-12 2010-08-20 삼성전자주식회사 멀티-폴더블 모바일 디스플레이 장치
US8417297B2 (en) 2009-05-22 2013-04-09 Lg Electronics Inc. Mobile terminal and method of providing graphic user interface using the same
US8593061B2 (en) 2009-08-25 2013-11-26 Seiko Epson Corporation Electro-optical device and electronic apparatus
US8305294B2 (en) 2009-09-08 2012-11-06 Global Oled Technology Llc Tiled display with overlapping flexible substrates
CN102474939B (zh) 2009-11-04 2015-03-04 松下电器产业株式会社 显示面板装置及其制造方法
WO2011068158A1 (ja) 2009-12-03 2011-06-09 シャープ株式会社 画像表示装置、パネルおよびパネルの製造方法
CN102742371B (zh) 2010-01-29 2015-11-25 荷兰应用自然科学研究组织Tno 组件、用于组件的部件以及制造组件的方法
JP5471728B2 (ja) 2010-03-31 2014-04-16 凸版印刷株式会社 表示パネル、この表示パネルを利用した大型表示パネル
JP2012028638A (ja) 2010-07-26 2012-02-09 Dainippon Printing Co Ltd 有機エレクトロルミネッセンスパネル、有機エレクトロルミネッセンス装置および有機エレクトロルミネッセンスパネルの製造方法
KR101762247B1 (ko) * 2010-12-02 2017-07-31 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
US8878794B2 (en) 2011-09-27 2014-11-04 Z124 State of screen info: easel
US9379173B2 (en) 2012-02-29 2016-06-28 Konica Minolta, Inc. Light emitting panel and method for manufacturing same
JP2014075547A (ja) 2012-10-05 2014-04-24 Panasonic Corp 発光装置
GB2511549B (en) 2013-03-07 2020-04-22 Plastic Logic Ltd Tiled Displays
JP2016029464A (ja) 2014-07-18 2016-03-03 株式会社半導体エネルギー研究所 表示装置
CN112349211B (zh) 2014-07-31 2023-04-18 株式会社半导体能源研究所 显示装置及电子设备
JP6602585B2 (ja) 2014-08-08 2019-11-06 株式会社半導体エネルギー研究所 表示装置および電子機器
KR102445185B1 (ko) 2014-10-08 2022-09-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
JP6674838B2 (ja) 2015-05-21 2020-04-01 株式会社半導体エネルギー研究所 電子装置
WO2019021147A1 (ja) * 2017-07-27 2019-01-31 株式会社半導体エネルギー研究所 表示パネル、表示装置、入出力装置、情報処理装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002244592A (ja) 2001-02-19 2002-08-30 Matsushita Electric Ind Co Ltd 表示素子及び表示装置及びその製造方法
JP2004251981A (ja) 2003-02-18 2004-09-09 Seiko Epson Corp 複合型表示装置
JP2004264516A (ja) 2003-02-28 2004-09-24 Seiko Epson Corp 電気光学パネル、電気光学装置、電気光学装置の製造方法及び電子機器
JP2005055467A (ja) 2003-08-01 2005-03-03 Sharp Corp 表示装置
JP2005123153A (ja) 2003-09-24 2005-05-12 Fuji Photo Film Co Ltd エレクトロルミネッセンス表示パネル、エレクトロルミネッセンス表示装置およびそれらの製造方法
US20070075937A1 (en) 2005-09-30 2007-04-05 Yang-Wan Kim Organic electroluminescent display device
JP2008076987A (ja) 2006-09-25 2008-04-03 Fuji Electric Holdings Co Ltd 有機elディスプレイパネルおよびその製造方法
JP2010080271A (ja) 2008-09-26 2010-04-08 Konica Minolta Holdings Inc 面発光パネル
JP2011150259A (ja) 2010-01-25 2011-08-04 Seiko Epson Corp 電気光学装置及び電子機器
US20150194123A1 (en) 2012-04-20 2015-07-09 Google Inc. Interconnecting display tiles for multi-panel displays
WO2014119478A1 (ja) 2013-01-30 2014-08-07 シャープ株式会社 表示装置
JP2015180924A (ja) 2014-02-11 2015-10-15 株式会社半導体エネルギー研究所 表示装置、及び電子機器

Also Published As

Publication number Publication date
US20210134920A1 (en) 2021-05-06
JP7318078B2 (ja) 2023-07-31
JP2022169661A (ja) 2022-11-09
US20220367595A1 (en) 2022-11-17
WO2019021147A1 (ja) 2019-01-31
US11296176B2 (en) 2022-04-05
JPWO2019021147A1 (ja) 2020-07-27
US11778878B2 (en) 2023-10-03

Similar Documents

Publication Publication Date Title
JP7318078B2 (ja) 表示装置
JP7198220B2 (ja) 表示パネル
US11922859B2 (en) Display panel, display device, input/output device, and data processing device
US11903290B2 (en) Display panel, display device, input/output device, and data processing device
JP2023080135A (ja) 表示パネル
JP2023052567A (ja) 表示パネル
JP2024032708A (ja) 表示装置
JP7293190B2 (ja) 半導体装置
US11985881B2 (en) Display panel, display device, input/output device, data processing device
WO2020003056A1 (ja) 表示パネル、表示装置、入出力装置、情報処理装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210707

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210707

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220524

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220623

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220802

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220818

R150 Certificate of patent or registration of utility model

Ref document number: 7128187

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150