JP6986066B2 - ノイズ除去回路 - Google Patents
ノイズ除去回路 Download PDFInfo
- Publication number
- JP6986066B2 JP6986066B2 JP2019509013A JP2019509013A JP6986066B2 JP 6986066 B2 JP6986066 B2 JP 6986066B2 JP 2019509013 A JP2019509013 A JP 2019509013A JP 2019509013 A JP2019509013 A JP 2019509013A JP 6986066 B2 JP6986066 B2 JP 6986066B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- signal terminal
- terminal
- input signal
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000008030 elimination Effects 0.000 claims description 13
- 238000003379 elimination reaction Methods 0.000 claims description 13
- 230000002238 attenuated effect Effects 0.000 claims 1
- 230000010355 oscillation Effects 0.000 description 12
- 238000010586 diagram Methods 0.000 description 10
- 238000001514 detection method Methods 0.000 description 7
- 230000010363 phase shift Effects 0.000 description 7
- 230000000694 effects Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000013016 damping Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/24—Frequency-independent attenuators
Landscapes
- Networks Using Active Elements (AREA)
- Amplifiers (AREA)
Description
図1は、実施の形態に係るノイズ除去回路100の回路構成図である。なお、図1には、ノイズ除去回路100の他に、ノイズ除去回路100に接続される入力信号8、第1の接地点11および第2の接地点10を示している。入力信号8は、正極側がノイズ除去回路100の第1の入力信号端子1に接続され、負極側がノイズ除去回路100の第2の入力信号端子2に接続される。また、入力信号8の負極側は、第1の接地点11に接続される。
2 第2の入力信号端子
3 基準電圧端子
4 出力信号端子
5 第1の抵抗
6 第2の抵抗
7 電圧−電流変換器
8 入力信号
10 第2の接地点
11 第1の接地点
12〜14、26、27 端子
15、16、24、25 PNPトランジスタ
17、18 定電流源
19、39、40 抵抗
20〜23 NPNトランジスタ
28、29 NchMOSFET
31 第3の抵抗
32 第4の抵抗
33〜35 演算増幅器
36 第5の抵抗
37 第6の抵抗
38 第7の抵抗
100、100a、100b ノイズ除去回路
Claims (6)
- 第1の入力信号端子と第2の入力信号端子との間の差電圧信号を、所定の比率で減衰させ、基準電圧端子の電圧を基準とする電圧信号に変換して出力信号端子に出力する減衰器の機能を有し、前記第1の入力信号端子および前記第2の入力信号端子と基準電圧端子との間に同相で入力されるノイズを、前記出力信号端子から出力される出力信号から除去するためのノイズ除去回路であって、
一端が前記第1の入力信号端子に接続され、他端が前記出力信号端子に接続される第1の抵抗と、
一端が前記出力信号端子と前記第1の抵抗の他端とを結ぶ経路に接続され、他端が前記基準電圧端子に接続される第2の抵抗と、
前記基準電圧端子と前記第2の入力信号端子との差電圧を電流に変換し、前記出力信号端子に電流信号を出力する電圧−電流変換器と、
を備えている事を特徴とする
ノイズ除去回路。 - 前記電圧−電流変換器は、入力信号端子に出力信号が戻る負帰還ループが存在しないことを特徴とする請求項1記載のノイズ除去回路。
- 前記第2の入力信号端子には第1の接地点の接地電位が印加され、前記基準電圧端子には第2の接地点の接地電位が印加され、
前記電圧−電流変換器は、前記第2の入力信号端子に接続されることで前記第1の接地点の接地電位が印加される負極入力信号端子と、前記基準電圧端子に接続されることで前記第2の接地点の接地電位が印加される正極入力信号端子とを有する事を特徴とする請求項1または2に記載のノイズ除去回路。 - 前記電圧−電流変換器の相互コンダクタンスは、前記第1の抵抗の抵抗値の逆数である事を特徴とする請求項1〜3のいずれか一項に記載のノイズ除去回路。
- 前記電圧−電流変換器の相互コンダクタンスは、前記第2の抵抗の抵抗値に依存しておらず、
前記電圧−電流変換器は、前記第2の抵抗の抵抗値を変えることによって前記所定の比率を変え、前記電圧−電流変換器の相互コンダクタンスは、前記第1の抵抗の抵抗値の逆数である事を特徴とする請求項1〜4のいずれか一項に記載のノイズ除去回路。 - 前記電圧−電流変換器は、前記基準電圧端子に対して負電圧の電源供給が不要な回路で構成されたことを特徴とする請求項1〜5のいずれか一項に記載のノイズ除去回路。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762478915P | 2017-03-30 | 2017-03-30 | |
US62/478,915 | 2017-03-30 | ||
PCT/JP2018/007108 WO2018180111A1 (ja) | 2017-03-30 | 2018-02-27 | ノイズ除去回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2018180111A1 JPWO2018180111A1 (ja) | 2020-02-06 |
JP6986066B2 true JP6986066B2 (ja) | 2021-12-22 |
Family
ID=63675311
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019509013A Active JP6986066B2 (ja) | 2017-03-30 | 2018-02-27 | ノイズ除去回路 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP6986066B2 (ja) |
WO (1) | WO2018180111A1 (ja) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7852248B1 (en) * | 2008-12-09 | 2010-12-14 | Alvand Technology, Inc. | Analog-to-digital converter (ADC) with reduced jitter sensitivity and power consumption |
JP5200927B2 (ja) * | 2008-12-29 | 2013-06-05 | セイコーエプソン株式会社 | アナログ回路及び電子機器 |
JP2012049955A (ja) * | 2010-08-30 | 2012-03-08 | Hioki Ee Corp | 電流電圧変換回路および電流検出装置 |
JP2012194151A (ja) * | 2011-03-18 | 2012-10-11 | Hioki Ee Corp | 電流検出装置 |
EP2653846A1 (en) * | 2012-04-18 | 2013-10-23 | Nxp B.V. | Sensor circuit and a method of calibration |
EP2899882B1 (en) * | 2014-01-28 | 2018-07-25 | Nxp B.V. | Noise sensor |
-
2018
- 2018-02-27 JP JP2019509013A patent/JP6986066B2/ja active Active
- 2018-02-27 WO PCT/JP2018/007108 patent/WO2018180111A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
JPWO2018180111A1 (ja) | 2020-02-06 |
WO2018180111A1 (ja) | 2018-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6347497B2 (ja) | 広範な入力電流レンジを伴うトランスインピーダンス増幅器のための装置及び方法 | |
US9136904B2 (en) | High bandwidth equalizer and limiting amplifier | |
US9685914B2 (en) | Amplifier circuit | |
US6882216B2 (en) | On-chip high-pass filter with large time constant | |
Nauta et al. | Analog line driver with adaptive impedance matching | |
JP5454366B2 (ja) | パワーアンプモジュール及び携帯情報端末 | |
JP6986066B2 (ja) | ノイズ除去回路 | |
JP4573602B2 (ja) | 増幅装置 | |
JP2006319388A (ja) | 自動利得制御回路及びそれを用いた正弦波発振回路 | |
US6963238B2 (en) | Level shift circuit | |
JPS5975708A (ja) | 緩衝増幅器 | |
JP3613232B2 (ja) | 増幅回路 | |
US9099975B2 (en) | Current divider based voltage controlled gain amplifier | |
JP5375680B2 (ja) | 単相差動変換器 | |
JP4937366B2 (ja) | 増幅器、及び通信装置 | |
US11171612B2 (en) | Gain modulation circuit | |
JP4180411B2 (ja) | トランスコンダクタンス増幅器 | |
JP2011254338A (ja) | 半導体装置 | |
JP4417673B2 (ja) | 電気測定器の信号入力回路 | |
JP4839572B2 (ja) | 入力回路 | |
JPH07106888A (ja) | 電圧リミッタ回路 | |
US11349442B2 (en) | Low-noise differential to single-ended converter | |
TWI641216B (zh) | 用於信號接收器中的雙模信號放大電路 | |
JP6053997B1 (ja) | フィルタ装置 | |
JPH06232654A (ja) | 演算増幅回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20200217 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20200520 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20201008 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210518 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210614 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20211102 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20211126 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6986066 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |