JP6842270B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6842270B2 JP6842270B2 JP2016197086A JP2016197086A JP6842270B2 JP 6842270 B2 JP6842270 B2 JP 6842270B2 JP 2016197086 A JP2016197086 A JP 2016197086A JP 2016197086 A JP2016197086 A JP 2016197086A JP 6842270 B2 JP6842270 B2 JP 6842270B2
- Authority
- JP
- Japan
- Prior art keywords
- pad
- terminal portion
- semiconductor device
- thickness direction
- lead
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 126
- 229920005989 resin Polymers 0.000 claims description 68
- 239000011347 resin Substances 0.000 claims description 68
- 235000014676 Phragmites communis Nutrition 0.000 claims description 61
- 238000007789 sealing Methods 0.000 claims description 39
- 238000007747 plating Methods 0.000 claims description 38
- 229910045601 alloy Inorganic materials 0.000 claims description 9
- 239000000956 alloy Substances 0.000 claims description 9
- 239000000463 material Substances 0.000 claims description 6
- 229920003002 synthetic resin Polymers 0.000 claims description 5
- 239000000057 synthetic resin Substances 0.000 claims description 5
- 239000003822 epoxy resin Substances 0.000 claims description 4
- 229920000647 polyepoxide Polymers 0.000 claims description 4
- 229910052759 nickel Inorganic materials 0.000 claims description 3
- 229910052698 phosphorus Inorganic materials 0.000 claims description 3
- 229920001187 thermosetting polymer Polymers 0.000 claims description 3
- 229910052718 tin Inorganic materials 0.000 claims description 3
- 238000010292 electrical insulation Methods 0.000 claims description 2
- 229910000679 solder Inorganic materials 0.000 description 4
- 244000273256 Phragmites communis Species 0.000 description 3
- 238000005452 bending Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 238000003754 machining Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 229910020836 Sn-Ag Inorganic materials 0.000 description 1
- 229910020935 Sn-Sb Inorganic materials 0.000 description 1
- 229910020988 Sn—Ag Inorganic materials 0.000 description 1
- 229910008757 Sn—Sb Inorganic materials 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- 238000001721 transfer moulding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Wire Bonding (AREA)
- Lead Frames For Integrated Circuits (AREA)
Description
11:半導体素子
111:素子表面
111a:電極パッド
112:素子裏面
12:接合層
2:第1リード
21:第1パッド部
211:第1パッド表面
22:第1端子部
221:第1端子部表面
222:第1端子部裏面
23:第1中間部
3:第2リード
31:第2パッド部
311:第2パッド表面
312:突起
312a:突起表面
32:第2端子部
321:第2端子部表面
322:第2端子部裏面
33:第2中間部
4:第3リード
41:第3パッド部
411:第3パッド表面
42:第3端子部
421:第3端子部表面
422:第3端子部裏面
43:第3中間部
5:ボンディングワイヤ
51:第1ボンディングワイヤ
52:第2ボンディングワイヤ
53:第3ボンディングワイヤ
6:封止樹脂
61:樹脂表面
62:樹脂裏面
631:樹脂第1側面
632:樹脂第2側面
71:内装めっき層
72:外装めっき層
81:ヒートブロック
811:バキュームホール
812:一次接触面
813:二次接触面
Z:厚さ方向
X:第1方向
Y:第2方向
Claims (23)
- 厚さ方向を向く素子表面と、前記素子表面に設けられた電極パッドと、を有する半導体素子と、
前記厚さ方向において前記素子表面と同じ側を向く第1パッド表面を有する第1パッド部と、前記厚さ方向に対して直交する第1方向に延出する第1端子部と、前記第1方向に対して傾斜し、かつ前記第1パッド部および前記第1端子部を連結する第1中間部と、を含むとともに、前記厚さ方向に沿って視て前記第1方向が長辺方向である第1リードと、
前記厚さ方向において前記素子表面と同じ側を向き、かつ前記半導体素子が搭載される第2パッド表面を有する第2パッド部と、前記第1方向に延出する第2端子部と、前記第1方向に対して傾斜し、かつ前記第2パッド部および前記第2端子部を連結する第2中間部と、を含むとともに、前記厚さ方向および前記第1方向の双方に対して直交する第2方向において前記第1リードから離間して配置された第2リードと、
前記電極パッドと前記第1パッド表面とを接続する第1ボンディングワイヤと、
前記半導体素子と、前記第1リードおよび前記第2リードの各々の一部と、を覆う封止樹脂と、を備え、
前記第1パッド部は、前記第1端子部から前記厚さ方向において前記第1パッド表面が向く側に離れて位置し、
前記第2パッド部は、前記第2端子部から前記厚さ方向において前記第2パッド表面が向く側に離れて位置し、
前記第1パッド部、前記第2パッド部、前記第1中間部および前記第2中間部は、いずれも前記封止樹脂に覆われ、
前記厚さ方向において、前記第1パッド表面の位置が前記第2パッド表面の位置に等しく、
前記厚さ方向に沿って視て、前記第1ボンディングワイヤが前記第2方向に沿って延びていることを特徴とする、半導体装置。 - 前記電極パッドは、Al層を含む、請求項1に記載の半導体装置。
- 前記第2パッド部には、前記厚さ方向において前記第2パッド表面と同じ側を向く突起表面を有し、かつ前記第2方向に延出する突起が形成され、
前記厚さ方向において、前記突起表面の位置が前記第2パッド表面の位置に等しい、請求項2に記載の半導体装置。 - 前記電極パッドと前記突起表面とを接続する第2ボンディングワイヤをさらに備える、請求項3に記載の半導体装置。
- 前記突起は、前記半導体素子を挟んだ前記第2パッド部の両側にそれぞれ形成され、
一方の前記突起に前記第2ボンディングワイヤが接続されている、請求項4に記載の半導体装置。 - 前記第1パッド表面と、前記第2パッド表面と、前記突起表面と、を覆う内装めっき層をさらに備える、請求項4または5に記載の半導体装置。
- 前記内装めっき層は、Agから構成される、請求項6に記載の半導体装置。
- 前記第1リードおよび前記第2リードは、ともに同一の材料から構成される、請求項4ないし7のいずれかに記載の半導体装置。
- 前記第1リードおよび前記第2リードは、ともにCuを主成分とし、かつNi、SnおよびPが含有された合金から構成される、請求項8に記載の半導体装置。
- 前記第1リードは、一対の部材から構成され、かつ前記第2方向において前記第2端子部の両側に配置されている、請求項8または9に記載の半導体装置。
- 前記厚さ方向において前記素子表面と同じ側を向く第3パッド表面を有する第3パッド部と、前記第1端子部が延出する方向とは反対側に延出する第3端子部と、前記第1方向に対して傾斜し、かつ前記第3パッド部および前記第3端子部を連結する第3中間部と、を含むとともに、前記第1方向において前記第2パッド部に対して前記第1リードの前記一対の部材とは反対側に配置された一対の第3リードをさらに備える、請求項10に記載の半導体装置。
- 前記一対の第3リードは、前記第1リードおよび前記第2リードと同一の材料から構成される、請求項11に記載の半導体装置。
- 前記一対の第3リードの各々の形状は、前記第1リードの前記一対の部材の各々の形状に等しい、請求項12に記載の半導体装置。
- 前記厚さ方向において、前記第3パッド表面の位置が前記第2パッド表面の位置に等しい、請求項11ないし13のいずれかに記載の半導体装置。
- 前記第3中間部は、前記封止樹脂に覆われている、請求項14に記載の半導体装置。
- 前記電極パッドと前記第3パッド表面とを接続する第3ボンディングワイヤを備える、請求項14または15に記載の半導体装置。
- 前記半導体素子に形成された回路には、オペアンプを含む、請求項16に記載の半導体装置。
- 前記第1端子部は、前記厚さ方向において前記第1パッド表面と同じ側を向く第1端子部表面を有し、
前記第2端子部は、前記厚さ方向において前記第2パッド表面と同じ側を向く第2端子部表面を有し、
前記厚さ方向において、前記第1端子部表面の位置が前記第2端子部表面の位置に等しい、請求項1ないし17のいずれかに記載の半導体装置。 - 前記第1端子部は、前記厚さ方向において前記第1端子部表面とは反対側を向く第1端子部裏面を有し、
前記第2端子部は、前記厚さ方向において前記第2端子部表面とは反対側を向く第2端子部裏面を有し、
前記封止樹脂は、前記厚さ方向において前記第1端子部裏面および前記第2端子部裏面と同じ側を向く樹脂裏面を有し、
前記厚さ方向において、前記第1端子部裏面および前記第1端子部裏面の各々の位置が前記樹脂裏面の位置に等しい、請求項18に記載の半導体装置。 - 前記第1端子部および前記第2端子部を覆う外装めっき層をさらに備える、請求項18または19に記載の半導体装置。
- 前記外装めっき層は、Snを主成分とする合金から構成される、請求項20に記載の半導体装置。
- 前記封止樹脂は、電気絶縁性および熱硬化性を有する合成樹脂から構成される、請求項1ないし21のいずれかに記載の半導体装置。
- 前記封止樹脂は、エポキシ樹脂から構成される、請求項22に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016197086A JP6842270B2 (ja) | 2016-10-05 | 2016-10-05 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016197086A JP6842270B2 (ja) | 2016-10-05 | 2016-10-05 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018060908A JP2018060908A (ja) | 2018-04-12 |
JP6842270B2 true JP6842270B2 (ja) | 2021-03-17 |
Family
ID=61910138
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016197086A Active JP6842270B2 (ja) | 2016-10-05 | 2016-10-05 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6842270B2 (ja) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4165952B2 (ja) * | 1999-02-26 | 2008-10-15 | 三洋電機株式会社 | 半導体装置 |
JP3318309B2 (ja) * | 2000-02-29 | 2002-08-26 | 日鉱金属株式会社 | リードフレームおよびリードフレーム用銅合金 |
US7215012B2 (en) * | 2003-01-03 | 2007-05-08 | Gem Services, Inc. | Space-efficient package for laterally conducting device |
JP2008270302A (ja) * | 2007-04-16 | 2008-11-06 | Sanyo Electric Co Ltd | 半導体装置 |
JP5147295B2 (ja) * | 2007-05-31 | 2013-02-20 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置 |
JP5623622B2 (ja) * | 2011-03-09 | 2014-11-12 | パナソニック株式会社 | 半導体装置 |
-
2016
- 2016-10-05 JP JP2016197086A patent/JP6842270B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018060908A (ja) | 2018-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6193510B2 (ja) | リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法 | |
US9013030B2 (en) | Leadframe, semiconductor package including a leadframe and method for producing a leadframe | |
US9578744B2 (en) | Leadframe package with pre-applied filler material | |
JP5673585B2 (ja) | コイル部品 | |
JP7210868B2 (ja) | 半導体装置 | |
KR20150047168A (ko) | 반도체 패키지 | |
JP6744149B2 (ja) | 半導体装置およびその製造方法 | |
JP6842270B2 (ja) | 半導体装置 | |
JP7367154B2 (ja) | 半導体装置 | |
KR101698431B1 (ko) | 반도체 파워 모듈 패키지 및 그의 제조방법 | |
JP3225369U (ja) | 半導体素子パッケージ | |
JP6373115B2 (ja) | 配線基板 | |
JP5124329B2 (ja) | 半導体装置 | |
JP7022541B2 (ja) | 半導体装置 | |
JP2007199049A (ja) | 半導体装置 | |
JP2009158769A (ja) | 半導体装置 | |
JP5037398B2 (ja) | 半導体装置 | |
JP2006080350A (ja) | 半導体装置およびその実装構造 | |
JP6184106B2 (ja) | 固体撮像素子用中空パッケージ、固体撮像素子及び固体撮像装置 | |
JP2012227320A (ja) | 半導体装置 | |
US20130264714A1 (en) | Semiconductor device and method of assembling same | |
KR101880102B1 (ko) | 적층식 반도체 패키지 | |
JPH07226454A (ja) | 半導体装置 | |
WO2015129185A1 (ja) | 樹脂封止型半導体装置、およびその製造方法、ならびにその実装体 | |
JP2008010922A (ja) | 圧電発振器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190913 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200630 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200707 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200903 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210202 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210219 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6842270 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |