JP6687392B2 - シリアライザ装置 - Google Patents
シリアライザ装置 Download PDFInfo
- Publication number
- JP6687392B2 JP6687392B2 JP2016002722A JP2016002722A JP6687392B2 JP 6687392 B2 JP6687392 B2 JP 6687392B2 JP 2016002722 A JP2016002722 A JP 2016002722A JP 2016002722 A JP2016002722 A JP 2016002722A JP 6687392 B2 JP6687392 B2 JP 6687392B2
- Authority
- JP
- Japan
- Prior art keywords
- clock
- data
- phase difference
- unit
- load signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims description 48
- 238000006243 chemical reaction Methods 0.000 claims description 23
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 20
- 230000001360 synchronised effect Effects 0.000 claims description 3
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 29
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 29
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 28
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 28
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 26
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 26
- 230000000630 rising effect Effects 0.000 description 14
- 230000006854 communication Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000007175 bidirectional communication Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/26—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being duration, interval, position, frequency, or sequence
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/10—Aspects relating to interfaces of memory device to external buses
- G11C2207/107—Serial-parallel conversion of data or prefetch
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/106—Data output latches
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Manipulation Of Pulses (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
図1は、第1実施形態のシリアライザ装置1の構成を示す図である。シリアライザ装置1は、第1クロックCLK1に同期して入力されるパラレルデータPar_Dataをシリアライズして、当該シリアルデータSer_Dataを第2クロックCLK2に同期して出力する。第2クロックCLK2の周期は第1クロックCLK1の周期より短い。シリアライザ装置1は、第1ラッチ部11、第2ラッチ部12、変換部13、分周部14、ロード信号生成部15、位相差検出部16およびリセット指示部17を備える。
図5は、第2実施形態のシリアライザ装置2の構成を示す図である。シリアライザ装置2は、第1クロックCLK1に同期して入力されるパラレルデータPar_Dataをシリアライズして、当該シリアルデータSer_Dataを第2クロックCLK2に同期して出力する。第2クロックCLK2の周期は第1クロックCLK1の周期より短い。シリアライザ装置2は、ラッチ部21、変換部23、ロード信号生成部25、位相差検出部26およびリセット指示部27を備える。
Claims (4)
- 第1クロックに同期して入力されるパラレルデータをシリアライズして当該シリアルデータを第2クロックに同期して出力するシリアライザ装置であって、
入力される前記パラレルデータを、前記第1クロックが指示するタイミングでラッチする第1ラッチ部と、
前記第1ラッチ部によりラッチされて出力されるパラレルデータを、前記第1クロックと同周期の第3クロックが指示するタイミングでラッチする第2ラッチ部と、
前記第2ラッチ部によりラッチされて出力されるパラレルデータを、前記第1クロックと同周期のロード信号が指示するタイミングでラッチして、そのラッチしたデータを前記第2クロックに同期して前記シリアルデータとして出力する変換部と、
前記第2クロックを分周して前記第3クロックを生成する分周部と、
前記第3クロックに基づいて前記ロード信号を生成するロード信号生成部と、
前記第3クロックおよび前記ロード信号の何れかと前記第1クロックとの間の位相差を検出する位相差検出部と、
前記位相差検出部により検出された前記位相差が目標範囲内にない場合に前記分周部における分周動作をリセットするリセット指示部と、
を備えるシリアライザ装置。 - 前記位相差検出部は、
前記第1クロックおよび前記第3クロックのうちの一方を入力データとし、前記第1クロックより短い周期のクロックで前記入力データをシフトさせるシフトレジスタと、
前記第1クロックおよび前記第3クロックのうちの他方または前記ロード信号が指示するタイミングで前記シフトレジスタから出力されるデータをラッチするシフトレジスタ出力ラッチ部と、
前記シフトレジスタ出力ラッチ部によりラッチされたデータに基づいて前記位相差を検出する検出部と、
を含む、
請求項1に記載のシリアライザ装置。 - 前記位相差検出部は、
前記第1クロックおよび前記第3クロックのうちの一方を入力データとし、前記第1クロックおよび前記第3クロックのうちの他方または前記ロード信号を入力クロックとするフリップフロップと、
前記フリップフロップから出力されたデータに基づいて前記位相差を検出する検出部と、
を含む、
請求項1に記載のシリアライザ装置。 - 第1クロックに同期して入力されるパラレルデータをシリアライズして当該シリアルデータを第2クロックに同期して出力するシリアライザ装置であって、
入力される前記パラレルデータを、前記第1クロックが指示するタイミングでラッチするラッチ部と、
前記ラッチ部によりラッチされて出力されるパラレルデータを、前記第1クロックと同周期のロード信号が指示するタイミングでラッチして、そのラッチしたデータを前記第2クロックに同期して前記シリアルデータとして出力する変換部と、
前記第2クロックに基づいて前記ロード信号を生成するロード信号生成部と、
前記ロード信号と前記第1クロックとの間の位相差を検出する位相差検出部と、
前記位相差検出部により検出された前記位相差が目標範囲内にない場合に前記ロード信号生成部におけるロード信号生成動作をリセットするリセット指示部と、
を備えるシリアライザ装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016002722A JP6687392B2 (ja) | 2016-01-08 | 2016-01-08 | シリアライザ装置 |
US15/546,509 US10333507B2 (en) | 2016-01-08 | 2017-01-06 | Serializer device |
PCT/JP2017/000287 WO2017119488A1 (ja) | 2016-01-08 | 2017-01-06 | シリアライザ装置 |
CN201780000685.1A CN107251473B (zh) | 2016-01-08 | 2017-01-06 | 串行化装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016002722A JP6687392B2 (ja) | 2016-01-08 | 2016-01-08 | シリアライザ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017123607A JP2017123607A (ja) | 2017-07-13 |
JP6687392B2 true JP6687392B2 (ja) | 2020-04-22 |
Family
ID=59273652
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016002722A Active JP6687392B2 (ja) | 2016-01-08 | 2016-01-08 | シリアライザ装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10333507B2 (ja) |
JP (1) | JP6687392B2 (ja) |
CN (1) | CN107251473B (ja) |
WO (1) | WO2017119488A1 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3960295B1 (en) * | 2016-01-29 | 2023-01-04 | Hewlett-Packard Development Company, L.P. | Microfluidics system |
US10423565B2 (en) * | 2016-10-13 | 2019-09-24 | SK Hynix Inc. | Data transmission systems having a plurality of transmission lanes and methods of testing transmission data in the data transmission systems |
JP7193110B2 (ja) | 2018-07-27 | 2022-12-20 | ザインエレクトロニクス株式会社 | 複数レーン・シリアライザ装置 |
US10892775B1 (en) * | 2019-12-03 | 2021-01-12 | Samsung Electronics Co., Ltd | Transmitting system, apparatus and method for unifying parallel interfaces |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3257065B2 (ja) * | 1992-09-22 | 2002-02-18 | ソニー株式会社 | ディジタルpll装置 |
JP3148445B2 (ja) * | 1993-02-18 | 2001-03-19 | 日本電信電話株式会社 | マルチプレクサ回路 |
JPH10107786A (ja) * | 1996-09-30 | 1998-04-24 | Matsushita Electric Works Ltd | データ伝送回路 |
JP3580242B2 (ja) * | 2000-10-25 | 2004-10-20 | セイコーエプソン株式会社 | シリアル/パラレル変換回路、データ転送制御装置及び電子機器 |
JP3974618B2 (ja) * | 2002-11-01 | 2007-09-12 | 富士通株式会社 | データ処理回路 |
US20040113823A1 (en) * | 2002-12-13 | 2004-06-17 | Ren-Yuan Huang | Synchronization of parallel data streams from a serial source |
EP2092650A2 (en) | 2006-11-13 | 2009-08-26 | QUALCOMM Incorporated | High speed serializer apparatus |
US7656323B2 (en) * | 2007-05-31 | 2010-02-02 | Altera Corporation | Apparatus for all-digital serializer-de-serializer and associated methods |
KR100894486B1 (ko) * | 2007-11-02 | 2009-04-22 | 주식회사 하이닉스반도체 | 디지털 필터, 클록 데이터 복구 회로 및 그 동작방법, 반도체 메모리 장치 및 그의 동작방법 |
JP5223627B2 (ja) * | 2008-11-27 | 2013-06-26 | 富士通株式会社 | データ復元回路、データ復元方法、及びデータ受信装置 |
JP6060637B2 (ja) * | 2012-11-14 | 2017-01-18 | 株式会社ソシオネクスト | 並直列変換回路、インタフェース回路、及び制御装置 |
-
2016
- 2016-01-08 JP JP2016002722A patent/JP6687392B2/ja active Active
-
2017
- 2017-01-06 CN CN201780000685.1A patent/CN107251473B/zh active Active
- 2017-01-06 WO PCT/JP2017/000287 patent/WO2017119488A1/ja active Application Filing
- 2017-01-06 US US15/546,509 patent/US10333507B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN107251473B (zh) | 2020-07-10 |
WO2017119488A1 (ja) | 2017-07-13 |
CN107251473A (zh) | 2017-10-13 |
US20180302076A1 (en) | 2018-10-18 |
JP2017123607A (ja) | 2017-07-13 |
US10333507B2 (en) | 2019-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6687392B2 (ja) | シリアライザ装置 | |
JP2007184847A (ja) | クロックアンドデータリカバリ回路及びserdes回路 | |
JP2007195254A5 (ja) | ||
JP5362351B2 (ja) | 高速回路のデータエッジ−クロックエッジ位相検出器 | |
US9160520B1 (en) | Serializer and serializing apparatus using the same | |
KR20160042496A (ko) | 듀티 사이클 에러 검출 장치 및 이를 포함하는 듀티 사이클 보정 장치 | |
US7882474B2 (en) | Testing phase error of multiple on-die clocks | |
JPH11122117A (ja) | シリアル・パラレル変換装置 | |
JP6575390B2 (ja) | パラレル・シリアル変換回路、情報処理装置、およびタイミング調整方法 | |
US20160087764A1 (en) | Transmitter and receiver circuit, integrated circuit, and testing method | |
JP2011061350A (ja) | 受信装置及びその受信方法 | |
JP7193110B2 (ja) | 複数レーン・シリアライザ装置 | |
US9654114B2 (en) | Transmission circuit, integrated circuit, and parallel-to-serial conversion method | |
US10868552B2 (en) | Frequency divider circuit, demultiplexer circuit, and semiconductor integrated circuit | |
JP6631117B2 (ja) | 半導体装置、デマルチプレクサ、半導体回路、データ処理方法及び検査方法 | |
US8774292B2 (en) | Data transfer system, data transfer method, receiving circuit, and receiving method | |
JP7185652B2 (ja) | クロック再生装置、誤り率測定装置、クロック再生方法、及び誤り率測定方法 | |
JP6410594B2 (ja) | シンクロナイザおよび半導体装置 | |
US9071258B1 (en) | Parallel-serial converter circuit | |
JP6737642B2 (ja) | シリアルデータの受信回路、受信方法、トランシーバ回路、電子機器 | |
JP3013767B2 (ja) | フレームタイミング位相調整回路 | |
JP6082419B2 (ja) | データ信号発生装置及びデータ信号発生方法 | |
KR100882725B1 (ko) | 동기 데이터 변환장치 | |
JPH0568025A (ja) | クロツク乗換回路 | |
KR20080038502A (ko) | 반도체 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181204 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190820 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200317 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200402 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6687392 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |