JP6650024B2 - アナログ/ディジタル変換装置およびその制御方法 - Google Patents
アナログ/ディジタル変換装置およびその制御方法 Download PDFInfo
- Publication number
- JP6650024B2 JP6650024B2 JP2018506760A JP2018506760A JP6650024B2 JP 6650024 B2 JP6650024 B2 JP 6650024B2 JP 2018506760 A JP2018506760 A JP 2018506760A JP 2018506760 A JP2018506760 A JP 2018506760A JP 6650024 B2 JP6650024 B2 JP 6650024B2
- Authority
- JP
- Japan
- Prior art keywords
- analog
- conversion circuit
- digital
- digital conversion
- gamma correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 16
- 238000006243 chemical reaction Methods 0.000 claims description 323
- 238000003384 imaging method Methods 0.000 description 8
- 230000006835 compression Effects 0.000 description 7
- 238000007906 compression Methods 0.000 description 7
- 230000007423 decrease Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005286 illumination Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000012447 hatching Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0602—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
- H03M1/0604—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/004—Reconfigurable analogue/digital or digital/analogue converters
- H03M1/005—Reconfigurable analogue/digital or digital/analogue converters among different converters types
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/80—Camera processing pipelines; Components thereof
- H04N23/82—Camera processing pipelines; Components thereof for controlling camera response irrespective of the scene brightness, e.g. gamma correction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/20—Circuitry for controlling amplitude response
- H04N5/202—Gamma control
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
- H03M1/56—Input signal compared with linear ramp
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Analogue/Digital Conversion (AREA)
- Picture Signal Circuits (AREA)
Description
Claims (9)
- 入力するアナログ信号をディジタル・データに変換する第1のアナログ/ディジタル変換回路,
しきい値より高いアナログ信号をディジタル・データに変換する精度が上記第1のアナログ/ディジタル変換回路の精度よりも低い第2のアナログ/ディジタル変換回路,ならびに
ディジタル・データに変換するアナログ信号がしきい値より高い場合にはアナログ信号を上記第1のアナログ/ディジタル変換回路に与え,ディジタル・データに変換するアナログ信号がしきい値より低い場合にはアナログ信号を上記第2のアナログ/ディジタル変換回路に与える第1の切り替え手段を備え,
上記第2のアナログ/ディジタル変換回路は,
入力するアナログ信号をディジタル・データに変換する第3のアナログ/ディジタル変換回路,
ディジタル・データへの変換精度が上記第3のアナログ/ディジタル変換回路におけるディジタル・データへの変換精度よりも高い第4のアナログ/ディジタル変換回路,および
上位ビットへのディジタル・データへの変換については上記第3のアナログ/ディジタル変換回路が用いられ,上位ビット以外のディジタル・データの変換については上記第4のアナログ/ディジタル変換回路が用いられるように上記第3のアナログ/ディジタル変換回路と上記第4のアナログ/ディジタル変換回路とを切り替えて,入力するアナログ信号を上記第3のアナログ/ディジタル変換回路に与えた後に上記第4のアナログ/ディジタル変換回路に与える第2の切り替え手段,
を備えたアナログ/ディジタル変換装置。 - 上記第1のアナログ/ディジタル変換回路におけるディジタル・データへの変換時間は,上記第2のアナログ/ディジタル変換回路におけるディジタル・データへの変換時間よりも長い,
請求項1に記載のアナログ/ディジタル変換装置。 - 上記第1のアナログ/ディジタル変換回路または上記第2のアナログ/ディジタル変換回路によって変換されたディジタル・データを,設定されたガンマ補正曲線にしたがってガンマ補正するガンマ補正回路,
をさらに備えた請求項1に記載のアナログ/ディジタル変換装置。 - 上記第1の切り替え手段は,
上記ガンマ補正回路に設定されたガンマ補正曲線が高照度重視の場合には,アナログ信号を第1のアナログ/ディジタル変換回路に与え,
上記ガンマ補正回路に設定されたガンマ補正曲線が低照度重視の場合には,アナログ信号を第2のアナログ/ディジタル変換回路に与える,
請求項3に記載のアナログ/ディジタル変換装置。 - 上記第2の切り替え手段は,
低照度重視のガンマ補正曲線よりも高照度重視のガンマ補正曲線ほど上記第3のアナログ/ディジタル変換回路においてアナログ/ディジタル変換が行われる上位ビットのビット数が少なくなるように上記第3のアナログ/ディジタル変換回路から上記第4のアナログ/ディジタル変換回路に切り替える,
請求項1に記載のアナログ/ディジタル変換装置。 - 上記第1のアナログ/ディジタル変換回路および上記第4のアナログ/ディジタル変換回路は,シングル・スロープ・アナログ/ディジタル変換回路または二重積分型アナログ/ディジタル変換回路である,
請求項1に記載のアナログ/ディジタル変換装置。 - 上記第3のアナログ/ディジタル変換回路は,逐次比較アナログ/ディジタル変換回路であり,
上記第4のアナログ/ディジタル変換回路は,シングル・スロープ・アナログ/ディジタル変換回路である,
請求項1に記載のアナログ/ディジタル変換装置。 - 上記第2の切り替え手段は,
上記第3のアナログ/ディジタル変換回路と上記第4のアナログ/ディジタル変換回路とを切り替えて,入力するアナログ信号を上記第3のアナログ/ディジタル変換回路に与える,あるいは上記第4のアナログ/ディジタル変換回路に与える,
請求項1に記載のアナログ/ディジタル変換装置。 - 第1のアナログ/ディジタル変換回路が,入力するアナログ信号をディジタル・データに変換し,
しきい値より高いアナログ信号をディジタル・データに変換する精度が上記第1のアナログ/ディジタル変換回路の精度よりも低い第2のアナログ/ディジタル変換回路が,入力するアナログ信号をディジタル・データに変換し,
切り替え手段が,ディジタル・データに変換するアナログ信号がしきい値より高い場合にはアナログ信号を上記第1のアナログ/ディジタル変換回路に与え,ディジタル・データに変換するアナログ信号がしきい値より低い場合にはアナログ信号を上記第2のアナログ/ディジタル変換回路に与え,
上記第2のアナログ/ディジタル変換回路は,入力するアナログ信号をディジタル・データに変換する第3のアナログ/ディジタル変換回路,およびディジタル・データへの変換精度が上記第3のアナログ/ディジタル変換回路におけるディジタル・データへの変換精度よりも高い第4のアナログ/ディジタル変換回路を備え,
第2の切替手段が,上位ビットへのディジタル・データへの変換については上記第3のアナログ/ディジタル変換回路が用いられ,上位ビット以外のディジタル・データの変換については上記第4のアナログ/ディジタル変換回路が用いられるように上記第3のアナログ/ディジタル変換回路と上記第4のアナログ/ディジタル変換回路とを切り替えて,入力するアナログ信号を上記第3のアナログ/ディジタル変換回路に与えた後に上記第4のアナログ/ディジタル変換回路に与える,
アナログ/ディジタル変換装置の制御方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016061882 | 2016-03-25 | ||
JP2016061882 | 2016-03-25 | ||
PCT/JP2016/084956 WO2017163485A1 (ja) | 2016-03-25 | 2016-11-25 | アナログ/ディジタル変換装置およびその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2017163485A1 JPWO2017163485A1 (ja) | 2018-12-06 |
JP6650024B2 true JP6650024B2 (ja) | 2020-02-19 |
Family
ID=59900083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018506760A Active JP6650024B2 (ja) | 2016-03-25 | 2016-11-25 | アナログ/ディジタル変換装置およびその制御方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10230385B2 (ja) |
JP (1) | JP6650024B2 (ja) |
CN (1) | CN108702156B (ja) |
WO (1) | WO2017163485A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10313605B2 (en) * | 2016-06-15 | 2019-06-04 | Canon Kabushiki Kaisha | Image processing apparatus and control method thereof for generating high dynamic range image data |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5218132A (en) * | 1975-08-01 | 1977-02-10 | Hitachi Ltd | Binary circuit |
JPH02105629A (ja) * | 1988-10-13 | 1990-04-18 | Nec Corp | A/d変換方式 |
JP3182165B2 (ja) * | 1991-04-26 | 2001-07-03 | シャープ株式会社 | A/d変換回路 |
JP2734316B2 (ja) * | 1992-09-22 | 1998-03-30 | 日本電気株式会社 | 周波数多重信号一括分波回路 |
JPH09162737A (ja) * | 1995-12-13 | 1997-06-20 | Denso Corp | アナログ・ディジタル変換装置 |
JPH09258832A (ja) * | 1996-03-21 | 1997-10-03 | Hitachi Metals Ltd | 流量制御方法及び流量制御装置 |
US6650364B1 (en) * | 1998-05-08 | 2003-11-18 | Cirrus Logic, Inc. | Selectable threshold multimode gain control apparatus and method for setting mutually continuous analog, digital, and shutter gain levels |
US6667705B2 (en) * | 2002-03-28 | 2003-12-23 | Siemens Energy & Automation | Analog to digital converter threshold detection circuit |
GB0423011D0 (en) * | 2004-10-16 | 2004-11-17 | Koninkl Philips Electronics Nv | Method and apparatus for analogue to digital conversion |
US7626531B2 (en) * | 2008-02-01 | 2009-12-01 | Agere Systems Inc. | Systems and methods for analog to digital conversion |
JP4774064B2 (ja) * | 2008-02-07 | 2011-09-14 | シャープ株式会社 | A/d変換回路及び固体撮像装置 |
JP2012023466A (ja) * | 2010-07-12 | 2012-02-02 | Panasonic Corp | 固体撮像装置 |
EP2421155B1 (en) * | 2010-08-02 | 2013-07-03 | Fraunhofer-Gesellschaft zur Förderung der Angewandten Forschung e.V. | A hybrid analog-to-digital converter, an image sensor and a method for providing a plurality of ditigal signals |
JP2013090139A (ja) | 2011-10-18 | 2013-05-13 | Sony Corp | 撮像素子およびカメラシステム |
TWI615031B (zh) * | 2013-07-16 | 2018-02-11 | Sony Corp | 信號處理裝置及方法、攝像元件與攝像裝置 |
JP2015162751A (ja) | 2014-02-26 | 2015-09-07 | キヤノン株式会社 | 光電変換装置および撮像システム |
JP6641712B2 (ja) * | 2015-03-30 | 2020-02-05 | セイコーエプソン株式会社 | 回路装置、電子機器及び移動体 |
CN105306059B (zh) * | 2015-11-20 | 2018-06-19 | 中国科学院微电子研究所 | 一种逐次逼近模数转换器装置 |
US9680492B1 (en) * | 2016-08-24 | 2017-06-13 | Xilinx, Inc. | Threshold detection with digital correction in analog to digital converters |
-
2016
- 2016-11-25 CN CN201680082550.XA patent/CN108702156B/zh active Active
- 2016-11-25 WO PCT/JP2016/084956 patent/WO2017163485A1/ja active Application Filing
- 2016-11-25 JP JP2018506760A patent/JP6650024B2/ja active Active
-
2018
- 2018-08-17 US US16/104,817 patent/US10230385B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN108702156A (zh) | 2018-10-23 |
CN108702156B (zh) | 2021-12-17 |
JPWO2017163485A1 (ja) | 2018-12-06 |
US20180358974A1 (en) | 2018-12-13 |
WO2017163485A1 (ja) | 2017-09-28 |
US10230385B2 (en) | 2019-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8538174B2 (en) | Image processing device | |
JP4466261B2 (ja) | 撮像装置、明るさ補正方法及びプログラム | |
US8531554B2 (en) | Image capturing apparatus, image capturing method, and storage medium storing program for image capturing | |
JP5049490B2 (ja) | デジタルカメラ、ゲイン算出装置 | |
JP2008294689A (ja) | 撮像装置、撮像回路、および撮像方法 | |
WO2006134723A1 (ja) | 画像データ処理装置、画像データ処理方法およびプログラム | |
US20030001962A1 (en) | Image pickup device and video signal processing method | |
US9565411B2 (en) | Image processing device, image processing method, and non-transitory computer-readable recording medium for recording image processing program | |
TW200414758A (en) | Method of signal reconstruction, imaging device and computer program product | |
JP6650024B2 (ja) | アナログ/ディジタル変換装置およびその制御方法 | |
US11095815B2 (en) | Image processing apparatus and method | |
EP2515543B1 (en) | Image capturing apparatus and image capturing method | |
JP5609788B2 (ja) | 画像処理装置及び画像処理方法 | |
JP4118864B2 (ja) | 撮像装置 | |
JP4366485B2 (ja) | 撮像装置、画像処理方法及びプログラム | |
JP5609787B2 (ja) | 画像処理装置及び画像処理方法 | |
JP4887680B2 (ja) | ホワイトバランス調整装置、及びホワイトバランス調整方法 | |
JP2012095218A (ja) | 撮像装置 | |
JP2007208382A (ja) | 撮像装置 | |
JP2012129611A (ja) | 撮像装置 | |
JP2018046478A (ja) | 画像処理装置 | |
JP2008301095A (ja) | 撮像装置及び撮像方法 | |
JP2009038814A (ja) | 撮像システム | |
JP2017055247A (ja) | 撮像装置、ホワイトバランス制御方法及びプログラム | |
JP2012134779A (ja) | 画像信号処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180806 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180806 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191219 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200107 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200117 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6650024 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |