JP6555759B2 - 構造化されたldpcのコーディング方法、デコーディング方法、コーディング装置及びデコーディング装置 - Google Patents
構造化されたldpcのコーディング方法、デコーディング方法、コーディング装置及びデコーディング装置 Download PDFInfo
- Publication number
- JP6555759B2 JP6555759B2 JP2016553305A JP2016553305A JP6555759B2 JP 6555759 B2 JP6555759 B2 JP 6555759B2 JP 2016553305 A JP2016553305 A JP 2016553305A JP 2016553305 A JP2016553305 A JP 2016553305A JP 6555759 B2 JP6555759 B2 JP 6555759B2
- Authority
- JP
- Japan
- Prior art keywords
- adjacent pairs
- matrix
- mod
- type
- basic matrix
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 48
- 239000011159 matrix material Substances 0.000 claims description 257
- 238000004422 calculation algorithm Methods 0.000 claims description 19
- 238000003860 storage Methods 0.000 claims description 13
- 238000004590 computer program Methods 0.000 claims description 10
- 238000012360 testing method Methods 0.000 claims description 6
- 125000004122 cyclic group Chemical group 0.000 description 14
- 238000010586 diagram Methods 0.000 description 9
- 238000004891 communication Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 7
- 238000011161 development Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000005094 computer simulation Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/033—Theoretical methods to calculate these checking codes
- H03M13/036—Heuristic code construction methods, i.e. code construction or code search based on using trial-and-error
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1105—Decoding
- H03M13/1131—Scheduling of bit node or check node processing
- H03M13/1137—Partly parallel processing, i.e. sub-blocks or sub-groups of nodes being processed in parallel
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1105—Decoding
- H03M13/1131—Scheduling of bit node or check node processing
- H03M13/114—Shuffled, staggered, layered or turbo decoding schedules
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/61—Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
- H03M13/611—Specific encoding aspects, e.g. encoding by means of decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/61—Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
- H03M13/615—Use of computational or mathematical techniques
- H03M13/616—Matrix operations, especially for generator matrices or check matrices, e.g. column or row permutations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6502—Reduction of hardware complexity or efficient processing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6566—Implementations concerning memory access contentions
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Mathematical Analysis (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Optimization (AREA)
- Computational Mathematics (AREA)
- Pure & Applied Mathematics (AREA)
- Algebra (AREA)
- Computing Systems (AREA)
- Error Detection And Correction (AREA)
Description
LDPCパリティ検査行列の図形表示形式が二部グラフである。二部グラフとパリティ検査行列の間に一々対応する関係があり、1つのM×Nのパリティ検査行列HはNビットを有する各コードワードがM個のパリティ検査セットを満たす制約を定義する。1つの二部グラフはN個の変数ノードとM個のパリティ検査ノードを含む。m番目の検査はn番目のビット位に関し、即ちHにおけるm行n列の要素Hmは、n=1である際に、検査ノードmと変数ノードnを接続する接続線が1本ある。二部グラフでは、いずれの同類のノードの間にいずれも接続しなく、且つ二部グラフにおける総辺数は検査行列における非零要素の個数に等しい。
コーディングに使用されるMb×Nb基本行列を確定し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mb以下の正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるステップと、
前記基本行列及びその対応的な拡張係数zに基づいて、(Nb−Mb)×zビットのソースデータからNb×zビットのコードワードを取得するLDPCコーディング演算を完成し、zは1以上の正の整数であるステップと、を含む。
2、3、4、5、6、7、8の任意の1つである。
1、2、3、4、5、6、7、8、9、10、11、12の任意の1つである。
デコーディングに使用されるMb×Nb基本行列を確定し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mb以下の正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは前記基本行列に対応する拡張係数zの1つの乗算係数であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるステップと、
前記基本行列及び対応的な拡張係数zに基づいて、Nb×zビットのコードワードから(Nb−Mb)×zビットの情報データを取得するLDPCデコーディング演算を完成し、zは1以上の正の整数であるステップと、を含む。
2、3、4、5、6、7、8の任意の1つである。
奇数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の1つの要素に対応するエッジ情報のみを更新することと、
偶数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の他の1つの要素に対応するエッジ情報のみを更新することとを含み、
前記エッジ情報がパリティノードから変数ノードまでの情報であるレイヤード確率伝搬BPアルゴリズム或いは修正した最小和アルゴリズムを採用して、前記基本行列を行更新するステップと、
前記エッジ情報を使用してコードワード対数尤度比を計算し、且つ硬判定し、正確であるか否かをテストし、正確であると正確なコードワードを出力し、間違うとデコーディング処理し続けるステップと、を含む。
コーディングに使用されるMb×Nb基本行列を少なくとも記憶し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mb以下の正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるように設定される基本行列記憶モジュールと、
前記基本行列及びその対応的な拡張係数zを確定し、(Nb−Mb)×zビットのソースデータからNb×zビットのコードワードを取得するLDPCコーディング演算を完成し、zは1以上の正の整数であるように設定されるコーディング演算モジュールと、を含む。
好ましくは、K2が3以上であると、任意の第x1行と第(x1+1) mod Mb行に対して、最も多く3つの第二種類の隣接するペアがあり、x1=0,1,…,Mb−1である。
2、3、4、5、6、7、8の任意の1つである。
1、2、3、4、5、6、7、8、9、10、11、12の任意の1つである。
デコーディングに使用されるMb×Nb基本行列を少なくとも記憶し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mb以下の正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるように設定される基本行列記憶モジュールと、
前記基本行列と対応的な拡張係数zを確定し、Nb×zビットのコードワードから(Nb−Mb)×zビットの情報データを取得するLDPCデコーディング演算を完成し、zは1以上の正の整数であるように設定されるデコーディング演算モジュールと、を含む。
2、3、4、5、6、7、8の任意の1つである。
レイヤード確率伝搬BPアルゴリズム或いは修正した最小和アルゴリズムを採用して、前記基本行列を行更新することが、
奇数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の1つの要素に対応するエッジ情報のみを更新することと、
偶数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の他の1つの要素に対応するエッジ情報のみを更新することとを含み、
前記エッジ情報がパリティノードから変数ノードまでの情報であるように設定される基本行列の行更新ユニットと、
前記エッジ情報を使用してコードワード対数尤度比を計算し、且つ硬判定し、正確であるか否かをテストし、正確であると正確なコードワードを出力し、間違うとデコーディング処理し続けるように設定されるデコーディング判決ユニットと、を含む。
本発明の実施例は、コンピュータプログラムを更に提供し、プログラム指令を含み、当該プログラム指令がコーディング装置によって実行される際に、該コーディング装置に上記コーディング方法を実行させることができる。
本発明の実施例はデジタル通信において構造化された低密度パリティ検査コードLDPCのコーディング装置を提供し、その構造は図2に示すように、少なくともプロセッサ202とメモリー201を含む。
各基本行列Hbに対して、異なる上下に隣接するペアはK0個であると、K1個の第一種類の上下に隣接するペアとK2個の第二種類の上行隣接するペアを有し、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mb以下の正の整数である。
好ましくは、K2の典型的な取る値は、1、2、3、…、12の中の1つである。
本発明の実施例はデジタル通信において構造化された低密度パリティ検査コードLDPCのデコーディング装置を提供し、その構造は図4に示すように、プロセッサ402とメモリー401を少なくとも含む。
各基本行列Hbに対して、異なる上下に隣接するペアはK0個であると、K1個の第一種類の上下に隣接するペアとK2個の第二種類の上行隣接するペアを有し、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は1以上且つ2*Mb以下の正の整数である。
好ましくは、K2の典型的な取る値は、1、2、3、…、12の中の1つである。
rowind = RowindHb*zf+
mod(layernummod,wordnum):wordnum:(RowindHb+1)*zf-1;
layernummod = mod(layernum,Totallayers)、RowindHb = fix(layernummod * parallel/zf); Totallayers = Mb*zf/parallel = 8;
レイヤードデエンコーダは第1時間t0で0、2、…、40行を行更新して、第1レイヤーのレイヤードデコーディングを完成し、デエンコーダは第2時間で1、3、…、41行を行更新して、第2レイヤーのレイヤードデコーディングを完成し、デエンコーダは第3時間t2で42、44、…、82行を行更新して、第3レイヤーのレイヤードデコーディングを完成し、デエンコーダは第4時間t3で43、45、…、83行を行更新して、第4レイヤーのレイヤードデコーディングを完成し、デエンコーダは第5時間t4で84、86、…、124行を行更新して、第5レイヤーのレイヤードデコーディングを完成し、デエンコーダは第6時間t5で85、87、…、125行を行更新して、第6レイヤーのレイヤードデコーディングを完成し、デエンコーダは第7時間t6で126、128、…、166行を行更新して、第7レイヤーのレイヤードデコーディングを完成し、デエンコーダは第8時間t7で127、129、…、167行を行更新して、第8レイヤーのレイヤードデコーディングを完成し、そして、LDPCコードの一回の完全なデコーディングを完成し、収束しないと、デコーディングが成功する或いはデコーディングが失敗して且つ最大の許可回数に達するまで、上記の過程を繰り返すことができる。
本発明の実施例に対して、並列性に対して7を選択でき、6個のwordがあり、まず奇数wordを処理した後に偶数wordを処理し、図4と図5に類似する配列を行うと、全体から見るとLDPCに32*T個の時間を必要とし、本発明のデコーディングは12*T個の時間を節約することができる。効果がより明らかである。
本発明の実施例は構造化されたLDPCコードのコーディング方法を提供し、該方法を使用してLDPCコーディングを完成するフローは図8に示すように、以下のステップを含む。
ステップ801、コーディングに使用されるK0個の上下に隣接するペアを含む基本行列を確定する。
本ステップにおいて、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列に対して、K1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを有し、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mb以下の正の整数であり、上下に隣接するペアは各基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、第j列の列重みとは前記基本行列の第j列の非零正方行列に対応する全ての要素の個数を指し、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1である。
2、3、4、5、6、7、8の任意の1つである。
1、2、3、4、5、6、7、8、9、10、11、12の任意の1つである。
zは拡張係数であり、1以上の正の整数である。
本発明の実施例は構造化されたLDPCコードのコーディング方法を提供して、該方法を使用してLPDCコーディングを完成するフローは図9に示すように、以下のステップを含む。
ステップ901、デコーディングに使用されるK0個の上下に隣接するペアを含む基本行列を確定する。
前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列に対して、K1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを有し、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は1以上且つ2*Mb以下の正の整数であり、
上下に隣接するペアは各基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、第j列の列重みとは前記基本行列の第j列の非零正方行列に対応する全ての要素の個数を指し、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1である。
2、3、4、5、6、7、8の任意の1つである。
前記基本行列の第j列の非零正方行列に対応するすべての要素はLj個であり、上から下まで一番目の要素が0であり、Ljは1以上の正の整数であり、j=0,1,…,Nb−1である。
zは拡張係数であり、1以上の正の整数である。
1、レイヤードBPアルゴリズム或いは修正した最小和アルゴリズムを採用して、前記基本行列を行更新することは、
奇数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の1つの要素に対応するエッジ情報のみを更新することと、
偶数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の他の1つの要素に対応するエッジ情報のみを更新することとを含み、
前記エッジ情報はパリティノードから変数ノードまでの情報である。
2、前記エッジ情報を使用してコードワード対数尤度比を計算し、且つ硬判定し、正確であるか否かをテストし、正確であると正確なコードワードを出力し、間違うとデコーディング処理し続ける。
本発明の実施例は構造化されたLDPCコードのコーディング装置を提供し、その構造は図10に示すように、
コーディングに使用されるK0個の上下に隣接するペアを含む基本行列を確定し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列に対して、K1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを有し、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mb以下の正の整数であり、上下に隣接するペアは各基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、即ち基本行列のある列における非零正方行列に対応する2つの隣接する要素からなる集合であり、最後の一行が第一行に隣接することに定義し、最後の一行を第一行の前の一行に定義し、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、第j列の列重みとは前記基本行列の第j列の非零正方行列に対応する全ての要素の個数を指し、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるように設定される基本行列記憶モジュール1001と、
前記基本行列及びその対応的な拡張係数に基づいて、(Nb−Mb)×zビットのソースデータからNb×zビットのコードワードを取得するLDPCコーディング演算を完成し、zは拡張係数であり、1以上の正の整数であるように設定されるコーディング演算モジュール1002と、を含む。
2、3、4、5、6、7、8の任意の1つである。
1、2、3、4、5、6、7、8、9、10、11、12の任意の1つである。
デコーディングに使用されるK0個の上下に隣接するペアを含む基本行列を確定し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列に対して、K1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを有し、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は1以上2*Mb以下の正の整数であり、
上下に隣接するペアは各基本行列における非零正方行列に対応する2つの要素{hbij,hb(i+1 mod Mb)j}からなる集合であり、即ち前記基本行列のある列における非零正方行列に対応する2つの隣接する要素からなる集合であり、最後の一行が第一行に隣接することに定義し、最後の一行を第一行の前の一行に定義し、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0〜Q−1の間の整数であり、Qは拡張係数zの1つの乗算係数であり、第j列の列重みとは前記基本行列の第j列の非零正方行列に対応する全ての要素の個数を指し、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるように設定され基本行列記憶モジュール1101と、
前記基本行列と対応的な拡張係数に基づいて、Nb×zビットのコードワードから(Nb−Mb)×zビットの情報データを取得するLDPCデコーディング演算を完成し、zは拡張係数であり、zは1以上の正の整数であるように設定されるデコーディング演算モジュール1102と、を含む。
2、3、4、5、6、7、8の任意の1つである。
レイヤードBPアルゴリズム或いは修正した最小和アルゴリズムを採用して、前記基本行列を行更新することが、
奇数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の1つの要素に対応するエッジ情報のみを更新することと、
偶数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の他の1つの要素に対応するエッジ情報のみを更新することとを含み、
前記エッジ情報がパリティノードから変数ノードまでの情報であるように設定される基本行列の行更新ユニット11021と、
前記エッジ情報を使用してコードワード対数尤度比を計算し、且つ硬判定し、正確であるか否かをテストし、正確であると正確なコードワードを出力し、間違うとデコーディング処理し続けるように設定されるデコーディング判決ユニット11022と、を含む。
Claims (15)
- コーディングに使用されるMb×Nb基本行列を確定し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mbよりも小さい正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、a=0、b=1、Q=2であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるステップと、
前記基本行列及びその対応的な拡張係数zに基づいて、(Nb−Mb)×zビットのソースデータからNb×zビットのコードワードを取得するLDPCコーディング演算を完成し、zは2以上の正の整数であるステップと、を含む構造化された低密度パリティ検査LDPCのコーディング方法。 - K2が3以上であると、任意の第x1行と第(x1+1) mod Mb行に対して、最も多く3つの第二種類の隣接するペアがあり、x1=0,1,…,Mb−1である請求項1に記載の方法。
- 前記基本行列の第j列の非零正方行列に対応するすべての要素はLj個であり、上から下まで一番目の要素が0であり、Ljは1以上の正の整数であり、j=0,1,…,Nb−1である請求項1に記載の方法。
- K2の取る値は、
1、2、3、4、5、6、7、8、9、10、11、12の任意の1つである請求項1に記載の方法。 - デコーディングに使用されるMb×Nb基本行列を確定し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mbよりも小さい正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは前記基本行列に対応する拡張係数zの1つの乗算係数であり、a=0、b=1、Q=2であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるステップと、
前記基本行列及び対応的な拡張係数zに基づいて、Nb×zビットのコードワードから(Nb−Mb)×zビットの情報データを取得するLDPCデコーディング演算を完成し、zは2以上の正の整数であるステップと、を含む構造化された低密度パリティ検査コードLDPCのデコーディング方法。 - K2が3以上であると、任意の第x1行と第(x1+1) mod Mb行に対して、最も多く3つの第二種類の隣接するペアがあり、x1=0,1,…,Mb−1であり、
前記基本行列の第j列の非零正方行列に対応するすべての要素はLj個であり、上から下まで一番目の要素が0であり、Ljは1以上の正の整数であり、j=0,1,…,Nb−1である請求項5に記載の方法。 - 前記基本行列と対応的な拡張係数に基づいて、Nb×zビットのコードワードから(Nb−Mb)×zビットの情報データを取得するLDPCデコーディング演算を完成することは、
奇数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の1つの要素に対応するエッジ情報のみを更新することと、
偶数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の他の1つの要素に対応するエッジ情報のみを更新することとを含み、
前記エッジ情報がパリティノードから変数ノードまでの情報であるレイヤード確率伝搬BPアルゴリズム或いは修正した最小和アルゴリズムを採用して、前記基本行列を行更新するステップと、
前記エッジ情報を使用してコードワード対数尤度比を計算し、且つ硬判定し、正確であるか否かをテストし、正確であると正確なコードワードを出力し、間違うとデコーディング処理し続けるステップと、を含む請求項5に記載の方法。 - コーディングに使用されるMb×Nb基本行列を少なくとも記憶し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mbよりも小さい正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j]からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、a=0、b=1、Q=2であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるように設定される基本行列記憶モジュールと、
前記基本行列及びその対応的な拡張係数zを確定し、(Nb−Mb)×zビットのソースデータからNb×zビットのコードワードを取得するLDPCコーディング演算を完成し、zは2以上の正の整数であるように設定されるコーディング演算モジュールと、を含む構造化された低密度パリティ検査コードLDPCのコーディング装置。 - K2が3以上であると、任意の第x1行と第(x1+1) mod Mb行に対して、最も多く3つの第二種類の隣接するペアがあり、x1=0,1,…,Mb−1であり、
前記基本行列の第j列の非零正方行列に対応するすべての要素はLj個であり、上から下まで一番目の要素が0であり、Ljは1以上の正の整数であり、j=0,1,…,Nb−1であり、
K2の取る値は、
1、2、3、3、5、6、7、8、9、10、11、12の任意の1つである請求項8に記載の装置。 - デコーディングに使用されるMb×Nb基本行列を少なくとも記憶し、前記基本行列はシステムビットに対応するMb×(Nb−Mb)のブロックAと検査ビットに対応するMb×MbのブロックBを含み、前記基本行列はK0個の上下に隣接するペアを含み、前記K0個の上下に隣接するペアはK1個の第一種類の上下に隣接するペアとK2個の第二種類の上下に隣接するペアを含み、K0=K1+K2であり、K0は6*Mb以上の正の整数であり、K2は0以上且つ2*Mbよりも小さい正の整数であり、前記上下に隣接するペアは前記基本行列における非零正方行列に対応する2つの要素{hbij,hb((i+1) mod Mb)j}からなる集合であり、
前記第一種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = aのコングルーエンス上下に隣接するペアであり、
前記第二種類の上下に隣接するペアは(hbij−hb((i+1) mod Mb)j) mod Q = bのコングルーエンス上下に隣接するペアであり、
hbijは前記基本行列の第i行とj列の要素を示し、aとbが等しくなく、aとbは0以上Q−1以下の整数であり、Qは拡張係数zの1つの乗算係数であり、a=0、b=1、Q=2であり、iは前記基本行列の行インデックスであり、jは前記基本行列の列インデックスであり、i=0,1,…,Mb−1、j=0,1,…,Nb−1であるように設定される基本行列記憶モジュールと、
前記基本行列と対応的な拡張係数zを確定し、Nb×zビットのコードワードから(Nb−Mb)×zビットの情報データを取得するLDPCデコーディング演算を完成し、zは2以上の正の整数であるように設定されるデコーディング演算モジュールと、を含む構造化された低密度パリティ検査コードLDPCのデコーディング装置。 - K2が3以上であると、任意の第x1行と第(x1+1) mod Mb行に対して、最も多く3つの第二種類の隣接するペアがあり、x1=0,1,…,Mb−1であり、
前記基本行列の第j列の非零正方行列に対応するすべての要素はLj個であり、上から下まで一番目の要素が0であり、Ljは1以上の正の整数であり、j=0,1,…,Nb−1であり、
前記デコーディング演算モジュールは、
レイヤード確率伝搬BPアルゴリズム或いは修正した最小和アルゴリズムを採用して、前記基本行列を行更新することが、
奇数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の1つの要素に対応するエッジ情報のみを更新することと、
偶数回反復する場合に、第二種類の隣接するペア以外の要素に対応するエッジ情報を更新する以外、各第二種類の隣接するペアの中の他の1つの要素に対応するエッジ情報のみを更新することとを含み、
前記エッジ情報がパリティノードから変数ノードまでの情報であるように設定される基本行列の行更新ユニットと、
前記エッジ情報を使用してコードワード対数尤度比を計算し、且つ硬判定し、正確であるか否かをテストし、正確であると正確なコードワードを出力し、間違うとデコーディング処理し続けるように設定されるデコーディング判決ユニットと、を含む請求項10に記載の装置。 - プログラム指令を含み、当該プログラム指令がコーディング装置によって実行される際に、該コーディング装置が請求項1−4のいずれか一項に記載の方法を実行させることができるコンピュータ読み取り可能な記録媒体に記憶されるコンピュータプログラム。
- 請求項12に記載のコンピュータプログラムを載せているコンピュータ読み取り可能な記録媒体。
- プログラム指令を含み、当該プログラム指令がデコーディング装置によって実行される際に、該デコーディング装置が請求項5−7のいずれか一項に記載の方法を実行させることができるコンピュータ読み取り可能な記録媒体に記憶されるコンピュータプログラム。
- 請求項14に記載のコンピュータプログラムを載せているコンピュータ読み取り可能な記録媒体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410061163.0 | 2014-02-21 | ||
CN201410061163.0A CN104868925B (zh) | 2014-02-21 | 2014-02-21 | 结构化ldpc码的编码方法、译码方法、编码装置和译码装置 |
PCT/CN2014/085132 WO2015123979A1 (zh) | 2014-02-21 | 2014-08-25 | 结构化ldpc的编码方法、译码方法、编码装置和译码装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017506469A JP2017506469A (ja) | 2017-03-02 |
JP6555759B2 true JP6555759B2 (ja) | 2019-08-07 |
Family
ID=53877603
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016553305A Active JP6555759B2 (ja) | 2014-02-21 | 2014-08-25 | 構造化されたldpcのコーディング方法、デコーディング方法、コーディング装置及びデコーディング装置 |
Country Status (7)
Country | Link |
---|---|
US (1) | US10320419B2 (ja) |
EP (2) | EP3799313A1 (ja) |
JP (1) | JP6555759B2 (ja) |
KR (1) | KR101789959B1 (ja) |
CN (1) | CN104868925B (ja) |
ES (1) | ES2788664T3 (ja) |
WO (1) | WO2015123979A1 (ja) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106160937B (zh) | 2015-04-15 | 2019-01-04 | 中兴通讯股份有限公司 | 一种实现码块分割的方法及装置 |
CN113708779A (zh) * | 2015-12-28 | 2021-11-26 | 北京忆芯科技有限公司 | 一种矩阵与向量乘运算单元 |
WO2017193558A1 (zh) | 2016-05-13 | 2017-11-16 | 中兴通讯股份有限公司 | 结构化ldpc码的数据处理方法及装置 |
CN107370490B (zh) * | 2016-05-13 | 2023-07-14 | 中兴通讯股份有限公司 | 结构化ldpc的编码、译码方法及装置 |
CN111565052B (zh) | 2016-05-13 | 2023-03-07 | 中兴通讯股份有限公司 | 结构化ldpc码的数据处理方法及装置 |
CN107733440B (zh) * | 2016-08-12 | 2022-12-02 | 中兴通讯股份有限公司 | 多边类型结构化ldpc处理方法及装置 |
US10270466B2 (en) * | 2016-08-15 | 2019-04-23 | Hughes Network Systems, Llc | LDPC performance improvement using SBE-LBD decoding method and LBD collision reduction |
CN107888198B (zh) | 2016-09-30 | 2023-05-26 | 中兴通讯股份有限公司 | 准循环ldpc编译码方法、装置及ldpc编译码器 |
WO2018084735A1 (en) | 2016-11-03 | 2018-05-11 | Huawei Technologies Co., Ltd. | Efficiently decodable qc-ldpc code |
CN108023598B (zh) * | 2016-11-03 | 2021-05-07 | 华为技术有限公司 | 编码方法、译码方法及无线通信设备 |
CN108234064B (zh) * | 2016-12-09 | 2022-05-03 | 中兴通讯股份有限公司 | 准循环ldpc码数据处理装置及处理方法 |
CN108270448B (zh) * | 2017-01-04 | 2022-11-15 | 中兴通讯股份有限公司 | 准循环低密度奇偶校验编码方法及装置 |
CN110430010B (zh) * | 2017-01-05 | 2020-08-07 | 华为技术有限公司 | 信息处理的方法和设备 |
TWI652907B (zh) * | 2017-01-09 | 2019-03-01 | 聯發科技股份有限公司 | 用於新無線電低密度奇偶校驗碼的偏移係數和提升因數設計 |
WO2018126914A1 (zh) * | 2017-01-09 | 2018-07-12 | 中兴通讯股份有限公司 | 准循环低密度奇偶校验码的编码方法及装置、存储介质 |
CN106921396B (zh) * | 2017-03-02 | 2019-12-06 | 电子科技大学 | 一种用于ldpc码的混合译码方法 |
WO2018171043A1 (zh) | 2017-03-24 | 2018-09-27 | 中兴通讯股份有限公司 | 一种准循环低密度奇偶校验编码处理方法及装置 |
CN115065368A (zh) * | 2017-03-24 | 2022-09-16 | 中兴通讯股份有限公司 | 一种准循环低密度奇偶校验编码处理方法及装置 |
CN110583023B (zh) * | 2017-05-04 | 2022-03-01 | 三星电子株式会社 | 在通信或广播系统中用于信道编码和解码的方法和设备 |
WO2018201912A1 (zh) * | 2017-05-05 | 2018-11-08 | 电信科学技术研究院有限公司 | 低密度奇偶校验码的基础图选择方法及装置 |
CN108809509B (zh) * | 2017-05-05 | 2021-01-22 | 电信科学技术研究院 | 低密度奇偶校验码的基础图选择方法及装置 |
CN110754042B (zh) * | 2017-06-15 | 2024-06-04 | 华为技术有限公司 | 信息处理的方法和通信装置 |
WO2018236173A1 (en) * | 2017-06-23 | 2018-12-27 | Samsung Electronics Co., Ltd. | METHOD AND APPARATUS FOR CHANNEL ENCODING AND DECODING IN A COMMUNICATION OR BROADCASTING SYSTEM |
KR102378706B1 (ko) * | 2017-06-23 | 2022-03-28 | 삼성전자 주식회사 | 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치 |
CN110677157B (zh) | 2017-06-27 | 2023-02-07 | 华为技术有限公司 | 信息处理的方法、装置和通信设备 |
CN108712174B9 (zh) * | 2017-06-27 | 2019-08-30 | 华为技术有限公司 | 信息处理的方法、装置和通信设备 |
CN109327225B9 (zh) | 2017-06-27 | 2021-12-10 | 华为技术有限公司 | 信息处理的方法、装置和通信设备 |
CN109391367B (zh) * | 2017-08-11 | 2022-12-30 | 华为技术有限公司 | 通信方法和装置 |
CN109951250B (zh) * | 2017-12-21 | 2021-01-08 | 华为技术有限公司 | 通信信号的ldpc编码方法和装置 |
CN109995379B (zh) * | 2017-12-29 | 2021-07-16 | 华为技术有限公司 | 处理信息的方法和装置 |
CN110661593B (zh) * | 2018-06-29 | 2022-04-22 | 中兴通讯股份有限公司 | 一种译码器、方法和计算机存储介质 |
CN111064475A (zh) * | 2018-10-16 | 2020-04-24 | 华为技术有限公司 | 基于低密度奇偶校验码的译码方法及装置 |
CN111224673B (zh) * | 2018-11-26 | 2024-10-11 | 中兴通讯股份有限公司 | 译码方法、装置及译码器 |
CN112583419B (zh) * | 2019-09-30 | 2024-06-18 | 华为技术有限公司 | 一种译码方法及装置 |
CN112511173A (zh) * | 2020-12-23 | 2021-03-16 | 中兴通讯股份有限公司 | 低密度奇偶校验编码、译码方法、编码、译码设备及介质 |
CN115250162A (zh) * | 2021-04-26 | 2022-10-28 | 华为技术有限公司 | 码字同步方法、接收器、网络设备及网络系统 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1641128A1 (en) | 2004-09-22 | 2006-03-29 | STMicroelectronics N.V. | Method and device for delivering punctured code words encoded with a LDPC code. |
US7752521B2 (en) * | 2004-10-12 | 2010-07-06 | Nortel Networks Limited | Low density parity check (LDPC) code |
CN100550655C (zh) * | 2004-11-04 | 2009-10-14 | 中兴通讯股份有限公司 | 一种低密度奇偶校验码的编码器/译码器及其生成方法 |
KR101216075B1 (ko) | 2004-12-22 | 2012-12-26 | 엘지전자 주식회사 | 채널 코드를 이용한 복호화 및 복호화 장치 |
CN100486150C (zh) * | 2005-01-23 | 2009-05-06 | 中兴通讯股份有限公司 | 基于非正则低密度奇偶校验码的编译码器及其生成方法 |
US7774675B1 (en) * | 2005-12-05 | 2010-08-10 | Marvell International Ltd. | LDPC codes and expansion method |
US8028216B1 (en) * | 2006-06-02 | 2011-09-27 | Marvell International Ltd. | Embedded parity coding for data storage |
CN101212277A (zh) * | 2006-12-29 | 2008-07-02 | 中兴通讯股份有限公司 | 支持多协议标准的ldpc码译码装置 |
CN101217337B (zh) * | 2007-01-01 | 2013-01-23 | 中兴通讯股份有限公司 | 一种支持递增冗余混合自动重传的低密度奇偶校验码编码装置和方法 |
CN101325474B (zh) | 2007-06-12 | 2012-05-09 | 中兴通讯股份有限公司 | Ldpc码的混合自动请求重传的信道编码及调制映射方法 |
JP4487213B2 (ja) | 2007-10-19 | 2010-06-23 | ソニー株式会社 | 復号装置および方法、並びにプログラム |
US20090113256A1 (en) * | 2007-10-24 | 2009-04-30 | Nokia Corporation | Method, computer program product, apparatus and device providing scalable structured high throughput LDPC decoding |
US8392786B2 (en) * | 2008-05-07 | 2013-03-05 | Broadcom Corporation | LDPC coding systems for 60 GHz millimeter wave based physical layer extension |
US8370711B2 (en) * | 2008-06-23 | 2013-02-05 | Ramot At Tel Aviv University Ltd. | Interruption criteria for block decoding |
JP2010114862A (ja) | 2008-10-10 | 2010-05-20 | Panasonic Corp | 符号化器、送信装置及び符号化方法 |
US8627166B2 (en) * | 2011-03-16 | 2014-01-07 | Samsung Electronics Co., Ltd. | LDPC code family for millimeter-wave band communications in a wireless network |
CN103220005B (zh) * | 2013-05-02 | 2017-04-12 | 广州海格通信集团股份有限公司 | 用于生成ldpc码校验矩阵的方法、及该ldpc码编码方法 |
CN103236860B (zh) * | 2013-05-02 | 2016-09-07 | 广州海格通信集团股份有限公司 | 用于生成ldpc码校验矩阵的方法、及该ldpc码编码方法 |
CN104202057B (zh) * | 2014-02-12 | 2019-08-16 | 中兴通讯股份有限公司 | 信息处理方法及装置 |
-
2014
- 2014-02-21 CN CN201410061163.0A patent/CN104868925B/zh active Active
- 2014-08-25 WO PCT/CN2014/085132 patent/WO2015123979A1/zh active Application Filing
- 2014-08-25 JP JP2016553305A patent/JP6555759B2/ja active Active
- 2014-08-25 EP EP20161633.1A patent/EP3799313A1/en active Pending
- 2014-08-25 EP EP14882882.5A patent/EP3110009B1/en active Active
- 2014-08-25 US US15/120,126 patent/US10320419B2/en active Active
- 2014-08-25 ES ES14882882T patent/ES2788664T3/es active Active
- 2014-08-25 KR KR1020167025944A patent/KR101789959B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
EP3110009A4 (en) | 2017-03-08 |
EP3110009A1 (en) | 2016-12-28 |
KR20160122261A (ko) | 2016-10-21 |
US20170230058A1 (en) | 2017-08-10 |
US10320419B2 (en) | 2019-06-11 |
EP3110009B1 (en) | 2020-03-11 |
JP2017506469A (ja) | 2017-03-02 |
KR101789959B1 (ko) | 2017-10-25 |
EP3799313A1 (en) | 2021-03-31 |
ES2788664T3 (es) | 2020-10-22 |
CN104868925A (zh) | 2015-08-26 |
CN104868925B (zh) | 2019-01-22 |
WO2015123979A1 (zh) | 2015-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6555759B2 (ja) | 構造化されたldpcのコーディング方法、デコーディング方法、コーディング装置及びデコーディング装置 | |
JP7372369B2 (ja) | 構造的ldpcの符号化、復号化方法および装置 | |
US10511326B2 (en) | Systems and methods for decoding error correcting codes | |
US9544090B2 (en) | Hard input low density parity check decoder | |
US11115051B2 (en) | Systems and methods for decoding error correcting codes | |
US20110191653A1 (en) | Quasi-cyclic ldpc encoding and decoding for non-integer multiples of circulant size | |
US20100269011A1 (en) | Apparatus and method for decoding low density parity check code using prototype matrix | |
JP2008259051A (ja) | 符号化方法および符号化装置、並びにプログラム | |
KR102019893B1 (ko) | 저밀도 패리티 검사 부호를 지원하는 통신 시스템에서 신호 수신 장치 및 방법 | |
WO2015135298A1 (zh) | 一种支持低码率编码的方法及装置、计算机存储介质 | |
WO2017113507A1 (zh) | 一种集合译码方法和集合译码器 | |
US10084480B1 (en) | Systems and methods for decoding cascade LDPC codes | |
CN114499541A (zh) | 分层译码方法、装置、终端设备及介质 | |
JP5510447B2 (ja) | 復号装置および復号方法 | |
趙雄心 | Research on LDPC Decoder Design Methodology for Error-Correcting Performance and Energy-Efficiency |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160921 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160921 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170824 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170926 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171226 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180515 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180814 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20190108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190508 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20190521 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190604 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20190704 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190704 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6555759 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20190704 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |