JP6298478B2 - 遊技機 - Google Patents

遊技機 Download PDF

Info

Publication number
JP6298478B2
JP6298478B2 JP2016003093A JP2016003093A JP6298478B2 JP 6298478 B2 JP6298478 B2 JP 6298478B2 JP 2016003093 A JP2016003093 A JP 2016003093A JP 2016003093 A JP2016003093 A JP 2016003093A JP 6298478 B2 JP6298478 B2 JP 6298478B2
Authority
JP
Japan
Prior art keywords
area
register
separate
game
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016003093A
Other languages
English (en)
Other versions
JP2017121451A (ja
Inventor
純也 杉山
純也 杉山
孝幸 菊地
孝幸 菊地
暢 西澤
暢 西澤
雄祐 位田
雄祐 位田
Original Assignee
株式会社オリンピア
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社オリンピア filed Critical 株式会社オリンピア
Priority to JP2016003093A priority Critical patent/JP6298478B2/ja
Publication of JP2017121451A publication Critical patent/JP2017121451A/ja
Application granted granted Critical
Publication of JP6298478B2 publication Critical patent/JP6298478B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Slot Machines And Peripheral Devices (AREA)

Description

本発明は、主に、風俗営業等の規制及び業務の適正化等に関する法律第2条第1項に規定するぱちんこ屋の営業に供される回胴式遊技機、ぱちんこ遊技機等の遊技機に関する。
特許文献1に、電源投入時に、電源断時にバックアップRAM領域に保存しておいたチェックサムに基づいてバックアップRAM領域に記憶されている最終記憶内容が正常であるか否かの確認を行い、正常である場合には最終記憶内容に基づいて制御状態を電源断前の状態に復旧させる制御を行う技術が記載されている。
特開2002−95840号公報
チェックサムが電源断の前後で同一でなくなり異常となるのは、純粋な故障の他、不正行為が介在する場合もあり得、不正な改造その他の変更を防止する観点から、チェックサム確認処理等のセキュリティ関連処理は、遊技機規則で定める試験関連の信号処理等と同様、本来、主基板すなわち主制御装置の制御領域(4.5KB等)とデータ領域(3.0KB等)を合わせた規定容量内の使用領域とは別の記憶領域である別領域に記述でき、このようにすれば、使用領域内に記述できる遊技制御処理に充てる容量を増やすことができて好ましいと考えられる。特に、これまで専ら周辺制御装置で決定していた押し順役等についての正解の押し順等を知らせるアシストタイムATの作動を、主制御装置で決定するメインAT化への移行に伴い、使用領域内のより一層の節約が求められる。
本発明の課題は、使用領域と別領域の役割分担の明確さ及び公正さを担保しながら、遊技の進行を制御する遊技制御処理以外の、セキュリティ関連や試験関連等の、本来の遊技制御を適正化等する目的のために設ける別処理モジュールを適切に記述でき、使用領域内の遊技制御処理に充てる容量を増やすことができる遊技機を提供することにある。
図面の符号を括弧内に付記して例示する。
遊技の進行を制御する遊技制御処理を記述する所定の容量内の使用領域と、前記遊技制御処理を記述せず、セキュリティに関する処理および試験に関する処理を行う別処理モジュール(例えば、E_SAMP1)を記述する別領域とを区分したメモリー(ROM,RWM)をもつメインCPUを備える遊技機を前提とする。
以上の遊技機において、
前記使用領域には、割込みを禁止した後、前記別領域に記述した前記別処理モジュール(E_SAMP1)を呼び出して実行させる処理手続を記述していると共に、
前記別領域には、前記メインCPUの内部レジスタにおける表レジスタ(AF,BC,DE,HLの各レジスタ)と裏レジスタ(AF’,BC’,DE’,HL’の各レジスタ)とを交換した後に前記別処理モジュール(E_SAMP1)を実行し、前記別処理モジュールの実行後に前記裏レジスタ(AF’,BC’,DE’,HL’の各レジスタ)と前記表レジスタ(AF,BC,DE,HLの各レジスタ)とを交換する処理手続を記述しており、
前記別領域から前記使用領域に復帰した際には割込みを許可する仕様にしており、
前記使用領域では前記裏レジスタは未使用で、かつ、前記使用領域での割込み処理では、前記表レジスタを前記使用領域のスタック領域に退避させて保護する仕様にしている。
なお、前記内部レジスタには、スタックポインタSP及びプログラムカウンタPCは含まない。また、Rレジスタ(リフレッシュレジスタ)は、保護の必要がないことから除外している。さらに、別処理モジュールの実行前後で、Qレジスタ、Iレジスタ、IXレジスタ,IYレジスタは不変を前提にしている。
これにより、別領域に記述した別処理モジュールの実行中は、割込みが禁止されるため、別領域から使用領域のデータを書き換えることはない。しかも、別処理モジュールを実行する前に、内部レジスタにおける表レジスタと裏レジスタとを交換して、別処理モジュール呼び出し前の表レジスタの内容(データ)を裏レジスタに退避して保護し、別処理モジュールの実行後に、裏レジスタと表レジスタとを交換して、裏レジスタに退避した内容を表レジスタに復帰させるため、別処理モジュールの実行により表レジスタの内容が一時的に破壊されても、別処理モジュールの実行前後で使用領域における表レジスタの同一性は保たれる。したがって、別処理モジュールの実行により、使用領域の遊技制御処理が影響されることはなく、使用領域と別領域の役割分担の明確さ及び公正さを担保できながら、遊技制御処理以外の別処理モジュールを別領域に適切に記述でき、使用領域内の遊技制御処理に充てる容量を適切に増やすことができる。しかも、使用領域では、割込みを禁止した後、別処理モジュールを呼び出す命令のみを記述すればよいことから、使用領域の容量を大きく節約できる。
また、前記使用領域では前記裏レジスタは未使用で、かつ、前記使用領域での割込み処理では、前記表レジスタを前記使用領域のスタック領域に退避させて保護する仕様にしている。これにより、別領域において、裏レジスタを用いて表レジスタの内容を保護することができ、使用領域から別領域の別処理モジュールを呼び出す際のレジスタの保護を、使用領域の容量を食うことなく、適切に行える。
以上のもので、前記別領域に、前記使用領域への復帰直前に割込みを許可する処理手続を記述している。
これにより、使用領域に割込みを許可する処理手続を記述する場合に比べて、使用領域の容量をより一層少なくすることができる。
本発明遊技機の斜視図。 遊技機の制御装置のブロック図。 メインCPUのメモリーマップ。 使用領域と別領域のプログラム構成図。
図1に、本発明を適用する回胴式遊技機を示す。回胴式遊技機は、一般にパチスロと呼ばれ、遊技機規則、すなわち平成16年(2004年)1月30日の国家公安委員会規則第1での改正を経た昭和60年(1985年)2月12日の国家公安委員会規則第4「遊技機の認定及び型式の検定等に関する規則」に適合するスロットマシンである。以下、用語及びその技術内容は現行の遊技機規則に準ずる。
遊技機筐体8Bは、リアキャビネット8R及びキャビネット枠8W、扉状の上下フロントキャビネット8E,8Fを備える。上フロントキャビネット8Eには、動画や所定の情報をフルカラーで映し出す演出表示装置7を構成する液晶表示装置70、リールパネル8、上装飾ランプ81,左装飾ランプ82,右装飾ランプ83,液晶表示装置70の角に臨む4つのアクセント装飾ランプ84,リールパネル8の上・左・右に臨むパネル装飾ランプ85を備える。下フロントキャビネット8Fには、操作部8S、腰部パネル8P、左下装飾ランプ86、右下装飾ランプ87を備える。81〜87の総称として、装飾ランプ88という。91〜94はBGMや各種効果音等を出音するスピーカ、8Mはメダル払出口、8Gはメダル受皿、8Tは灰皿である。なお、左右は、遊技機に対面した遊技者目線における左右を意味する。以下、同様である。
リールパネル8の透明な表示窓80の内部には、複数の可変表示要素となる左リール1L、中リール1C、右リール1Rを備え、それぞれのリール帯10L,10C,10Rの外周に全部で21コマ又は20コマ配列した図柄のうち連続する3コマを窓越しに臨ませている。定常回転時を含む通常の正転時、各図柄は上から下にスクロールする。表示窓80の窓越しに表示される複数列及び複数段の図柄表示位置、すなわち、左・中・右リール1L,1C,1Rの3列とそれぞれの上・中・下の3段との、列と段で特定される3×3=9個の図柄表示位置において、例えば中段ライン(左中−中中−右中)のみを有効ラインとしている。なお、他のラインを含めて2本以上のラインを有効ラインとしてもよい。
操作部8Sには、遊技媒体たる遊技メダルを投入するメダル投入口2、遊技者操作を演出に関与させるプッシュボタンPBとダイヤルDAをもつジョグダイヤルJD、貯留装置の電磁的記録すなわちクレジットから一回の遊技に必要な規定数例えば3枚(3BET)の掛けメダルを引き落とすベットボタン3、クレジットに残る数のメダルをメダル受皿8Gに落す精算ボタン4、各リール1L,1C,1Rの可変表示(回転)を開始させるスタートスイッチとなるスタートレバー5、各リール1L,1C,1Rに対応して設け、対応するリールの可変表示(回転)を個別に停止させるストップスイッチとなる左ストップボタン6L、中ストップボタン6C、右ストップボタン6R、メダル投入口2下流のメダル詰り時に押すメダル返却ボタン20、ドアキー穴8Kを備える。
リールパネル8には、現時のクレジット数を表示させるクレジット表示器DL1、入賞による払出メダル枚数を表示させるペイアウト表示器DL2、充当掛けメダルが1枚、2枚、3枚になる毎に点灯させる1〜3枚ランプEL1〜3、掛けメダルが受付可能なとき点灯させるベットランプELb、スタートレバー5による始動操作が可能なとき点灯させるスタートランプELs、再遊技に係る図柄の組合せが表示されたとき点灯させるリプレイランプELrを含む遊技基本ランプ類30を備える。また、ストップボタン6L,6C,6Rを押す順番に正解した時に投入メダル数を超える高配当のメダルを払出す押し順小役についての正解の押し順や狙うべき図柄を報知させるアシストタイムATの作動中に、液晶表示装置70でのナビ報知と共に点灯させる左停止ランプ71、中停止ランプ72、右停止ランプ73を含む演出表示装置70を構成する遊技演出ランプ類700を備える。
ベットランプELbの点灯時、掛けメダルが0の状態でメダル投入口2からメダル1枚を入れると1枚ランプEL1が点灯し、さらに1枚入れると2枚ランプEL2が点灯し、さらに1枚入れると3枚ランプEL3が点灯し、規定数に達する。規定数の掛けメダルになると、スタートランプELsが点灯し、スタートレバー5による始動操作が可能になる。規定数に達した状態からスタートレバー5を操作しないでメダル投入口2にさらにメダルを入れると、クレジット表示器DL1のカウンタを進め、所定上限数である50枚まで貯留可能となる。入賞により払出されたメダルも50枚まではクレジットに加算され、50枚を超えて払出されたメダルは、メダル払出口8Mからメダル受皿8Gに受止められる。
図2に示すように、遊技機筐体8Bの内部に組込む制御装置CNは、遊技の進行を管理し、内部抽せん、入賞によるメダルの払出し、再遊技の作動、役物の作動、アシストタイムATの作動等の遊技者利益に関係する主遊技制御を実行させる所謂メイン側と呼ばれる遊技機規則でいう主基板に対応する主制御装置MCと、この主制御装置MCから一方向性通信仕様に従って送信する情報を受信して主制御装置MCでの決定事項に基づいて演出制御を実行させる所謂サブ側と呼ばれる遊技機規則でいう周辺基板に対応する周辺制御装置SCとを含む。一方向性通信仕様とは、主基板に関して遊技機規則で規定する「周辺基板が送信する信号を受信することができるものでないこと」を満たす通信仕様をいう。
主制御装置MCは、読み出し専用のリードオンリーメモリROM及び読み書き可能なリードライトメモリーRWMを内蔵したZ80互換チップから成る8ビットのメインCPUを備え、例えば12MHzのシステムクロック動作環境下で使用している。メインCPUは、基本的なZ80仕様に所定の遊技機用拡張仕様を適用している。
メインCPUの入力ポートI1には、各リール1L,1C,1Rのインデックスセンサ11L,11C,11R(IDs)、各ストップボタン6L,6C,6R、ベットボタン3、精算ボタン4、スタートレバー5、メダル投入口2の下流に設ける投入メダルセンサ21、遊技機筐体8Bに内蔵するメダル払出装置HPの出口に設ける払出メダルセンサ23の各信号を入力している。出力ポートO1から、各ストップボタン6L,6C,6Rの内蔵LED61,62,63を、モータドライバ回路Dr1を介して各リール1L,1C,1Rに駆動軸SHを結合させる各ステッピングモータ12L,12C,12R(SM)を、LEDドライバ回路Dr2を介して遊技基本ランプ類30を、ソレノイドドライバ回路Dr3を介してリール始動後に追投入されるメダルをメダル受皿8Gに落すメダルブロッカー22を、モータドライバ回路Dr4を介してメダル払出装置HPのメダル払出モータ24を各制御している。
各インデックスセンサIDsは、各リールの内側に取付ける半円帯状のインデックスID(1Li,1Ci,1Ri)のオンエッジとオフエッジとを半周毎に検出し、最先のオンエッジ又はオフエッジの検出が全リールについてされた後、ストップボタン6L,6C,6Rの受付を可能にする。各ステッピングモータSMは、鉄芯外周に多数のロータ小歯をもつ永久磁石内蔵式のロータRmと、磁極内周に複数のステータ小歯をもつ複数組の磁極にA相、B相、C相(Aバー相(Aの反転相))、D相(Bバー相(Bの反転相))の巻線を巻回したステータSwとを有し、定常回転時、一の巻線をオンにする1相励磁と、一の巻線及び隣接する他の巻線をオンにする2相励磁とを、一割込み時間例えばt=1.49ms毎に交互に繰返す1−2相励磁により、励磁パルスの1ステップ更新により半ステップ角(2ステップ更新により1ステップ角)ずつ変位させ、504のステップ更新で一回転させる。また、励磁パルスのステップ更新方向を変更することにより正転と逆転とを可能にしている。
メインCPUのROM上には、スタートレバー5の操作を契機に、ハード又はソフトウェア上で高速更新する例えば2バイトカウンタから抽出する乱数値が、その取り得る0〜65535の範囲内において役に対応づけて区分した何れの当せんエリアに属するかに応じて、入賞、再遊技の作動、役物の作動に係る何れかの当せん役又は不当せんを決定する内部抽せん手段K、スタートレバー5の操作後で且つ前遊技の開始から4.1秒経過後に全リールを正転側に加速処理して定常回転速度に到達させる回胴回転装置制御手段V1と各リールを対応するストップボタンの操作により個別に停止させて有効ラインに当せん役に対応した図柄の組合せの表示を許容させる回転停止装置制御手段V2とを含むリール制御手段V、遊技結果が入賞なら所定配当数のメダルを払出すメダル払出手段M、遊技結果が再遊技の作動なら次ゲームの掛けメダルを同一規定数で自動投入するメダル自動投入手段N、遊技結果が役物作動中等への移行を伴うのなら遊技状態を移行させる遊技状態移行手段J、所定のフリーズ抽せんにより当せん役別に定めた所定確率により各リールを逆回転等させる所定の回胴演出の当否を決定するフリーズ抽せん手段W、その当せんに係る回胴演出を実行させる回胴演出実行手段Gを設けている。
また、メインCPUのROM上には、アシストタイムATの作動を内部当せん役等と関連付けた所定作動条件下で決定するAT作動決定手段H1、アシストタイムATの作動を延長させることとなる継続ゲーム数等の上乗せを内部当せん役等と関連付けた所定上乗せ条件下で決定するAT上乗せ決定手段H2、アシストタイムATの作動決定から作動終了までを管理するAT継続管理手段H3、押し順小役についての正解押し順等のAT指示情報を主制御装置MCで管理するペイアウト表示器DL2の表示機能を借りて構築するメインモニタMAに出力させると共に周辺制御装置SCで管理する液晶表示装置70等に出力させるAT指示情報出力手段H4を設けている。
周辺制御装置SCは、外付けする読み出し専用のリードオンリーメモリROMと、内蔵及び外付けする読み書き可能なリードライトメモリーRWMをもつ32ビットRISC(Reduced Instruction Set Computer)チップマイコンから成るサブCPUを備え、例えば約200MHzのシステムクロック動作環境下で使用している。サブCPUは、リアルタイムオペレーティングシステムRTOS(Real−Time Operating System)の管理下、演出表示や音声に関するタスクに割当てるCPU時間、優先順位を制御することにより、適切且つ効率的なタスクの並行処理を可能にしている。
サブCPUの入力ポートI2には、主制御装置MCからの送信情報、ジョグダイヤルJDの信号を入力している。主制御装置MCからの送信情報すなわち周辺制御装置NCの受信情報には、メイン側初期化完了情報、ベットボタン3の操作情報を含むメダル投入情報、スタートレバー5の操作情報を含むリール始動情報、内部抽せんによる当せんフラグ情報、ストップボタン6L,6C,6Rの操作情報、遊技結果情報、遊技状態情報、フリーズ及び回胴演出情報、AT作動情報、AT指示情報、AT上乗せ情報、AT終了情報、エラー情報等、主制御装置MCで検出し又は決定若しくは実行する各種情報が含まれる。
サブCPUは、I2Cのマイクロコントローラとしても機能し、CPU内蔵I2CのシリアルクロックラインSCLとシリアルデータラインSDAに、リアルタイムクロックRTCのシリアルクロックラインSCLとシリアルデータラインSDAを接続している。シリアルクロックラインSCLとシリアルデータラインSDAとは、それぞれ、抵抗rpを介してサブCPUの主動作電位vdd=3.3Vにプルアップしている。
リアルタイムクロックRTCの時刻データは、遊技機メーカー等により、生産時に、日本標準或は国際標準の時計電波に基づく正確な現在時刻により、書き込み時の時刻例えば2015年12月25日金曜日15時30分45秒等と書かれる。この後、リアルタイムクロックRTCの内蔵水晶振動子による基準クロックに基づいて継続的に時刻更新がされる。一月31日の大の月、一月30日又は28日の小の月、4年に一回の2月29日のうるう年の補正も自動的にされる。リアルタイムクロックRTCの時計機能は、遊技機の電源オンオフに拘らず、二次電池等のバックアップ電源BTにより例えば10年以上の長期間にわたり継続的に維持される。
サブCPUのROM上には、主制御装置MCからの受信情報に基づいて、液晶表示装置70等にAT指示情報出力手段H4から出力するAT指示情報に従ったナビ例えば正解押し順が「左中右」ならストップボタン位置に対応させて「123」等を表示させるナビ手段X1、ナビ手段X1の表示に連動してスピーカ91〜94から操作すべきストップボタンが左か中か右かを音声で知らせる音声ナビ手段X2、遊技状態、回胴演出、AT期間等に応じて液晶表示装置70に映し出す動画展開等を変更表示させる演出表示手段Y1、これに連動してスピーカ91〜94から効果音やBGMを出音させる効果音出力手段Y2を設けている。
サブCPUのCPU内蔵バスにはI2CコントローラI2Cnを接続しており、このI2CコントローラI2CnのシリアルクロックラインSCLとシリアルデータラインSDAを、表示窓80に臨む9つの図柄をリール帯10L,10C,10Rの背面から照明するリールバックランプBL1〜9を制御するLDEドライバDr5のシリアルクロックラインSCLとシリアルデータラインSDAに接続し、装飾ランプ88を制御するLEDドライバDr6のシリアルクロックラインSCLとシリアルデータラインSDAに接続し、遊技演出ランプ類700を制御するLEDドライバDr7のシリアルクロックラインSCLとシリアルデータラインSDAに接続している。これらLED関連のI2Cデバイスのタスクは、リアルタイムクロックRTCよりも優先順位を高くしている。なお、シリアルクロックラインSCLとシリアルデータラインSDAとは、それぞれ、抵抗rpを介してサブCPUの主動作電位vdd=3.3Vにプルアップしている。液晶表示装置70は、VDP(Video Display Processor)、出力ポートO2、LCDドライバ回路Dr8を介して制御している。スピーカ91〜94からの音声は、音声IC、出力ポートO2、パワーアンプ回路Dr9を介して制御している。
図3に、主制御装置MCのメインCPUのROM及びRWMのメモリーマップを示す。内部抽せん手段K、リール制御手段V、メダル払出手段M、メダル自動投入手段N、遊技状態移行手段J、フリーズ抽せん手段W、回胴演出実行手段G、AT作動決定手段H1、AT上乗せ決定手段H2、AT継続管理手段H3、AT指示情報出力手段H4を各機能させ、遊技の進行を制御する遊技制御処理のプログラム命令コードは、使用領域における規定容量(制御領域4.5KB)内のアドレス0000H〜11FFHに記述し、同遊技制御処理のプログラムデータは、使用領域における規定容量(データ領域3.0KB)内のアドレス1200H〜1DF3Hに記述している。
未使用領域、コメント領域の後ろ、アドレス1F00H〜2FBFHに、不正な改造その他の変更を防止する観点からのセキュリティ関連処理及び遊技機規則で定める試験関連信号処理等を担う、遊技制御処理以外の別処理モジュールのプログラム命令コード及びデータを記述している。プログラム管理エリア、ハード的に領域のないエリアの後ろ、アドレスF000H〜F1FFHの512バイトに使用領域のRWMを、アドレスF200H〜F3FFHの512バイトに別領域のRWMを設けている。F400H〜FFFFHはハード的に領域のないエリアである。なお、使用領域における遊技制御処理のプログラム命令コード及び別領域における別処理モジュールのプログラム命令コードは、アセンブラ言語で記述している。
使用領域のRWMのうち、F000H〜F13FHに使用領域のプログラムに係るタイマ、カウンタ、フラグ等のワーク領域を確保し、未使用領域の後ろ、F1C0H〜F1FFHに使用領域のスタック領域を確保している。
別領域のRWMのうち、F200H〜F20FHの未使用領域の後ろ、F210H〜F22FHに別領域のプログラムに係るタイマ、カウンタ、フラグ等のワーク領域を確保し、F230H〜F246Hに別領域のスタック領域を確保している。F247H〜F3FFHは未使用、F400H〜FFFFHはハード的に領域のないエリアである。
図4に示すように、使用領域に記述する遊技制御処理は、一割込み時間例えばt=1.49ms毎に実行する割込み処理INT1、上記各手段K〜H4を統括管理し、一遊技を進行させる遊技メイン処理、別領域に記述する複数の別処理モジュールを構成する別領域処理1,2・・・をそれぞれ呼び出す複数の別領域呼び出し処理1,2・・・を含む。図示は省略したが、使用領域には、電源投入時の初期化処理、電断時のバックアップ処理等も記述している。なお、本実施形態では、外部割込み、マスク不能な割込みNMIは未使用である。
使用領域で使用するメインCPUの内部レジスタは、次のとおりである。
1)Qレジスタ;遊技機用拡張仕様の8ビット専用レジスタ。キューレジスタと呼ぶ。
上位はF0H固定で、F000H〜F0FFHのRWMアクセスに使う。
2)Iレジスタ;割込み先アドレスの上位8ビットを記憶する専用レジスタ。
3)Aレジスタ;演算処理やデータ転送に使う8ビットのアキュムレータ。
4)Fレジスタ;各種演算結果を保持する8ビットのフラグレジスタ。
s(最上位ビット)は、演算結果が負のとき1にセットされるサインフラグ。
zは、演算の結果、全ビットが0のとき1にセットされるゼロフラグ。
tzは、データ転送命令(LD;ロード)の実行により、全ビットが0のとき1にセットされる(値の変わる)遊技機用拡張仕様の特定ビットフラグ。ティーゼットフラグと呼ぶ。第2ゼロフラグともいう。
hは、プログラマーが関与できないハーフキャリーフラグ。
*は、未定義。
p/vは、パリティオーバーフローフラグ。
nは、プログラマーが関与できない加減算フラグ。
cは、演算の結果、桁上げ又はボロー発生時に1がセットされるキャリーフラグ。
なお、Fレジスタは、AレジスタとレジスタペアAFを構成する。
5)B,C,D,E,H,Lレジスタ;8ビットの汎用レジスタ。
BC,DE,HLの16ビットのレジスタペアとなる。
6)IX,IYレジスタ;インデックスアドレッシング用16ビット専用レジスタ。
IXh,IYhは上位8ビット,IXl,IYlは下位8ビットを示す。
7)A’,F’,B’,C’,D’,E’,H’,L’レジスタ;
A,F,B,C,D,E,H,Lの表レジスタと交換命令によりデータ交換可能な裏レジスタであり、A’とF’でAF’、B’とC’でBC’、D’とE’でDE’、H’とL’でHL’の、それぞれペアの裏レジスタとなる。
使用領域では裏レジスタは未使用であり、使用領域の割込み処理INT1では、表レジスタAF,BC,DE,HLを、「PUSH GPR」という遊技機用拡張仕様で定義した命令により、一括して、使用領域のスタック領域F1C0H〜F1FFHに退避して保護し(ステップt1)、各種割込み処理を実行する(ステップt2)。各種割込み処理は、入力ポートI1に対する読込み処理、ステッピングモータSMのモーター制御処理、出力ポートO1への出力管理処理、周辺制御装置SCへのサブコマンド送信処理、各種センサの監視処理、各種タイマの更新処理、遊技機設置島側への外部信号出力制御処理等を含む。各種割込み処理の実行後、「POP GPR」という遊技機用拡張仕様で定義した命令により、一括して、使用領域のスタック領域に退避した表レジスタHL,DE,BC,AFを復帰させ(ステップt3)、割込みを許可して(ステップt4)、割込み処理からリターンする(ステップt5)。
別領域呼び出し処理1のSAMP1では、割込みを禁止した後(ステップS1)、「CALL E_SAMP1」により別領域処理1を呼び出して実行させる(ステップS2)。CALL命令の実行により、使用領域のスタック領域には、戻り先番地つまりCALL命令の次のアドレスの上位8ビットと下位8ビットとが記録される。
別領域に記述する別領域処理1のE_SAMP1では、交換命令EXによりAFとAF’を入れ替え(ステップS3)、交換命令EXXによりBCとBC’を、DEとDE’を、HLとHL’をそれぞれ入れ替え(ステップS4)、所定の別領域処理1を実行する(ステップS5)。この別領域処理1では、メダル投入時の逆流・滞留・異物検知処理、メダル払出時の逆流・滞留・異物検知処理、前扉開放検知処理、内部抽せん用乱数の異常確認処理、内部抽せんの当せん確率の組合せである設定値の異常確認処理、RWM異常確認処理、バックアップ異常確認処理等のセキュリティ関連処理の何れか一の処理又は二以上の組合せ処理を実行する。別領域処理2以降で、別領域処理1以外のセキュリティ関連処理、あるいは、遊技機規則で定める試験関連信号出力処理が記述される。別領域処理2,・・・は、使用領域に記述する別領域呼び出し処理2,・・・からそれぞれ呼び出される。
ステップS5の別領域処理1の実行後は、交換命令EXXによりBC’とBCを、DE’とDEを、HL’とHLをそれぞれ入れ替えると共に(ステップS6)、交換命令EXによりAF’とAFを入れ替え(ステップS7)、割込みを許可して(ステップS8)、「RET」命令により使用領域に戻る(ステップS9)。「RET」命令により、使用領域のスタック領域に保存した戻り番地先に復帰し、スタック領域のアドレスを指し示すスタックポインタSPはプラス2され、ステップS2の次アドレスの命令を実行することになる。
使用領域に記述した別領域呼び出し処理1の命令コードは、「DI」が1バイト、「CALL E_SAMP1」が3バイトで計4バイトであり、別領域処理1が4バイトを超える命令で記述する場合、その4バイトを超える分について、使用領域の容量を節約できることになる。別領域処理は一つに限らず、複数となることが多いため、一つ一つの処理での節約バイト数は少なくとも、トータルでは大きな節約効果が得られる。特に、使用領域では、割込みを禁止した後、別処理モジュールを呼び出す命令のみを記述すればよいことから、使用領域の容量を大きく節約できる。
また、使用領域では裏レジスタを使用せず、裏レジスタは別領域処理1において表レジスタを保護するために用いるため、別領域のスタック領域を食わず、しかも、別領域処理1の呼び出しに際して使用領域のスタック領域には「CALL E_SAMP1」による戻り番地が2バイト分記録されるのみであり、RWMの節約にも寄与できる。しかも、ステップS8の「EI」命令は次の命令実行後に割込み許可となり、ステップ9の「RET」命令実行後に割込み許可状態となるため、別領域では割込み禁止という条件は満たされ、別領域から使用領域に復帰する際の割込み許可の命令を使用領域ではなく別領域に記述したことにより、使用領域の容量を一層低減できる。
以上の実施形態では、回胴式遊技機を例示したが、ぱちんこ遊技機にも同様に適用できる。なお、以上の説明中の具体的数字やアドレス等は一例示に過ぎないのは言うまでも無い。
1L;左リール,1C;中リール,1R;右リール
2;メダル投入口、3;ベットボタン、4;精算ボタン
5;スタートレバー、6L,6C,6R;各ストップスイッチ
7;演出表示装置、70;液晶表示装置
8;リールパネル、80;表示窓
CN;制御装置、MC;主制御装置、SC;周辺制御装置
K;内部抽せん手段、V;リール制御手段
V1;回胴回転装置制御手段、V2;回転停止装置制御手段
M;メダル払出手段、N;メダル自動投入手段、J;遊技状態移行手段
W;フリーズ抽せん手段、G;回胴演出実行手段
H1;AT作動決定手段、H2;AT上乗せ決定手段
H3;AT継続管理手段、H4;AT指示情報出力手段
X1;ナビ手段、X2;音声ナビ手段
Y1;演出表示手段、Y2;効果音出力手段

Claims (2)

  1. 遊技の進行を制御する遊技制御処理を記述する所定の容量内の使用領域と、前記遊技制御処理を記述せず、セキュリティに関する処理および試験に関する処理を行う別処理モジュールを記述する別領域とを区分したメモリーをもつメインCPUを備える遊技機において、
    前記使用領域には、割込みを禁止した後、前記別領域に記述した前記別処理モジュールを呼び出して実行させる処理手続を記述していると共に、
    前記別領域には、前記メインCPUの内部レジスタにおける表レジスタと裏レジスタとを交換した後に前記別処理モジュールを実行し、前記別処理モジュールの実行後に前記裏レジスタと前記表レジスタとを交換する処理手続を記述しており、
    前記別領域から前記使用領域に復帰した際には割込みを許可する仕様にしており、
    前記使用領域では前記裏レジスタは未使用で、かつ、前記使用領域での割込み処理では、前記表レジスタを前記使用領域のスタック領域に退避させて保護する仕様にしていることを特徴とする遊技機。
  2. 前記別領域に、前記使用領域への復帰直前に割込みを許可する処理手続を記述している請求項1記載の遊技機。
JP2016003093A 2016-01-08 2016-01-08 遊技機 Active JP6298478B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016003093A JP6298478B2 (ja) 2016-01-08 2016-01-08 遊技機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016003093A JP6298478B2 (ja) 2016-01-08 2016-01-08 遊技機

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2017233635A Division JP6450955B2 (ja) 2017-12-05 2017-12-05 遊技機

Publications (2)

Publication Number Publication Date
JP2017121451A JP2017121451A (ja) 2017-07-13
JP6298478B2 true JP6298478B2 (ja) 2018-03-20

Family

ID=59305332

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016003093A Active JP6298478B2 (ja) 2016-01-08 2016-01-08 遊技機

Country Status (1)

Country Link
JP (1) JP6298478B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018027503A (ja) * 2017-12-05 2018-02-22 株式会社オリンピア 遊技機

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6847019B2 (ja) * 2017-11-08 2021-03-24 株式会社平和 遊技機
JP7280600B2 (ja) * 2019-04-23 2023-05-24 株式会社エルイーテック プロセッサ
JP7221894B2 (ja) * 2020-02-13 2023-02-14 株式会社平和 遊技機

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3343998B2 (ja) * 1993-05-19 2002-11-11 株式会社三洋物産 制御装置
JP4317960B2 (ja) * 2000-06-21 2009-08-19 株式会社大一商会 遊技機
JP4852342B2 (ja) * 2006-05-18 2012-01-11 株式会社三共 スロットマシン
JP5083886B2 (ja) * 2007-12-05 2012-11-28 株式会社大都技研 遊技台
JP5552609B2 (ja) * 2008-03-03 2014-07-16 株式会社高尾 遊技機
JP2009285301A (ja) * 2008-05-30 2009-12-10 Daito Giken:Kk 遊技台
JP6055990B2 (ja) * 2011-08-25 2017-01-11 株式会社ソフイア 遊技機
JP6055991B2 (ja) * 2011-08-25 2017-01-11 株式会社ソフイア 遊技機
JP6060353B2 (ja) * 2012-01-30 2017-01-18 株式会社ソフイア 遊技機
JP5969812B2 (ja) * 2012-05-09 2016-08-17 株式会社ソフイア 遊技機
JP5990670B2 (ja) * 2013-02-22 2016-09-14 株式会社ソフイア 遊技機

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018027503A (ja) * 2017-12-05 2018-02-22 株式会社オリンピア 遊技機

Also Published As

Publication number Publication date
JP2017121451A (ja) 2017-07-13

Similar Documents

Publication Publication Date Title
JP6298477B2 (ja) 遊技機
JP6630200B2 (ja) 遊技機
JP2017164252A (ja) 遊技機
JP6283834B2 (ja) 遊技機
JP2018086348A (ja) 遊技機
JP6298478B2 (ja) 遊技機
JP2017209459A (ja) 遊技機
JP6371956B1 (ja) 遊技機
JP6349528B1 (ja) 遊技機
JP6450955B2 (ja) 遊技機
JP6615528B2 (ja) 遊技機
JP2017042461A (ja) 遊技機
JP6466859B2 (ja) 遊技機
JP6502545B2 (ja) 遊技機
JP6655912B2 (ja) 遊技機
JP6302448B2 (ja) スロットマシン
JP6736136B2 (ja) 遊技機
JP6543322B2 (ja) 遊技機
JP6546643B2 (ja) 遊技機
JP6349527B2 (ja) 遊技機
JP2009018041A (ja) スロットマシン
JP7084050B2 (ja) 遊技機
JP2017158753A (ja) 遊技機
JP7412031B2 (ja) 遊技機
JP6205555B2 (ja) 遊技機

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20170619

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20170628

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170704

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20170926

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171205

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20171208

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180220

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180223

R150 Certificate of patent or registration of utility model

Ref document number: 6298478

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250