JP6204218B2 - 信号生成回路 - Google Patents
信号生成回路 Download PDFInfo
- Publication number
- JP6204218B2 JP6204218B2 JP2014027585A JP2014027585A JP6204218B2 JP 6204218 B2 JP6204218 B2 JP 6204218B2 JP 2014027585 A JP2014027585 A JP 2014027585A JP 2014027585 A JP2014027585 A JP 2014027585A JP 6204218 B2 JP6204218 B2 JP 6204218B2
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- generation circuit
- output
- signal generation
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 title claims description 68
- 238000004891 communication Methods 0.000 claims description 19
- 230000010355 oscillation Effects 0.000 claims description 14
- 238000006243 chemical reaction Methods 0.000 claims description 13
- 239000000284 extract Substances 0.000 claims description 4
- 230000005540 biological transmission Effects 0.000 description 19
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 10
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/183—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
- H03L7/193—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number the frequency divider/counter comprising a commutable pre-divider, e.g. a two modulus divider
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/403—Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/403—Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
- H04B1/408—Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency the transmitter oscillator frequency being identical to the receiver local oscillator frequency
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
無線通信機では、所望の高周波信号を発生するための信号生成回路として、主に周波数シンセサイザを用いている。周波数シンセサイザには、電圧制御発振器(VCO)、分周器、位相比較器及びループフィルタを用いたPLL(Phase Locked Loop)が広く使用されている。PLLでは、フィードバック制御を用いて電圧制御発振器の発振周波数を調整し、所望の周波数を有する高周波信号を発生させる。
図1は、実施の形態1に係る信号生成回路の概略構成を示すブロック図である。同図において、実施の形態1に係る信号生成回路109は、電圧制御発振器(VCO)100と、第1の分周器101と、第2の分周器102と、位相比較器(PD)103と、ループフィルタ(LPF)104と、第3の分周器105と、周波数変換器106と、逓倍器107とを備える。PLL周波数シンセサイザ99は、電圧制御発振器100、第1の分周器101、第2の分周器102、位相比較器103及びループフィルタ104を含む構成である。
具体的な数値例(1)
数値例(1)では、図2に示すように、第1の分周器101の分周比を「5」、第2の分周器102の分周比を「162」、基準信号の周波数(基準周波数)を40MHz、電圧制御発振器100の発振周波数を32.4GHz、逓倍器107の逓倍数を「2」とした設定値を用いる。
数値例(2)では、図3に示すように、第1の分周器101の分周比を「5」、第2の分周器102の分周比を「81」、基準周波数を40MHz、電圧制御発振器100の発振周波数を16.2GHz、逓倍器107の逓倍数を「4」、第3の分周器105の分周比を「2」又は「3」又は「6」とした設定値を用いる。
数値例(3)では、60GHz帯においてチャネルボンディングにおいて必要となる3つの周波数の生成について説明する。
図6は、実施の形態2に係る信号生成回路の概略構成を示すブロック図である。なお、同図において前述した図1と共通する部分には同一の符号を付ける。同図に示す実施の形態2に係る信号生成回路140は、実施の形態1に係る信号生成回路109と同様の構成であり、電圧制御発振器100と、第1の分周器101と、第2の分周器102と、位相比較器(PD)103と、ループフィルタ(LPF)104と、第3の分周器105と、周波数変換器106と、逓倍器107とを備え、さらに、第4の分周器2004〜第nの分周器200n(但し、nは4以上の整数)と、第4の分周器2004〜第nの分周器200nと同数の第2の周波数変換器2012〜第n−2の周波数変換器201n−2(但し、nは4以上の整数)と、第4の分周器2004〜第nの分周器200nと同数の第2の逓倍器2022〜第n−2の逓倍器202n−2(但し、nは4以上の整数)とを備える。
具体的な数値例(4)
数値例(4)では、第1の逓倍器107及び第2逓倍器2022から同じ周波数の信号を出力する場合について説明する。
数値例(5)では、第1の逓倍器107、第2の逓倍器2022、第3の逓倍器2023から異なる周波数の信号を出力する場合について説明する。
本開示の第1の信号生成回路は、複数の周波数の高周波信号を切り換えて出力する信号生成回路であって、電圧制御発振器と、前記電圧制御発振器の出力を分周する第1の分周器と、前記第1の分周器の出力を分周する第2の分周器と、前記第2の分周器の出力と基準信号が入力され、前記第2の分周器の出力と前記基準信号との位相差に対応した信号を出力する位相比較器と、前記位相比較器の出力のうち低周波信号を抽出して前記電圧制御発振器の周波数制御信号として出力するループフィルタと、前記第1の分周器の出力を分周する第3の分周器と、前記第3の分周器の出力と、前記電圧制御発振器の出力を入力して周波数変換する第1の周波数変換器と、前記第1の周波数変換器の出力を逓倍して出力する第1の逓倍器と、を具備する。
100 電圧制御発振器
101 第1の分周器
102 第2の分周器
103 位相比較器
104 ループフィルタ
105 第3の分周器
106 周波数変換器
107 逓倍器
109,140 信号生成回路
110 受信アンテナ
111 低雑音増幅器
112 復調器
113,123 低域通過フィルタ
114,124 可変利得増幅器
115 受信系
120 送信アンテナ
121 大電力増幅器
122 変調器
125 送信系
130,150 無線通信機
2004〜200n 第4の分周器〜第nの分周器
2012〜201n−2 第2の周波数変換器〜第n−2の周波数変換器
2022〜202n−2 第2の逓倍器〜第n−2の逓倍器
3001〜300n−2 第1の送信系〜第n−2の送信系
3011〜301n−2 第1の受信系〜第n−2の受信系
Claims (9)
- 複数の周波数の高周波信号を切り換えて出力する信号生成回路であって、
電圧制御発振器と、
前記電圧制御発振器の出力を分周する第1の分周器と、
前記第1の分周器の出力を分周する第2の分周器と、
前記第2の分周器の出力と基準信号が入力され、前記第2の分周器の出力と前記基準信号との位相差に対応した信号を出力する位相比較器と、
前記位相比較器の出力のうち低周波信号を抽出して前記電圧制御発振器の周波数制御信号として出力するループフィルタと、
前記第1の分周器の出力を分周する第3の分周器と、
前記第3の分周器の出力と、前記電圧制御発振器の出力を入力して周波数変換する第1の周波数変換器と、
前記第1の周波数変換器の出力を逓倍して出力する第1の逓倍器と、
を具備することを特徴とする信号生成回路。 - 請求項1に記載の信号生成回路であって、
前記第1の分周器の出力を分周する第4から第n(nは4以上の整数)の分周器と、
前記第4から第nの分周器の出力と、前記電圧制御発振器の出力を入力して周波数変換する第2から第n−2の周波数変換器と、
前記第2から第n−2の周波数変換器の出力をそれぞれ逓倍して出力する第2から第n−2の逓倍器と、
をさらに具備することを特徴とする信号生成回路。 - 請求項1または請求項2に記載の信号生成回路であって、
前記第1の分周器の分周比は5を含むことを特徴とする信号生成回路。 - 請求項3に記載の信号生成回路であって、
前記第3の分周器の分周比は、2または3または6を含むことを特徴とする信号生成回路。 - 請求項4に記載の信号生成回路であって、
前記第1から第n−2(nは4以上の整数)の逓倍器の逓倍数は、2逓倍または4逓倍であることを特徴とする信号生成回路。 - 請求項1から請求項5のいずれか一項に記載の信号生成回路であって、
前記第1から第n−2(nは4以上の整数)の逓倍器の出力周波数は、58.32GHz、60.48GHz、62.64GHz、64.80GHzのいずれかを含むことを特徴とする信号生成回路。 - 請求項1から請求項6のいずれか一項に記載の信号生成回路であって、
前記電圧制御発振器の発振周波数は、32.4GHzまたは16.2GHzであることを特徴とする信号生成回路。 - 請求項1から請求項7のいずれか一項に記載の信号生成回路であって、
前記第1から第n−2(nは4以上の整数)の逓倍器の出力は、ダイレクトコンバージョン無線機のローカル信号として使用されることを特徴とする信号生成回路。 - 請求項1から請求項8のいずれか一項に記載の信号生成回路を有して構成されることを特徴とする無線通信機。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014027585A JP6204218B2 (ja) | 2014-02-17 | 2014-02-17 | 信号生成回路 |
US14/610,271 US9130737B1 (en) | 2014-02-17 | 2015-01-30 | Signal-generating circuit and wireless communication device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014027585A JP6204218B2 (ja) | 2014-02-17 | 2014-02-17 | 信号生成回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015154330A JP2015154330A (ja) | 2015-08-24 |
JP6204218B2 true JP6204218B2 (ja) | 2017-09-27 |
Family
ID=53799104
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014027585A Expired - Fee Related JP6204218B2 (ja) | 2014-02-17 | 2014-02-17 | 信号生成回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9130737B1 (ja) |
JP (1) | JP6204218B2 (ja) |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4551689A (en) * | 1983-02-25 | 1985-11-05 | Comtech Telecommunications Corp. | RF Local oscillator with low phase noise |
JPS63102419A (ja) * | 1986-10-17 | 1988-05-07 | Matsushita Electric Ind Co Ltd | マイクロ波帯周波数シンセサイザ |
JPS63151220A (ja) * | 1986-12-16 | 1988-06-23 | Matsushita Electric Ind Co Ltd | マイクロ波帯周波数シンセサイザ |
JPH08298459A (ja) * | 1995-04-27 | 1996-11-12 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザー装置 |
US6121747A (en) * | 1997-09-02 | 2000-09-19 | Servologic Ltd. | Electric motor controller |
US6747987B1 (en) * | 2000-02-29 | 2004-06-08 | Motorola, Inc. | Transmit modulation circuit and method of operating a transmitter |
US6294935B1 (en) * | 2000-10-17 | 2001-09-25 | Vlsi Technology, Inc. | Built-in-self-test circuitry for testing a phase locked loop circuit |
JP2002208858A (ja) * | 2001-01-10 | 2002-07-26 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザと周波数生成方法 |
GB0204108D0 (en) * | 2002-02-21 | 2002-04-10 | Analog Devices Inc | 3G radio |
JP2004166079A (ja) * | 2002-11-14 | 2004-06-10 | Irt:Kk | ローカル信号発生装置 |
US7212050B2 (en) * | 2004-12-17 | 2007-05-01 | Seiko Epson Corporation | System and method for synthesizing a clock at digital wrapper (FEC) and base frequencies using one precision resonator |
TWI357246B (en) * | 2007-06-29 | 2012-01-21 | Mstar Semiconductor Inc | Apparatus and method for audio conversion |
US8229352B2 (en) | 2007-07-05 | 2012-07-24 | Sibeam, Inc. | Wireless architecture for 60GHZ |
-
2014
- 2014-02-17 JP JP2014027585A patent/JP6204218B2/ja not_active Expired - Fee Related
-
2015
- 2015-01-30 US US14/610,271 patent/US9130737B1/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20150236847A1 (en) | 2015-08-20 |
JP2015154330A (ja) | 2015-08-24 |
US9130737B1 (en) | 2015-09-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7602254B2 (en) | System and method for generating signals with a preselected frequency relationship in two steps | |
US20090086844A1 (en) | Method And System For A Programmable Local Oscillator Generator Utilizing A DDFS For Extremely High Frequencies | |
US7933359B2 (en) | Polar transmitter for increasing modulation rate using multi-phase generator | |
US20070149143A1 (en) | Local oscillation frequency generation apparatus and wireless transceiver having the same | |
US20070081610A1 (en) | Local oscillator with injection pulling suppression and spurious products filtering | |
US6977556B1 (en) | Rational frequency synthesizers | |
US8744380B2 (en) | Unified frequency synthesizer for direct conversion receiver or transmitter | |
US8615202B2 (en) | Frequency synthesizer | |
JP6204218B2 (ja) | 信号生成回路 | |
KR101959789B1 (ko) | 주파수합성기 | |
US11206051B2 (en) | Digital offset frequency generator based radio frequency transmitter | |
CN111490782B (zh) | 直接上变频发射机的上变频器及上变频方法 | |
TWI650948B (zh) | 使用鎖相迴路之頻率合成 | |
US8014422B2 (en) | Method and system for utilizing a single PLL to clock an array of DDFS for multi-protocol applications | |
JP2007134833A (ja) | Pll周波数シンセサイザ | |
KR20230019571A (ko) | ㎜-wave 대역용 주파수 합성기 | |
KR20110069660A (ko) | 주파수 합성 장치 및 방법 | |
LESAGE et al. | Wideband and low phase noise up-converted direct frequency synthesis using high frequency DAC and oscillator | |
JP2014072859A (ja) | 信号発生装置および無線機 | |
JP2015220480A (ja) | 信号発生回路 | |
JP5133893B2 (ja) | 共有発振器を有する信号調整回路 | |
JP2020167440A (ja) | 発振装置 | |
Lee et al. | High-precision frequency synthesizers for UWB applications | |
JP2006203845A (ja) | 通信装置 | |
JP2001196963A (ja) | 送受信機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160830 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170720 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170801 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170831 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6204218 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |