JP5895059B2 - パッケージ基板へのワイヤボンドのないアセンブリのスタブ最小化 - Google Patents
パッケージ基板へのワイヤボンドのないアセンブリのスタブ最小化 Download PDFInfo
- Publication number
- JP5895059B2 JP5895059B2 JP2014534620A JP2014534620A JP5895059B2 JP 5895059 B2 JP5895059 B2 JP 5895059B2 JP 2014534620 A JP2014534620 A JP 2014534620A JP 2014534620 A JP2014534620 A JP 2014534620A JP 5895059 B2 JP5895059 B2 JP 5895059B2
- Authority
- JP
- Japan
- Prior art keywords
- microelectronic
- package
- terminals
- microelectronic package
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/01—Manufacture or treatment
- H10W70/05—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers
- H10W70/08—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers by depositing layers on the chip or wafer, e.g. "chip-first" RDLs
- H10W70/09—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers by depositing layers on the chip or wafer, e.g. "chip-first" RDLs extending onto an encapsulation that laterally surrounds the chip or wafer, e.g. fan-out wafer level package [FOWLP] RDLs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/65—Shapes or dispositions of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/68—Shapes or dispositions thereof
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/851—Dispositions of multiple connectors or interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P74/00—Testing or measuring during manufacture or treatment of wafers, substrates or devices
- H10P74/27—Structural arrangements therefor
- H10P74/273—Interconnections for measuring or testing, e.g. probe pads
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/63—Vias, e.g. via plugs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/65—Shapes or dispositions of interconnections
- H10W70/654—Top-view layouts
- H10W70/655—Fan-out layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/072—Connecting or disconnecting of bump connectors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/072—Connecting or disconnecting of bump connectors
- H10W72/07231—Techniques
- H10W72/07236—Soldering or alloying
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/241—Dispositions, e.g. layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/251—Materials
- H10W72/252—Materials comprising solid metals or solid metalloids, e.g. PbSn, Ag or Cu
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/29—Bond pads specially adapted therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/59—Bond pads specially adapted therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/834—Interconnections on sidewalls of chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/851—Dispositions of multiple connectors or interconnections
- H10W72/853—On the same surface
- H10W72/859—Bump connectors and bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/851—Dispositions of multiple connectors or interconnections
- H10W72/853—On the same surface
- H10W72/865—Die-attach connectors and bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/851—Dispositions of multiple connectors or interconnections
- H10W72/874—On different surfaces
- H10W72/879—Bump connectors and bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/931—Shapes of bond pads
- H10W72/932—Plan-view shape, i.e. in top view
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/941—Dispositions of bond pads
- H10W72/942—Dispositions of bond pads relative to underlying supporting features, e.g. bond pads, RDLs or vias
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/941—Dispositions of bond pads
- H10W72/944—Dispositions of multiple bond pads
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/941—Dispositions of bond pads
- H10W72/944—Dispositions of multiple bond pads
- H10W72/9445—Top-view layouts, e.g. mirror arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/961—Functions of bonds pads
- H10W72/967—Multiple bond pads having different functions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W74/00—Encapsulations, e.g. protective coatings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W74/00—Encapsulations, e.g. protective coatings
- H10W74/10—Encapsulations, e.g. protective coatings characterised by their shape or disposition
- H10W74/111—Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed
- H10W74/114—Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed by a substrate and the encapsulations
- H10W74/117—Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed by a substrate and the encapsulations the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W74/00—Encapsulations, e.g. protective coatings
- H10W74/10—Encapsulations, e.g. protective coatings characterised by their shape or disposition
- H10W74/15—Encapsulations, e.g. protective coatings characterised by their shape or disposition on active surfaces of flip-chip devices, e.g. underfills
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/22—Configurations of stacked chips the stacked chips being on both top and bottom sides of a package substrate, interposer or RDL
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/231—Configurations of stacked chips the stacked chips being on both top and bottom sides of an auxiliary carrier having no electrical connection structure
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/24—Configurations of stacked chips at least one of the stacked chips being laterally offset from a neighbouring stacked chip, e.g. chip stacks having a staircase shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/26—Configurations of stacked chips the stacked chips being of the same size without any chips being laterally offset, e.g. chip stacks having a rectangular shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/28—Configurations of stacked chips the stacked chips having different sizes, e.g. chip stacks having a pyramidal shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/288—Configurations of stacked chips characterised by arrangements for thermal management of the stacked chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/297—Configurations of stacked chips characterised by the through-semiconductor vias [TSVs] in the stacked chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/722—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between stacked chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/724—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between a chip and a stacked insulating package substrate, interposer or RDL
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/731—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
- H10W90/734—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked insulating package substrate, interposer or RDL
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/751—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
- H10W90/752—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between stacked chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/751—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
- H10W90/754—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked insulating package substrate, interposer or RDL
Landscapes
- Semiconductor Memories (AREA)
- Wire Bonding (AREA)
- Dram (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
本出願は、2012年4月4日に出願された米国特許出願第13/439,354号の継続出願である。この米国特許出願は、2012年2月17日に出願された米国仮特許出願第61/600,361号と、2011年10月3日に出願された米国仮特許出願第61/542,488号及び第61/542,553号との出願日の利益を主張する。これらの米国仮特許出願の開示内容は、引用することによって本明細書の一部をなすものとする。
なお、出願当初の特許請求の範囲は以下の通りである。
請求項1:
超小型電子アセンブリであって、
互いに反対側の第1の表面及び第2の表面と、互いに反対側の前記第1の表面及び前記第2の表面のそれぞれにおいて露出するパネルコンタクトとを有する回路パネルと、
前記第1の表面及び前記第2の表面において、それぞれ前記パネルコンタクトに電気的に接続された端子を有する第1の超小型電子パッケージ及び第2の超小型電子パッケージと
を備え、
前記回路パネルは、前記第1の超小型電子パッケージの少なくともいくつかの前記端子を前記第2の超小型電子パッケージの少なくともいくつかの対応する前記端子と電気的に相互接続し、
前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージは、それぞれ、
メモリ記憶アレイ機能を有する超小型電子素子であって、該超小型電子素子は、該超小型電子素子の面において露出する素子コンタクトの1つ又は複数の列を有し、各列は、該超小型電子素子の前記面に沿って第1の方向に延在し、該超小型電子素子の前記面に垂直な軸平面が、前記第1の方向に延在するラインに沿った該超小型電子素子の前記面に交わり、前記素子コンタクトの1つ又は複数の列に対して中央に置かれている超小型電子素子と、
互いに反対側の第1の表面及び第2の表面と、前記素子コンタクトに面し接合される前記第1の表面において露出する複数の基板コンタクトとを有する基板と、
前記第2の表面において露出し前記基板の前記第2の表面に沿って前記第1の方向に延在する、端子の複数の平行な列であって、前記端子は、前記基板コンタクトと電気的に接続され、前記超小型電子パッケージを前記超小型電子パッケージの外部にある構成要素と接続するように構成され、前記端子は、前記基板の前記第2の表面の中央領域内に露出する第1の端子を含み、前記第1の端子は、前記超小型電子素子のメモリ記憶アレイの全ての利用できるアドレス可能なメモリ位置の中からアドレス可能なメモリ位置を決定するのに前記パッケージ内の回路によって使用可能なアドレス情報を運ぶように構成される、端子の複数の平行な列と
を備え、
前記中央領域は、前記第1の方向を横切る前記基板の前記第2の表面に沿った第2の方向に幅を有し、前記中央領域の前記幅は、前記端子の前記平行な列のうちの任意の2つの隣接する列間の最小ピッチの3.5倍以下であり、前記軸平面は前記中央領域と交差している
超小型電子アセンブリ。
請求項2:
前記超小型電子素子は、いかなる他の機能よりも多い数の、メモリ記憶アレイ機能を提供する能動素子を具体化している、請求項1に記載の超小型電子アセンブリ。
請求項3:
前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージのそれぞれの前記第1の端子のうちの少なくともいくつかは、前記それぞれのパッケージ上のグリッド内の場所に配置され、前記グリッドは、前記第1の回路パネル表面及び前記第2の回路パネル表面に平行な直交するx方向及びy方向において互いの1ボールピッチ内に位置合わせされている、請求項1に記載の超小型電子アセンブリ。
請求項4:
前記グリッドは、前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージのそれぞれの前記グリッドの前記少なくともいくつかの第1の端子が互いと一致するように、直交する前記x方向及び前記y方向において互いに位置合わせされている、請求項3に記載の超小型電子アセンブリ。
請求項5:
各グリッドの各場所は前記端子のうちの1つによって占有されている、請求項3に記載の超小型電子アセンブリ。
請求項6:
前記グリッドのうちの少なくとも1つのグリッドの少なくとも1つの場所は端子によって占有されない、請求項3に記載の超小型電子アセンブリ。
請求項7:
前記第1のパッケージ及び前記第2のパッケージの前記グリッドの前記場所のうちの少なくとも半分は、前記回路パネルの前記第1の表面に平行な直交するx方向及びy方向において互いに位置合わせされている、請求項3に記載の超小型電子アセンブリ。
請求項8:
各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、前記アドレス可能なメモリ位置を決定するのに前記それぞれの超小型電子パッケージ内の前記回路によって使用可能なアドレス情報の全てを運ぶように構成される、請求項3に記載の超小型電子アセンブリ。
請求項9:
各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、前記それぞれの超小型電子パッケージの前記超小型電子素子の動作モードを制御する情報を運ぶように構成される、請求項3に記載の超小型電子アセンブリ。
請求項10:
各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、前記それぞれの超小型電子パッケージに転送されるコマンド信号の全てを運ぶように構成され、前記コマンド信号は、ライトイネーブル信号、行アドレスストローブ信号、及び列アドレスストローブ信号である、請求項9に記載の超小型電子アセンブリ。
請求項11:
各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、そのような超小型電子パッケージに転送されるクロック信号を運ぶように構成され、各超小型電子パッケージは、前記クロック信号を用いて、前記アドレス情報を運ぶ前記端子で受け取られる信号をサンプリングするように構成される、請求項3に記載の超小型電子アセンブリ。
請求項12:
各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、前記それぞれの超小型電子パッケージに転送されるバンクアドレス信号の全てを運ぶように構成される、請求項3に記載の超小型電子アセンブリ。
請求項13:
前記第1の超小型電子パッケージの前記第1の端子のうちの1つと前記第2の超小型電子パッケージの前記第1の端子のうちの対応する1つとの間の電気的接続のうちの少なくとも1つのスタブの長さは、前記第1の超小型電子パッケージ上の前記第1の端子の最小ピッチの7倍未満である、請求項1に記載の超小型電子アセンブリ。
請求項14:
前記第1の超小型電子パッケージの前記第1の端子と前記第2の超小型電子パッケージの前記第1の端子との間の前記回路パネルを貫く電気的接続のうちの少なくともいくつかは、ほぼ前記回路パネルの厚さの電気長を有している、請求項13に記載の超小型電子アセンブリ。
請求項15:
前記回路パネルの前記第1の表面及び前記第2の表面において露出する、電気的に結合した第1のパネルコンタクト及び第2のパネルコンタクトの対のそれぞれを接続する導電性素子を全部合わせた合計の長さは、前記パネルコンタクトの最小ピッチの7倍未満である、請求項13に記載の超小型電子アセンブリ。
請求項16:
前記回路パネルは、前記超小型電子パッケージのそれぞれに転送される前記アドレス情報のうちの少なくともいくらかを運ぶように構成される複数の導体を有するバスを含み、前記導体は前記第1の表面及び前記第2の表面に平行な第1の方向に延在している、請求項1に記載の超小型電子アセンブリ。
請求項17:
各超小型電子パッケージの前記第1の端子は、前記それぞれの超小型電子パッケージの単一の列内の場所に配置され、前記回路パネルは、前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージの前記端子が電気的に接続される前記回路パネル上の接続サイトと、少なくとも第3の超小型電子パッケージの端子が電気的に接続される異なる接続サイトの間で前記アドレス情報の全てをルーティングする1つのみのルーティング層を含む、請求項1に記載の超小型電子アセンブリ。
請求項18:
前記1つのみのルーティング層は、前記接続サイト間で、前記回路パネルのコマンド−アドレスバスのコマンド信号、アドレス信号、バンクアドレス信号、及びクロック信号のルーティングを提供する、請求項17に記載の超小型電子アセンブリ。
請求項19:
前記回路パネルは、熱膨張係数(「CTE」)が12パーツパーミリオン/摂氏温度(「ppm/℃」)未満の素子を備え、前記第1の表面及び前記第2の表面における前記パネルコンタクトは、前記素子を貫いて延在するビアによって接続されている、請求項1に記載の超小型電子アセンブリ。
請求項20:
前記素子は本質的に半導体、ガラス、セラミックス、又は液晶ポリマー材料からなる、請求項19に記載の超小型電子アセンブリ。
請求項21:
モジュールであって、
回路パネルと、
前記回路パネルに実装される複数の超小型電子パッケージであって、各超小型電子パッケージに信号を搬送し、かつ各超小型電子パッケージから信号を搬送するように各超小型電子パッケージの端子を通して前記回路パネルと電気的に接続される、複数の超小型電子パッケージと
を備え、
各超小型電子パッケージは、
いかなる他の機能よりも多くの数の、メモリ記憶アレイ機能を提供する能動素子を具体化する超小型電子素子であって、該超小型電子素子は、該超小型電子素子の面において露出する素子コンタクトの1つ又は複数の列を有し、各列は、該超小型電子素子の前記面に沿った第1の方向に延在し、該超小型電子素子の前記面に垂直な軸平面が、前記第1の方向に延在するラインに沿って該超小型電子素子の前記面に交わり、前記素子コンタクトの1つ又は複数の列に対して中央に置かれるようになっている、超小型電子素子と、
互いに反対側の第1の表面及び第2の表面と、前記素子コンタクトに面し接合される前記第1の表面において露出する複数の基板コンタクトとを有する基板と、
前記第2の表面において露出し、前記基板の前記第2の表面に沿って前記第1の方向に延在する、端子の複数の平行な列であって、前記端子は前記基板コンタクトと電気的に接続され前記超小型電子パッケージを前記超小型電子パッケージの外部にある構成要素に接続するように構成され、前記端子は、前記基板の前記第2の表面の中央領域内に露出する第1の端子を含み、前記第1の端子は、前記超小型電子素子のメモリ記憶アレイの全ての利用できるアドレス可能なメモリ位置の中からアドレス可能なメモリ位置を決定するのに前記パッケージ内の回路によって使用可能なアドレス情報を運ぶように構成される、端子の複数の平行な列と
を含み、
前記中央領域は、前記第1の方向を横切る前記基板の前記第2の表面に沿った第2の方向に幅を有し、前記中央領域の前記幅は、前記端子の前記平行な列のうちの任意の2つの隣接する列間の最小ピッチの3.5倍以下であり、前記軸平面は前記中央領域と交差している
モジュール。
請求項22:
超小型電子アセンブリであって、
互いに反対側の第1の表面及び第2の表面と、前記互いに反対側の第1の表面及び第2の表面のそれぞれにおいて露出するパネルコンタクトとを有する回路パネルと、
前記第1の表面及び前記第2の表面においてそれぞれ前記パネルコンタクトに搭載された端子を有する第1の超小型電子パッケージ及び第2の超小型電子パッケージと
を備え、
前記回路パネルは、前記第1の超小型電子パッケージの少なくともいくつかの前記端子を前記第2の超小型電子パッケージの少なくともいくつかの対応する前記端子と電気的に相互接続し、
前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージはそれぞれ、
いかなる他の機能よりも多くの数の、メモリ記憶アレイ機能を提供する能動素子を具体化する超小型電子素子であって、該超小型電子素子は、素子コンタクトの1つ又は複数の列を有し、各列は、該超小型電子素子の面に沿った第1の方向に延在し、該超小型電子素子の前記面に垂直な方向に延在する軸平面が、前記第1の方向に延在するラインに沿って該超小型電子素子の前記面に交わり、前記素子コンタクトの1つ又は複数の列に対して中央に置かれるようになっている、超小型電子素子と、
パッケージング構造であって、前記超小型電子素子の前記面の上に重なり前記超小型電子素子の前記面から離れる方を向く表面を有する誘電層と、前記誘電層の前記表面において露出する複数の端子とを含み、前記端子のうちの少なくともいくつかは、前記誘電層に沿って延在するトレース及び該トレースから延在し前記素子コンタクトに接触する金属化ビアを介して、前記素子コンタクトと電気的に接続され、前記端子は、複数の平行な列内の場所に配置され、前記超小型電子パッケージを前記超小型電子パッケージの外部にある少なくとも1つの構成要素と接続するように構成され、前記端子は、中央領域における少なくとも1つの列内の場所に配置された第1の端子を含み、前記第1の端子は、前記超小型電子素子のメモリ記憶アレイの全ての利用できるアドレス可能なメモリ位置の中からアドレス可能なメモリ位置を決定するのに前記パッケージ内の回路によって使用可能なアドレス情報を運ぶように構成される、パッケージング構造と
を含み、
前記中央領域は、前記端子の任意の2つの隣接する列間の最小ピッチの3.5倍より広くなく、前記軸平面は前記中央領域と交差している
超小型電子アセンブリ。
請求項23:
前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージのそれぞれの前記第1の端子のうちの少なくともいくつかは、前記それぞれのパッケージ上のグリッド内の場所に配置され、前記グリッドは、前記第1の回路パネル表面及び前記第2の回路パネル表面に平行な直交するx方向及びy方向において互いの1ボールピッチ内に位置合わせされ、各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、前記それぞれの超小型電子パッケージの前記超小型電子素子の動作モードを制御する情報を運ぶように構成される、請求項22に記載の超小型電子アセンブリ。
請求項24:
各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、前記それぞれの超小型電子パッケージに転送されるコマンド信号の全てを運ぶように構成され、前記コマンド信号は、ライトイネーブル信号、行アドレスストローブ信号、及び列アドレスストローブ信号である、請求項23に記載の超小型電子アセンブリ。
請求項25:
前記第1の超小型電子パッケージの前記第1の端子と前記第2の超小型電子パッケージの前記第1の端子との間の前記回路パネルを貫く電気的接続のうちの少なくともいくつかは、ほぼ前記回路パネルの厚さの電気長を有している、請求項23に記載の超小型電子アセンブリ。
請求項26:
前記回路パネルの前記第1の表面及び前記第2の表面において露出する、電気的に結合した第1のパネルコンタクト及び第2のパネルコンタクトの対のそれぞれを接続する導電性素子を全部合わせた合計の長さは、前記パネルコンタクトの最小ピッチの7倍未満である、請求項23に記載の超小型電子アセンブリ。
請求項27:
超小型電子パッケージと、前記超小型電子パッケージと電気的に接続された1つ又は複数の他の電子構成要素とを備えるシステムであって、
前記超小型電子パッケージは、
いかなる他の機能よりも多くの数の、メモリ記憶アレイ機能を提供する能動素子を具体化する超小型電子素子であって、該超小型電子素子は、該超小型電子素子の面において露出する素子コンタクトの1つ又は複数の列を有し、各列は、該超小型電子素子の面に沿った第1の方向に延在しており、該超小型電子素子の前記面に垂直な軸平面が、前記第1の方向に延在するラインに沿って該超小型電子素子の前記面に交わり、前記素子コンタクトの1つ又は複数の列に対して中央に置かれるようになっている、超小型電子素子と、
互いに反対側の第1の表面及び第2の表面と、前記素子コンタクトに面し接合される前記第1の表面において露出する複数の基板コンタクトとを有する基板と、
前記第1の方向に延在し、前記基板の前記第2の表面において露出する、端子の複数の平行な列であって、前記端子は前記基板コンタクトと電気的に接続され前記超小型電子パッケージを前記超小型電子パッケージの外部にある構成要素に接続するように構成され、前記端子は、前記基板の前記第2の表面の中央領域内に露出する第1の端子を含み、前記第1の端子は、前記超小型電子素子のメモリ記憶アレイの全ての利用できるアドレス可能なメモリ位置の中からアドレス可能なメモリ位置を決定するのに前記パッケージ内の回路によって使用可能なアドレス情報を運ぶように構成される、端子の複数の平行な列と
を備え、
前記中央領域は、前記第1の方向を横切る前記基板の前記第2の表面に沿った第2の方向に幅を有し、前記中央領域の前記幅は、前記端子の前記平行な列のうちの任意の2つの隣接する列間の最小ピッチの3.5倍以下であり、前記軸平面は前記中央領域と交差している
システム。
請求項28:
ハウジングを更に備え、前記超小型電子パッケージと前記1つ又は複数の他の電子構成要素とは前記ハウジングに搭載されている、請求項27に記載のシステム。
請求項29:
請求項27に記載のシステムであって、前記超小型電子パッケージは第1の超小型電子パッケージであり、該システムは第2の前記超小型電子パッケージを更に備える、請求項27に記載のシステム。
Claims (10)
- 超小型電子アセンブリであって、
互いに反対側の第1の表面及び第2の表面と、互いに反対側の前記第1の表面及び前記第2の表面のそれぞれにおけるパネルコンタクトとを有する回路パネルと、
前記第1の表面及び前記第2の表面において、それぞれ前記パネルコンタクトに電気的に接続された端子を有する第1の超小型電子パッケージ及び第2の超小型電子パッケージと
を備え、
前記回路パネルは、前記第1の超小型電子パッケージの少なくともいくつかの前記端子を前記第2の超小型電子パッケージの少なくともいくつかの対応する前記端子と電気的に相互接続し、
前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージは、それぞれ、
いかなる他の機能よりも多くの数の、メモリ記憶アレイ機能を提供する能動素子を具体化する超小型電子素子であって、該超小型電子素子は、素子コンタクトの1つ又は複数の列を有し、各列は、該超小型電子素子の面に沿って第1の方向に延在し、該超小型電子素子の前記面に垂直な軸平面が、前記第1の方向に延在するラインに沿った該超小型電子素子の前記面に交わり、前記素子コンタクトの1つ又は複数の列に対して中央に置かれている超小型電子素子と、
互いに反対側の第1の表面及び第2の表面と、前記素子コンタクトに面し接合される前記第1の表面における複数の基板コンタクトとを有する基板と、
前記基板の前記第2の表面において前記第1の方向に延在する、端子の複数の平行な列であって、前記端子は、前記基板コンタクトと電気的に接続され、前記超小型電子パッケージを前記超小型電子パッケージの外部にある構成要素と接続するように構成され、前記端子は、前記基板の前記第2の表面の中央領域内に露出する第1の端子を含み、前記第1の端子は、前記超小型電子素子内のメモリ記憶アレイの全ての利用できるアドレス可能なメモリ位置の中からアドレス可能なメモリ位置を決定するのに前記パッケージ内の回路によって使用可能なアドレス情報を運ぶように構成される、端子の複数の平行な列と
を備え、
前記中央領域は、前記第1の方向を横切る前記基板の前記第2の表面に沿った第2の方向に幅を有し、前記中央領域の前記幅は、前記端子の前記平行な列のうちの任意の2つの隣接する列間の最小ピッチの3.5倍以下であり、前記軸平面は前記中央領域と交差している
超小型電子アセンブリ。 - 前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージのそれぞれの前記第1の端子のうちの少なくともいくつかは、前記それぞれのパッケージ上のグリッド内の場所に配置され、前記グリッドは、前記第1の回路パネル表面及び前記第2の回路パネル表面に平行な直交するx方向及びy方向において互いの1ボールピッチ内に位置合わせされている、請求項1に記載の超小型電子アセンブリ。
- 前記グリッドは、前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージのそれぞれの前記グリッドの前記少なくともいくつかの第1の端子が互いと一致するように、直交する前記x方向及び前記y方向において互いに位置合わせされている、請求項2に記載の超小型電子アセンブリ。
- 各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、前記アドレス可能なメモリ位置を決定するのに前記それぞれの超小型電子パッケージ内の前記回路によって使用可能なアドレス情報の全てを運ぶように構成される、請求項2に記載の超小型電子アセンブリ。
- 各超小型電子パッケージの前記グリッド内の場所に配置された前記第1の端子は、
前記それぞれの超小型電子パッケージの前記超小型電子素子の動作モードを制御する情報、
前記それぞれの超小型電子パッケージに転送されるコマンド信号であって、ライトイネーブル信号、行アドレスストローブ信号、及び列アドレスストローブ信号であるコマンド信号の全て、および/または
そのような超小型電子パッケージに転送されるクロック信号
を運ぶように構成され、
各超小型電子パッケージは、前記クロック信号を用いて、前記アドレス情報を運ぶ前記端子で受け取られる信号をサンプリングするように構成される、請求項2に記載の超小型電子アセンブリ。 - 前記第1の超小型電子パッケージの前記第1の端子のうちの1つと前記第2の超小型電子パッケージの前記第1の端子のうちの対応する1つとの間の電気的接続のうちの少なくとも1つのスタブの長さは、前記第1の超小型電子パッケージ上の前記第1の端子の最小ピッチの7倍未満である、請求項1に記載の超小型電子アセンブリ。
- 前記第1の超小型電子パッケージの前記第1の端子と前記第2の超小型電子パッケージの前記第1の端子との間の前記回路パネルを貫く電気的接続のうちの少なくともいくつかは、ほぼ前記回路パネルの厚さの電気長を有し、および/または
前記回路パネルの前記第1の表面及び前記第2の表面において露出する、電気的に結合した第1のパネルコンタクト及び第2のパネルコンタクトの対のそれぞれを接続する導電性素子を全部合わせた合計の長さは、前記パネルコンタクトの最小ピッチの7倍未満である、請求項6に記載の超小型電子アセンブリ。 - 各超小型電子パッケージの前記第1の端子は、前記それぞれの超小型電子パッケージの前記グリッドの単一の列内の場所に配置され、前記回路パネルは、前記第1の超小型電子パッケージ及び前記第2の超小型電子パッケージの前記端子が電気的に接続される前記回路パネル上の接続サイトと、少なくとも第3の超小型電子パッケージの端子が電気的に接続される異なる接続サイトの間で前記アドレス情報の全てをルーティングする1つのみのルーティング層を含む、請求項2に記載の超小型電子アセンブリ。
- 前記1つのみのルーティング層は、前記接続サイト間で、前記回路パネルのコマンド−アドレスバスのコマンド信号、アドレス信号、バンクアドレス信号、及びクロック信号のルーティングを提供する、請求項8に記載の超小型電子アセンブリ。
- 超小型電子パッケージと、前記超小型電子パッケージと電気的に接続された1つ又は複数の他の電子構成要素とを備えるシステムであって、
前記超小型電子パッケージは、
いかなる他の機能よりも多くの数の、メモリ記憶アレイ機能を提供する能動素子を具体化する超小型電子素子であって、該超小型電子素子は、素子コンタクトの1つ又は複数の列を有し、各列は、該超小型電子素子の面に沿った第1の方向に延在し、該超小型電子素子の前記面に垂直な軸平面が、前記第1の方向に延在するラインに沿って該超小型電子素子の前記面に交わり、前記素子コンタクトの1つ又は複数の列に対して中央に置かれるようになっている、超小型電子素子と、
互いに反対側の第1の表面及び第2の表面と、前記素子コンタクトに面し接合される前記第1の表面における複数の基板コンタクトとを有する基板と、
前記基板の前記第2の表面において前記第1の方向に延在する、端子の複数の平行な列であって、前記端子は前記基板コンタクトと電気的に接続され前記超小型電子パッケージを前記超小型電子パッケージの外部にある構成要素に接続するように構成され、前記端子は、前記基板の前記第2の表面の中央領域内に露出する第1の端子を含み、前記第1の端子は、前記超小型電子素子内のメモリ記憶アレイの全ての利用できるアドレス可能なメモリ位置の中からアドレス可能なメモリ位置を決定するのに前記パッケージ内の回路によって使用可能なアドレス情報を運ぶように構成される、端子の複数の平行な列と
を含み、
前記中央領域は、前記第1の方向を横切る前記基板の前記第2の表面に沿った第2の方向に幅を有し、前記中央領域の前記幅は、前記端子の前記平行な列のうちの任意の2つの隣接する列間の最小ピッチの3.5倍以下であり、前記軸平面は前記中央領域と交差している
システム。
Applications Claiming Priority (9)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201161542488P | 2011-10-03 | 2011-10-03 | |
| US201161542553P | 2011-10-03 | 2011-10-03 | |
| US61/542,553 | 2011-10-03 | ||
| US61/542,488 | 2011-10-03 | ||
| US201261600361P | 2012-02-17 | 2012-02-17 | |
| US61/600,361 | 2012-02-17 | ||
| US13/439,354 US8629545B2 (en) | 2011-10-03 | 2012-04-04 | Stub minimization for assemblies without wirebonds to package substrate |
| US13/439,354 | 2012-04-04 | ||
| PCT/US2012/058229 WO2013052398A2 (en) | 2011-10-03 | 2012-10-01 | Stub minimization for assemblies without wirebonds to package substrate |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2014535165A JP2014535165A (ja) | 2014-12-25 |
| JP2014535165A5 JP2014535165A5 (ja) | 2015-11-19 |
| JP5895059B2 true JP5895059B2 (ja) | 2016-03-30 |
Family
ID=48044084
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014534608A Expired - Fee Related JP5881833B2 (ja) | 2011-10-03 | 2012-09-27 | パッケージ基板へのワイヤボンドのないアセンブリのスタブ最小化 |
| JP2014534620A Expired - Fee Related JP5895059B2 (ja) | 2011-10-03 | 2012-10-01 | パッケージ基板へのワイヤボンドのないアセンブリのスタブ最小化 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014534608A Expired - Fee Related JP5881833B2 (ja) | 2011-10-03 | 2012-09-27 | パッケージ基板へのワイヤボンドのないアセンブリのスタブ最小化 |
Country Status (5)
| Country | Link |
|---|---|
| EP (2) | EP2764541A1 (ja) |
| JP (2) | JP5881833B2 (ja) |
| KR (2) | KR101840240B1 (ja) |
| TW (3) | TWI491016B (ja) |
| WO (3) | WO2013052345A1 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2017111790A1 (en) * | 2015-12-23 | 2017-06-29 | Manusharow Mathew J | Improving size and efficiency of dies |
| US10410963B1 (en) * | 2018-06-07 | 2019-09-10 | At&S Austria Technologie & Systemtechnik Aktiengesellschaft | Deformed layer for short electric connection between structures of electric device |
| US11742277B2 (en) | 2018-08-14 | 2023-08-29 | Rambus Inc. | Packaged integrated device having memory buffer integrated circuit asymmetrically positioned on substrate |
| US11456284B2 (en) | 2019-10-17 | 2022-09-27 | Micron Technology, Inc. | Microelectronic device assemblies and packages and related methods |
| CN112687615B (zh) | 2019-10-17 | 2025-03-07 | 美光科技公司 | 微电子装置组合件、封装体和相关方法 |
| CN112687614B (zh) | 2019-10-17 | 2024-11-26 | 美光科技公司 | 包含多个装置堆叠的微电子装置组合件和封装体以及相关方法 |
| US12199068B2 (en) | 2019-10-17 | 2025-01-14 | Micron Technology, Inc. | Methods of forming microelectronic device assemblies and packages |
| US20210183410A1 (en) * | 2020-12-23 | 2021-06-17 | Intel Corporation | Improved memory module that conserves motherboard wiring space |
| CN118709631B (zh) * | 2024-08-28 | 2024-12-06 | 珠海妙存科技有限公司 | 一种pad结构版图及其设计方法 |
Family Cites Families (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6193694A (ja) * | 1984-10-15 | 1986-05-12 | 松下電器産業株式会社 | 集積回路装置 |
| JPS63232389A (ja) * | 1987-03-20 | 1988-09-28 | 株式会社日立製作所 | 面実装パツケ−ジの配線方式 |
| US5148265A (en) | 1990-09-24 | 1992-09-15 | Ist Associates, Inc. | Semiconductor chip assemblies with fan-in leads |
| US5679977A (en) | 1990-09-24 | 1997-10-21 | Tessera, Inc. | Semiconductor chip assemblies, methods of making same and components for same |
| US5148266A (en) | 1990-09-24 | 1992-09-15 | Ist Associates, Inc. | Semiconductor chip assemblies having interposer and flexible lead |
| JP3179420B2 (ja) * | 1998-11-10 | 2001-06-25 | 日本電気株式会社 | 半導体装置 |
| JP3914651B2 (ja) * | 1999-02-26 | 2007-05-16 | エルピーダメモリ株式会社 | メモリモジュールおよびその製造方法 |
| JP2000340737A (ja) * | 1999-05-31 | 2000-12-08 | Mitsubishi Electric Corp | 半導体パッケージとその実装体 |
| JP3874062B2 (ja) * | 2000-09-05 | 2007-01-31 | セイコーエプソン株式会社 | 半導体装置 |
| DE10055001A1 (de) * | 2000-11-07 | 2002-05-16 | Infineon Technologies Ag | Speicheranordnung mit einem zentralen Anschlussfeld |
| DE10139085A1 (de) | 2001-08-16 | 2003-05-22 | Infineon Technologies Ag | Leiterplattensystem, Verfahren zum Betreiben eines Leiterplattensystems, Leiterplatteneinrichtung und deren Verwendung, und Halbleitervorrichtung und deren Verwendung |
| US6977440B2 (en) | 2001-10-09 | 2005-12-20 | Tessera, Inc. | Stacked packages |
| SG118103A1 (en) * | 2001-12-12 | 2006-01-27 | Micron Technology Inc | BOC BGA package for die with I-shaped bond pad layout |
| JP3742051B2 (ja) * | 2002-10-31 | 2006-02-01 | エルピーダメモリ株式会社 | メモリモジュール、メモリチップ、及びメモリシステム |
| TWI221664B (en) * | 2002-11-07 | 2004-10-01 | Via Tech Inc | Structure of chip package and process thereof |
| DE10259221B4 (de) | 2002-12-17 | 2007-01-25 | Infineon Technologies Ag | Elektronisches Bauteil mit einem Stapel aus Halbleiterchips und Verfahren zur Herstellung desselben |
| US7260691B2 (en) * | 2004-06-30 | 2007-08-21 | Intel Corporation | Apparatus and method for initialization of a double-sided DIMM having at least one pair of mirrored pins |
| JP4058642B2 (ja) * | 2004-08-23 | 2008-03-12 | セイコーエプソン株式会社 | 半導体装置 |
| US7745944B2 (en) * | 2005-08-31 | 2010-06-29 | Micron Technology, Inc. | Microelectronic devices having intermediate contacts for connection to interposer substrates, and associated methods of packaging microelectronic devices with intermediate contacts |
| JP4906047B2 (ja) | 2005-11-28 | 2012-03-28 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US7518226B2 (en) * | 2007-02-06 | 2009-04-14 | Stats Chippac Ltd. | Integrated circuit packaging system with interposer |
| JP2009200101A (ja) * | 2008-02-19 | 2009-09-03 | Liquid Design Systems:Kk | 半導体チップ及び半導体装置 |
| KR20100046760A (ko) * | 2008-10-28 | 2010-05-07 | 삼성전자주식회사 | 반도체 패키지 |
-
2012
- 2012-09-27 EP EP12778535.0A patent/EP2764541A1/en not_active Withdrawn
- 2012-09-27 WO PCT/US2012/057554 patent/WO2013052345A1/en not_active Ceased
- 2012-09-27 JP JP2014534608A patent/JP5881833B2/ja not_active Expired - Fee Related
- 2012-09-27 KR KR1020147012161A patent/KR101840240B1/ko not_active Expired - Fee Related
- 2012-09-27 WO PCT/US2012/057563 patent/WO2013052347A1/en not_active Ceased
- 2012-10-01 KR KR1020147012162A patent/KR101901218B1/ko active Active
- 2012-10-01 JP JP2014534620A patent/JP5895059B2/ja not_active Expired - Fee Related
- 2012-10-01 EP EP12783713.6A patent/EP2764542A2/en not_active Withdrawn
- 2012-10-01 WO PCT/US2012/058229 patent/WO2013052398A2/en not_active Ceased
- 2012-10-03 TW TW101136593A patent/TWI491016B/zh not_active IP Right Cessation
- 2012-10-03 TW TW101136589A patent/TWI459518B/zh not_active IP Right Cessation
- 2012-10-03 TW TW101136574A patent/TWI489611B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| EP2764541A1 (en) | 2014-08-13 |
| KR20140084131A (ko) | 2014-07-04 |
| TWI491016B (zh) | 2015-07-01 |
| KR101901218B1 (ko) | 2018-11-08 |
| WO2013052345A1 (en) | 2013-04-11 |
| TW201322416A (zh) | 2013-06-01 |
| WO2013052398A3 (en) | 2013-08-22 |
| TWI489611B (zh) | 2015-06-21 |
| KR20140081857A (ko) | 2014-07-01 |
| WO2013052347A1 (en) | 2013-04-11 |
| JP2015502652A (ja) | 2015-01-22 |
| KR101840240B1 (ko) | 2018-05-04 |
| TW201330187A (zh) | 2013-07-16 |
| JP2014535165A (ja) | 2014-12-25 |
| TW201324731A (zh) | 2013-06-16 |
| JP5881833B2 (ja) | 2016-03-09 |
| WO2013052398A2 (en) | 2013-04-11 |
| TWI459518B (zh) | 2014-11-01 |
| EP2764542A2 (en) | 2014-08-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9679838B2 (en) | Stub minimization for assemblies without wirebonds to package substrate | |
| JP5966009B2 (ja) | パッケージ基板に対するワイヤボンドなしでアセンブリ内の信号端子の2重の組を使用するスタブ最小化 | |
| JP5895059B2 (ja) | パッケージ基板へのワイヤボンドのないアセンブリのスタブ最小化 | |
| JP5964440B2 (ja) | ウインドウを用いないワイヤボンドアセンブリに対して端子の2重の組を使用するスタブ最小化 | |
| JP5857129B2 (ja) | 窓なしのワイヤボンドアセンブリのためのスタブ最小化 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151001 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20151001 |
|
| A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20151030 |
|
| A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20151113 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160105 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160108 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160202 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160229 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5895059 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |