JP5745702B2 - 複数のセグメントラインを含むディスプレイを駆動する方法および回路 - Google Patents
複数のセグメントラインを含むディスプレイを駆動する方法および回路Info
- Publication number
- JP5745702B2 JP5745702B2 JP2014535749A JP2014535749A JP5745702B2 JP 5745702 B2 JP5745702 B2 JP 5745702B2 JP 2014535749 A JP2014535749 A JP 2014535749A JP 2014535749 A JP2014535749 A JP 2014535749A JP 5745702 B2 JP5745702 B2 JP 5745702B2
- Authority
- JP
- Japan
- Prior art keywords
- segment
- inductor
- voltage
- circuit
- segment line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3433—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
- G09G3/3466—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on interferometric effect
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
- G09G2330/024—Power management, e.g. power saving using energy recovery or conservation with inductors, other than in the electrode driving circuitry of plasma displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Mechanical Light Control Or Optical Switches (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
性構成要素、コンシューマーエレクトロニクス製品の部品、バラクタ、液晶デバイス、電気泳動デバイス、駆動方式、製造プロセスおよび電子テスト機器など、非ディスプレイ適用例において使用され得る。したがって、本教示は、単に図に示す実施態様に限定されるものではなく、代わりに、当業者に直ちに明らかになるであろう広い適用性を有する。
は、副層16a、16bはやや厚く示されているが、いくつかの実施態様では、光学スタックの副層のうちの1つである光吸収層は極めて薄いことがある。
13、15 光
14 可動反射層、層、反射層
14a 反射副層、伝導性層、副層
14b 支持層、誘電支持層、副層
14c 伝導性層、副層
16 光学スタック、層
16a 吸収層、光吸収体、副層、導体/吸収体副層
16b 誘電体、副層
18 ポスト、支持体、支持ポスト
19 ギャップ、キャビティ
20 透明基板、基板
21 プロセッサ、システムプロセッサ
22 アレイドライバ
23 ブラックマスク構造
24 行ドライバ回路
25 犠牲層、犠牲材料
26 列ドライバ回路
27 ネットワークインターフェース
28 フレームバッファ
29 ドライバコントローラ
30 ディスプレイアレイ、パネル、ディスプレイ
Claims (22)
- 複数のセグメントラインを含むディスプレイを駆動する方法であって、
少なくとも1つの第1のセグメントラインを第1の電圧に接続するステップと、
少なくとも1つの第2のセグメントラインを第2の電圧に接続するステップと、
前記少なくとも1つの第1のセグメントラインを前記第1の電圧から切断し、かつ、前記少なくとも1つの第2のセグメントラインを前記第2の電圧から切断した後、前記少なくとも1つの第1のセグメントラインを前記少なくとも1つのインダクタを通して前記少なくとも1つの第2のセグメントラインに接続するステップと、
少なくとも1つのインダクタを通して前記少なくとも1つの第1のセグメントラインおよび前記少なくとも1つの第2のセグメントライン間で電荷を移動するステップと、
前記少なくとも1つのインダクタ内の電流が上昇し、実質的にゼロに降下した後、前記少なくとも1つの第1のセグメントラインおよび前記少なくとも1つの第2のセグメントラインを前記少なくとも1つのインダクタから切断するステップと
を含む、方法。 - 前記第1の電圧が電源から供給される第1の極性に対応し、前記第2の電圧が電源から供給される第2の極性に対応する、請求項1に記載の方法。
- 前記少なくとも1つのインダクタから切断された前記少なくとも1つの第1のセグメントラインを前記第2の電圧に接続し、かつ、前記少なくとも1つのインダクタから切断された前記少なくとも1つの第2のセグメントラインを前記第1の電圧に接続するステップをさらに含む、請求項1に記載の方法。
- ディスプレイを駆動するための回路であって、
電源と、
第1のセグメントラインと、
第2のセグメントラインと、
少なくとも1つのインダクタと、
前記第1のセグメントラインを、前記電源および前記少なくとも1つのインダクタの一方に選択的に接続可能な第1のスイッチング回路と、
前記第2のセグメントラインを、前記電源および前記少なくとも1つのインダクタの一方に選択的に接続可能な第2のスイッチング回路と、
前記少なくとも1つのインダクタを通して前記第1のセグメントラインおよび前記第2のセグメントライン間で電荷を移動することに伴って、前記少なくとも1つのインダクタ内の電流が上昇し、実質的にゼロに降下した後、前記第1および第2のセグメントラインを前記少なくとも1つのインダクタから切断するセグメント駆動回路と
を備える、回路。 - 前記電源が、第1の極性に対応する第1の電圧と、第2の極性に対応する第2の電圧とを出力する、請求項4に記載の回路。
- 前記少なくとも1つのインダクタが第1および第2のインダクタを含む、請求項4に記載の回路。
- 前記第1のインダクタの第1の端部が、第1のスイッチングレール、該第1のスイッチングレールを前記第1のインダクタに接続可能なスイッチ、および、前記第1のスイッチング回路を通して前記第1のセグメントラインに接続可能であり、
前記第2のインダクタの第1の端部が、第2のスイッチングレール、該第2のスイッチングレールを前記第1のインダクタに接続可能なスイッチ、および、前記第2のスイッチング回路を通して前記第2のセグメントラインに接続可能である、請求項6に記載の回路。 - 前記第1インダクタの第2の端部および前記第2のインダクタの第2の端部がアースに接続される、請求項7に記載の回路。
- 前記少なくとも1つのインダクタを通る電流を感知可能な電流センサーをさらに備える、請求項6に記載の回路。
- 単一のインダクタを備え、
前記単一のインダクタの第1の端部が、第1のスイッチングレール、該第1のスイッチングレールを前記第1のインダクタに接続可能なスイッチ、および、前記第1のスイッチング回路を通して前記第1のセグメントラインに接続可能であり、
前記単一のインダクタの第2の端部が、第2のスイッチングレール、該第2のスイッチングレールを前記第1のインダクタに接続可能なスイッチ、および、前記第2のスイッチング回路を通して前記第2のセグメントラインに接続可能である、請求項4に記載の回路。 - 前記第1のスイッチング回路および前記第2のスイッチング回路は、それぞれに、
前記第1のセグメントラインを第1の電源出力に接続可能な少なくとも1つの第1のスイッチと、
前記第1のセグメントラインを第2の電源出力に接続可能な少なくとも1つの第2のスイッチと、
前記第1のセグメントラインを第1のスイッチングレールに接続可能な少なくとも1つの第3のスイッチと、
前記第1のセグメントラインを第2のスイッチングレールに接続するように構成された少なくとも1つの第4のスイッチと
を含み、前記セグメント駆動回路は、
前記第1のスイッチングレールを少なくとも1つのインダクタに接続可能な少なくとも1つの第5のスイッチと、
前記第2のスイッチングレールを少なくとも1つのインダクタに接続可能な少なくとも1つの第6のスイッチと
をさらに備える、請求項4に記載の回路。 - 前記ディスプレイと通信可能であり、画像データを処理可能なプロセッサと、
前記プロセッサと通信可能なメモリデバイスと
をさらに備える、請求項4に記載の回路。 - 前記プロセッサに画像データを送信可能な画像ソースモジュールを含み、前記画像ソースモジュールが、受信機と、トランシーバと、送信機とのうちの少なくとも1つを含む、請求項12に記載の回路。
- 入力データを受信可能であり、前記プロセッサに前記入力データを伝達可能な入力デバイスをさらに備える、請求項12に記載の回路。
- 前記第1のスイッチング回路と前記第2のスイッチング回路とを含み、少なくとも1つの信号を前記ディスプレイに送信可能なセグメントドライバ回路をさらに備える、請求項4に記載の回路。
- 前記セグメントドライバ回路に画像データの少なくとも一部分を送信可能なコントローラをさらに備える、請求項15に記載の回路。
- 前記第1のスイッチング回路が、前記電源および前記少なくとも1つのインダクタの一方に、複数のセグメントラインのうちの少なくとも1本のセグメントラインを選択的に接続可能であり、前記第2のスイッチング回路が、前記電源および前記少なくとも1つのインダクタの一方に、前記複数のセグメントラインのうちの少なくとも1本のセグメントラインを選択的に接続可能である、請求項4に記載の回路。
- 複数のセグメントラインを含むディスプレイ内でMEMSデバイスを駆動するための回路であって、
前記複数のセグメントラインに選択的に結合された電源と、
1または2以上の第1のセグメントラインを第1の電圧に接続するための手段と、
1または2以上の第2のセグメントラインを第2の電圧に接続するための手段と、
前記1または2以上の第1のセグメントラインを前記第1の電圧から切断し、かつ、前記1または2以上の第2のセグメントラインを前記第2の電圧から切断した後、前記1または2以上の第1のセグメントラインを少なくとも1つのインダクタを通して前記1または2以上の第2のセグメントラインに接続するための手段と
を含み、
前記1または2以上の第1のセグメントラインを、少なくとも1つのインダクタを通して前記1または2以上の第2のセグメントラインに接続するための手段であって、前記少なくとも1つのインダクタは、前記1または2以上の第1のセグメントラインと、前記1または2以上の第2のセグメントラインとの間の電荷を移動する、手段と、
前記1または2以上の第1のセグメントラインと前記1または2以上の第2のセグメントラインを、前記少なくとも1つのインダクタ内の電流が上昇しかつ実質的にゼロに降下した後、前記少なくとも1つのインダクタから切断するセグメント駆動回路と、を含む回路。 - 前記第1のセグメントラインを第1の電圧に接続するための前記手段が、少なくとも1つの第1のスイッチを含み、前記第2のセグメントラインを第2の電圧に接続するための前記手段が、少なくとも1つの第2のスイッチを含み、前記第1のセグメントラインを少なくとも1つのインダクタを通して前記第2のセグメントラインに接続するための前記手段が、少なくとも1つの第3のスイッチを含む、請求項18に記載の回路。
- 前記少なくとも1つのインダクタを通る電流を感知するための手段をさらに含む、請求項18に記載の回路。
- 複数のセグメントラインを含むディスプレイを駆動可能なプログラムに対するデータを処理するためのコンピュータプログラムであって、
第1のセグメントラインを第1の電圧に接続することと、
第2のセグメントラインを第2の電圧に接続することと、
前記第1のセグメントラインを前記第1の電圧から切断し、かつ、前記第2のセグメントラインを前記第2の電圧から切断した後、前記第1のセグメントラインを少なくとも1つのインダクタを通して前記第2のセグメントラインに接続することと、
前記少なくとも1つのインダクタを通して前記第1および第2のセグメントライン間で電荷を移動することと、
前記少なくとも1つのインダクタ内の電流が上昇し、実質的にゼロに降下した後、前記第1のセグメントラインおよび前記第2のセグメントラインを前記少なくとも1つのインダクタから切断することと
をコンピュータに行わせるためのコードを備える、
コンピュータプログラム。 - 前記少なくとも1つのインダクタから切断された前記第1のセグメントラインを前記第2の電圧に接続するとともに、前記少なくとも1つのインダクタから切断された前記第2のセグメントラインを前記第1の電圧に接続するようにコンピュータに実行させるコードを更に含む、
請求項21に記載のコンピュータプログラム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/273,030 | 2011-10-13 | ||
US13/273,030 US8786592B2 (en) | 2011-10-13 | 2011-10-13 | Methods and systems for energy recovery in a display |
PCT/US2012/058622 WO2013055559A1 (en) | 2011-10-13 | 2012-10-04 | Methods and systems for energy recovery in a display |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014534466A JP2014534466A (ja) | 2014-12-18 |
JP5745702B2 true JP5745702B2 (ja) | 2015-07-08 |
Family
ID=47146665
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014535749A Expired - Fee Related JP5745702B2 (ja) | 2011-10-13 | 2012-10-04 | 複数のセグメントラインを含むディスプレイを駆動する方法および回路 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8786592B2 (ja) |
JP (1) | JP5745702B2 (ja) |
KR (1) | KR20140089376A (ja) |
CN (1) | CN103975383B (ja) |
TW (1) | TWI476750B (ja) |
WO (1) | WO2013055559A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014187652A1 (en) * | 2013-05-23 | 2014-11-27 | Sony Corporation | Surveillance apparatus having an optical camera and a radar sensor |
KR102393790B1 (ko) * | 2015-07-29 | 2022-05-03 | 엘지디스플레이 주식회사 | 표시 장치 |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4954789A (en) | 1989-09-28 | 1990-09-04 | Texas Instruments Incorporated | Spatial light modulator |
US5233459A (en) | 1991-03-06 | 1993-08-03 | Massachusetts Institute Of Technology | Electric display device |
US6674562B1 (en) | 1994-05-05 | 2004-01-06 | Iridigm Display Corporation | Interferometric modulation of radiation |
US7123216B1 (en) | 1994-05-05 | 2006-10-17 | Idc, Llc | Photonic MEMS and structures |
US6680792B2 (en) | 1994-05-05 | 2004-01-20 | Iridigm Display Corporation | Interferometric modulation of radiation |
US6040937A (en) | 1994-05-05 | 2000-03-21 | Etalon, Inc. | Interferometric modulation |
WO1996026514A1 (en) | 1995-02-23 | 1996-08-29 | Philips Electronics N.V. | Picture display device |
JPH10319902A (ja) * | 1997-05-23 | 1998-12-04 | Matsushita Electric Ind Co Ltd | プラズマディスプレイ駆動回路およびプラズマディスプレイ装置 |
JPH10319893A (ja) * | 1997-05-23 | 1998-12-04 | Matsushita Electric Ind Co Ltd | 容量性負荷表示パネルの駆動回路 |
KR100277300B1 (ko) | 1997-12-31 | 2001-01-15 | 황기웅 | 교류형플라즈마방전표시기의전력회수구동회로 |
JP4032539B2 (ja) * | 1998-12-01 | 2008-01-16 | 三菱電機株式会社 | マトリックスディスプレイのデータライン駆動回路 |
US6574033B1 (en) | 2002-02-27 | 2003-06-03 | Iridigm Display Corporation | Microelectromechanical systems device and method for fabricating same |
JP4268390B2 (ja) | 2002-02-28 | 2009-05-27 | パイオニア株式会社 | 表示パネルの駆動装置 |
AU2003262013A1 (en) | 2002-10-02 | 2004-04-23 | Fujitsu Hitachi Plasma Display Limited | Drive circuit and drive method |
US7446750B2 (en) * | 2003-05-23 | 2008-11-04 | Samsung Electronics Co., Ltd. | Inverter and liquid crystal display including inverter |
EP1678817A1 (en) | 2003-10-21 | 2006-07-12 | Koninklijke Philips Electronics N.V. | Voltage converter |
US7560299B2 (en) | 2004-08-27 | 2009-07-14 | Idc, Llc | Systems and methods of actuating MEMS display elements |
US7889163B2 (en) | 2004-08-27 | 2011-02-15 | Qualcomm Mems Technologies, Inc. | Drive method for MEMS devices |
US7327510B2 (en) | 2004-09-27 | 2008-02-05 | Idc, Llc | Process for modifying offset voltage characteristics of an interferometric modulator |
US7349136B2 (en) * | 2004-09-27 | 2008-03-25 | Idc, Llc | Method and device for a display having transparent components integrated therein |
JP2006337961A (ja) * | 2005-06-06 | 2006-12-14 | Nec Electronics Corp | 液晶パネルの駆動回路、表示装置及び液晶パネルの駆動方法 |
JP4550696B2 (ja) * | 2005-08-31 | 2010-09-22 | 株式会社東芝 | 液晶表示制御装置および液晶表示制御方法 |
US7821480B2 (en) | 2005-12-29 | 2010-10-26 | Stmicroelectronics Sa | Charge transfer circuit and method for an LCD screen |
US7636151B2 (en) * | 2006-01-06 | 2009-12-22 | Qualcomm Mems Technologies, Inc. | System and method for providing residual stress test structures |
US7916980B2 (en) | 2006-01-13 | 2011-03-29 | Qualcomm Mems Technologies, Inc. | Interconnect structure for MEMS device |
US7777715B2 (en) * | 2006-06-29 | 2010-08-17 | Qualcomm Mems Technologies, Inc. | Passive circuits for de-multiplexing display inputs |
FR2907959B1 (fr) | 2006-10-30 | 2009-02-13 | Commissariat Energie Atomique | Procede de commande d'un dispositif de visualisation matriciel a source d'electrons a consommation capacitive reduite |
EP1933296A3 (en) | 2006-12-12 | 2009-09-16 | LG Electronics Inc. | Plasma display apparatus |
US8405649B2 (en) | 2009-03-27 | 2013-03-26 | Qualcomm Mems Technologies, Inc. | Low voltage driver scheme for interferometric modulators |
US8736590B2 (en) | 2009-03-27 | 2014-05-27 | Qualcomm Mems Technologies, Inc. | Low voltage driver scheme for interferometric modulators |
US7990604B2 (en) | 2009-06-15 | 2011-08-02 | Qualcomm Mems Technologies, Inc. | Analog interferometric modulator |
CN102207793B (zh) * | 2011-06-29 | 2013-01-09 | 鸿富锦精密工业(深圳)有限公司 | 触摸显示装置及其显示屏 |
-
2011
- 2011-10-13 US US13/273,030 patent/US8786592B2/en not_active Expired - Fee Related
-
2012
- 2012-10-04 JP JP2014535749A patent/JP5745702B2/ja not_active Expired - Fee Related
- 2012-10-04 WO PCT/US2012/058622 patent/WO2013055559A1/en active Application Filing
- 2012-10-04 KR KR1020147012789A patent/KR20140089376A/ko active IP Right Grant
- 2012-10-04 CN CN201280059811.8A patent/CN103975383B/zh not_active Expired - Fee Related
- 2012-10-12 TW TW101137836A patent/TWI476750B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TWI476750B (zh) | 2015-03-11 |
CN103975383A (zh) | 2014-08-06 |
JP2014534466A (ja) | 2014-12-18 |
TW201327535A (zh) | 2013-07-01 |
WO2013055559A1 (en) | 2013-04-18 |
KR20140089376A (ko) | 2014-07-14 |
US8786592B2 (en) | 2014-07-22 |
CN103975383B (zh) | 2015-11-25 |
US20130093744A1 (en) | 2013-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5696216B2 (ja) | Imodディスプレイのための誘電性の向上したミラー | |
JP2015532732A (ja) | アナログ干渉変調器を駆動するためのシステム、デバイス、および方法 | |
JP5642912B1 (ja) | 電気機械システム反射型ディスプレイデバイスのための整合層薄膜 | |
JP2014514597A (ja) | 単一のインダクタから正電圧と負電圧とを供給するためのシステムおよび方法 | |
TW201517484A (zh) | 用於以一單一感應器提供正及負電壓之系統及方法 | |
JP2015505986A (ja) | 二重吸収層を用いた干渉変調器 | |
JP2015504532A (ja) | ディスプレイのためのシフトされたクワッドピクセルおよび他のピクセルのモザイク | |
JP5752334B2 (ja) | 電気機械システムデバイス | |
JP2014531614A (ja) | 干渉変調器のための機械層およびそれを製作する方法 | |
JP2015502570A (ja) | ディスプレイを駆動するためのシステム、デバイス、および方法 | |
JP5687402B1 (ja) | 色ノッチフィルタを有するアナログimod | |
JP2014510950A (ja) | ライン時間低減のための方法および装置 | |
JP5801424B2 (ja) | 非アクティブダミーピクセル | |
JP2015501943A (ja) | 伝導性ラインに沿った側壁スペーサ | |
JP2014519050A (ja) | 機械層およびそれを製作する方法 | |
JP5745702B2 (ja) | 複数のセグメントラインを含むディスプレイを駆動する方法および回路 | |
JP5792373B2 (ja) | ピクセルビア(pixelvia)およびそれを形成する方法 | |
JP2015519594A (ja) | Rgb吸収体を有する多状態imod | |
JP2015507215A (ja) | 電気機械システムデバイスのカプセル化されたアレイ | |
JP2014534470A (ja) | 垂直集積のためのスタックビア | |
JP2014512554A (ja) | 機械層を支持するための装置および方法 | |
JP2015502571A (ja) | 書込み波形のポーチ重複 | |
JP2014531057A (ja) | フレームレートを上げるための適応ライン時間 | |
JP2014535074A (ja) | ディスプレイの駆動における極性反転の影響を低減するための方法およびデバイス | |
JP2015505985A (ja) | ディスプレイ用の駆動方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141027 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20141027 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20141118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141201 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150302 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150406 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150501 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5745702 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |