JP5518999B2 - Fm受信機におけるジャマー検出ベースの適応pll帯域幅調整 - Google Patents
Fm受信機におけるジャマー検出ベースの適応pll帯域幅調整 Download PDFInfo
- Publication number
- JP5518999B2 JP5518999B2 JP2012508573A JP2012508573A JP5518999B2 JP 5518999 B2 JP5518999 B2 JP 5518999B2 JP 2012508573 A JP2012508573 A JP 2012508573A JP 2012508573 A JP2012508573 A JP 2012508573A JP 5518999 B2 JP5518999 B2 JP 5518999B2
- Authority
- JP
- Japan
- Prior art keywords
- pll
- receiver
- jammer
- loop
- bandwidth
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/107—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/1027—Means associated with receiver for limiting or suppressing noise or interference assessing signal quality or detecting noise/interference for the received signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
Description
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1] (a)ジャマーを検出することと、
(b)前記(a)の検出に少なくとも部分的に基づいて、周波数変調(FM)ラジオ受信機内のフェーズロックドループ(PLL)のループ帯域幅を第1のループ帯域幅から第2のループ帯域幅に変更することと
を備える方法。
[C2] 前記FMラジオ受信機は、約76MHzから約108MHzまでの周波数帯域でFM放送トラジオ通信を受信するように動作可能である、C1に記載の方法。
[C3] 前記(a)の検出は、デジタルフィルタリング動作の前の信号の電力を、前記デジタルフィルタリング動作の後の前記信号の電力と比較することを含み、前記デジタルフィルタリング動作は、前記FMラジオ受信機で発生し、前記(a)の検出は、前記FMラジオ受信機で発生する、C2に記載の方法。
[C4] 前記PLLは、ループフィルタを含み、前記ループフィルタは、可変抵抗を有する抵抗素子を含み、前記可変抵抗は、(b)において、第1の抵抗から第2の抵抗に変更される、C2に記載の方法。
[C5] 前記ループフィルタは、可変キャパシタンスを有するキャパシタンス素子を含み、前記可変キャパシタンスは、前記可変抵抗が、(b)において、前記第1の抵抗から前記第2の抵抗に変更される時に変更されない、C4に記載の方法。
[C6] 前記ループフィルタは、キャパシタンスが、前記可変抵抗の前記抵抗が、(b)において、前記第1の抵抗から前記第2の抵抗に変更される時に変更されるキャパシタンス素子を含まない、C4に記載の方法。
[C7] 前記PLLは、ループフィルタを含み、前記ループフィルタは、可変キャパシタンスを有するキャパシタンス素子を含み、前記可変キャパシタンスは、(b)において、第1のキャパシタンスから第2のキャパシタンスに変更される、C2に記載の方法。
[C8] 前記PLLは、チャージポンプを含み、前記(b)の変更は、前記チャージポンプの電流ソーシング容量を、第1の電流ソース量から第2の電流ソース量に変更することを含む、C2に記載の方法。
[C9] 前記PLLは、電圧制御発振器(VCO)を含み、前記(b)の変更は、前記VCOの同調感度(Kvco)を変更することを含む、C2に記載の方法。
[C10] ジャマーが存在しない第1の動作状態において、第1のループ帯域幅で、周波数変調(FM)ラジオ受信機内のフェーズロックドループ(PLL)を動作することと、
ジャマーが存在する第2の動作状態において、第2のループ帯域幅を用いて、前記PLLを動作することと
を備え、
前記第1のループ帯域幅は、前記第2のループ帯域幅よりも高い、方法。
[C11] 信号を出力するジャマー検出機能性と、
フェーズロックドループ(PLL)と
を備え、
前記PLLのループ帯域幅は、前記信号値の第1の値から第2の値への変更に少なくとも部分的に基づいて、変更される、周波数変調(FM)受信機。
[C12] 前記ジャマー検出機能性は、ジャマーを検出し、前記ジャマーの検出に応答して、前記信号の値を前記第1の値から前記第2の値に変更する、C11に記載のFM受信機。
[C13] 前記ジャマー検出機能性は、前記PLLが第1のループ帯域幅を有するように制御されるために前記第1の値を前記PLLに提供し、前記ジャマー検出機能性は、前記PLLが、第2のループ帯域幅を有するように制御されるために、前記第2の値を前記PLLに提供し、前記第1のループ帯域幅は、前記第2のループ帯域幅よりも高い、C12に記載のFM受信機。
[C14] 前記PLLは、ループフィルタを含み、前記ループフィルタは、複数の抵抗素子および複数のキャパシタンス素子を含み、前記PLLの前記ループ帯域幅は、前記ループフィルタの任意のキャパシタンス素子のキャパシタンスを変更することなく、前記抵抗素子のうちの少なくとも1つの抵抗を変更することによって変更される、C11に記載のFM受信機。
[C15] 前記信号は、前記ジャマー検出機能性によって前記PLLに提供されるマルチビットのデジタル信号である、C11に記載のFM受信機。
[C16] 前記第1および第2の値は、前記PLL内のループフィルタのフィルタ特性を決定する、C11に記載のFM受信機。
[C17] 前記第1および第2の値は、前記PLL内のチャージポンプによってソースされる電流の大きさを決定する、C11に記載のFM受信機。
[C18] 前記PLLは、プログラマブルループフィルタを含み、前記第1および第2の値は、マルチビットのデジタル制御値であり、前記第1および第2の値の複数のビットのうちの少なくとも1つは、前記プログラマブルループフィルタに提供される、C11に記載のFM受信機。
[C19] 前記PLLは、プログラマブルチャージポンプを含み、前記第1および第2の値は、マルチビットのデジタル制御値であり、前記第1および第2の値の複数のビットのうちの少なくとも1つは、前記プログラマブルループフィルタに提供される、C11に記載のFM受信機。
[C20] 前記PLLは、FM周波数の周波数シンセサイザの一部であり、前記FM受信機は、約76MHzから約108MHzまでの周波数のキャリアを有するFM放送信号を受信することに適応している、C11に記載のFM受信機。
[C21] ループ帯域幅を有するフェーズロックドループ(PLL)を備え、前記ループ帯域幅は、ジャマー検出情報に少なくとも部分的に基づいて、自動的に調整される、周波数変調(FM)受信機。
[C22] 前記ジャマー検出情報は、前記FM受信機がFM信号を受信する時に、ジャマーが前記FM受信機に存在するか否かを示し、前記PLLは、周波数シンセサイザの一部であり、前記周波数シンセサイザは、前記FM信号の復調に使用される局部発振器(LO)信号を生成し、前記FM信号は、約76MHzから約108MHzまでの周波数のキャリアを有する、C21に記載のFM受信機。
[C23] ループ帯域幅を有するフェーズロックドループ(PLL)と、ここで、前記PLLは、周波数変調(FM)受信機内で局部発振器(LO)信号を生成する周波数シンセサイザの一部であり、
ジャマー検出情報に少なくとも部分的に基づいて前記PLLの前記ループ帯域幅を変更するための手段と
を備える装置。
[C24] 前記変更するための手段は、前記PLLに結合された複数の導体を含み、前記複数の導体が、第1のマルチビットのデジタル制御値を搬送する場合、前記ループ帯域幅は第1のループ帯域幅であり、前記複数の導体が、第2のマルチビットのデジタル制御値を搬送する場合、前記ループ帯域幅は第2のループ帯域幅である、C23に記載の装置。
[C25] 前記ジャマー検出情報は、前記PLLの前記ループ帯域幅が、前記FM受信機の動作中に変化するように、前記FM受信機の動作中に変化する、C24に記載の装置。
[C26] コンピュータ可読媒体を備えるコンピュータプログラム製品であって、前記コンピュータ可読媒体は、
(a)コンピュータに、ジャマーが存在するか否かを決定させるためのコードと、
(b)前記コンピュータに、前記(a)の決定に少なくとも部分的に基づいてフェーズロックドループ(PLL)のループ帯域幅を変更させるためのコードとを備え、
前記PLLは、周波数変調(FM)受信機の一部である、
コンピュータプログラム製品。
[C27] 前記ループ帯域幅は、(a)の決定が、ジャマーが存在しないことである場合に、第1の帯域幅を有し、前記ループ帯域幅は、(a)の決定が、ジャマーが存在することである場合に第2の帯域幅を有し、前記第1の帯域幅は前記第2の帯域幅よりも高い、C26に記載のコンピュータプログラム製品。
[C28] 前記コンピュータは、前記FM受信機内のプロセッサである、C26に記載のコンピュータプログラム製品。
Claims (28)
- (a)デジタルフィルタリング動作の前の入ってくる受信信号(RSSI)のトータル電力Iを、デジタルフィルタリング動作の後の入ってくる受信信号(RMSSI)のトータル電力Cと比較することによって、ジャマーを検出することと、
(b)前記(a)の検出に少なくとも部分的に基づいて、周波数変調(FM)ラジオ受信機内のフェーズロックドループ(PLL)のループ帯域幅を第1のループ帯域幅から第2のループ帯域幅に変更することと
を備える方法。 - 前記FMラジオ受信機は、約76MHzから約108MHzまでの周波数帯域でFM放送ラジオ通信を受信するように動作可能である、請求項1に記載の方法。
- 前記デジタルフィルタリング動作は、前記FMラジオ受信機で発生し、前記(a)の検出は、前記FMラジオ受信機で発生する、請求項2に記載の方法。
- 前記PLLは、ループフィルタを含み、前記ループフィルタは、可変抵抗を有する抵抗素子を含み、前記可変抵抗は、(b)において、第1の抵抗から第2の抵抗に変更される、請求項2に記載の方法。
- 前記ループフィルタは、可変キャパシタンスを有するキャパシタンス素子を含み、前記可変キャパシタンスは、前記可変抵抗が、(b)において、前記第1の抵抗から前記第2の抵抗に変更される時に変更されない、請求項4に記載の方法。
- 前記ループフィルタは、キャパシタンスが、前記可変抵抗の前記抵抗が、(b)において、前記第1の抵抗から前記第2の抵抗に変更される時に変更されるキャパシタンス素子を含まない、請求項4に記載の方法。
- 前記PLLは、ループフィルタを含み、前記ループフィルタは、可変キャパシタンスを有するキャパシタンス素子を含み、前記可変キャパシタンスは、(b)において、第1のキャパシタンスから第2のキャパシタンスに変更される、請求項2に記載の方法。
- 前記PLLは、チャージポンプを含み、前記(b)の変更は、前記チャージポンプの電流ソーシング容量を、第1の電流ソース量から第2の電流ソース量に変更することを含む、請求項2に記載の方法。
- 前記PLLは、電圧制御発振器(VCO)を含み、前記(b)の変更は、前記VCOの同調感度(Kvco)を変更することを含む、請求項2に記載の方法。
- ジャマーが存在しない第1の動作状態において、第1のループ帯域幅で、周波数変調(FM)ラジオ受信機内のフェーズロックドループ(PLL)を動作することと、
ジャマーが存在する第2の動作状態において、第2のループ帯域幅を用いて、前記PLLを動作することと
を備え、
前記ジャマーは、デジタルフィルタリング動作の前の入ってくる受信信号(RSSI)のトータル電力Iを、デジタルフィルタリング動作の後の入ってくる受信信号(RMSSI)のトータル電力Cと比較することによって、検出され、前記第1のループ帯域幅は、前記第2のループ帯域幅よりも高い、方法。 - 信号を出力するジャマー検出機能性と、
フェーズロックドループ(PLL)と
を備え、
デジタルフィルタリング動作の前の入ってくる受信信号(RSSI)のトータル電力Iを、デジタルフィルタリング動作の後の入ってくる受信信号(RMSSI)のトータル電力Cと比較することによって、前記ジャマー検出機能性によってジャマーが検出され、前記PLLのループ帯域幅は、前記信号値の第1の値から第2の値への変更に少なくとも部分的に基づいて、変更される、周波数変調(FM)受信機。 - 前記ジャマー検出機能性は、ジャマーを検出し、前記ジャマーの検出に応答して、前記信号の値を前記第1の値から前記第2の値に変更する、請求項11に記載のFM受信機。
- 前記ジャマー検出機能性は、前記PLLが第1のループ帯域幅を有するように制御されるために前記第1の値を前記PLLに提供し、前記ジャマー検出機能性は、前記PLLが、第2のループ帯域幅を有するように制御されるために、前記第2の値を前記PLLに提供し、前記第1のループ帯域幅は、前記第2のループ帯域幅よりも高い、請求項12に記載のFM受信機。
- 前記PLLは、ループフィルタを含み、前記ループフィルタは、複数の抵抗素子および複数のキャパシタンス素子を含み、前記PLLの前記ループ帯域幅は、前記ループフィルタの任意のキャパシタンス素子のキャパシタンスを変更することなく、前記抵抗素子のうちの少なくとも1つの抵抗を変更することによって変更される、請求項11に記載のFM受信機。
- 前記信号は、前記ジャマー検出機能性によって前記PLLに提供されるマルチビットのデジタル信号である、請求項11に記載のFM受信機。
- 前記第1および第2の値は、前記PLL内のループフィルタのフィルタ特性を決定する、請求項11に記載のFM受信機。
- 前記第1および第2の値は、前記PLL内のチャージポンプによってソースされる電流の大きさを決定する、請求項11に記載のFM受信機。
- 前記PLLは、プログラマブルループフィルタを含み、前記第1および第2の値は、マルチビットのデジタル制御値であり、前記第1および第2の値の複数のビットのうちの少なくとも1つは、前記プログラマブルループフィルタに提供される、請求項11に記載のFM受信機。
- 前記PLLは、プログラマブルチャージポンプを含み、前記第1および第2の値は、マルチビットのデジタル制御値であり、前記第1および第2の値の複数のビットのうちの少なくとも1つは、前記プログラマブルループフィルタに提供される、請求項11に記載のFM受信機。
- 前記PLLは、FM受信機の周波数シンセサイザの一部であり、前記FM受信機は、約76MHzから約108MHzまでの周波数のキャリアを有するFM放送信号を受信することに適応している、請求項11に記載のFM受信機。
- ループ帯域幅を有するフェーズロックドループ(PLL)を備え、前記ループ帯域幅は、ジャマー検出情報に少なくとも部分的に基づいて、自動的に調整され、前記ジャマー検出情報は、デジタルフィルタリング動作の前の入ってくる受信信号(RSSI)のトータル電力Iを、デジタルフィルタリング動作の後の入ってくる受信信号(RMSSI)のトータル電力Cと比較することによってジャマーが検出されたことによって、制御される、周波数変調(FM)受信機。
- 前記ジャマー検出情報は、前記FM受信機がFM信号を受信する時に、ジャマーが前記FM受信機に存在するか否かを示し、前記PLLは、周波数シンセサイザの一部であり、前記周波数シンセサイザは、前記FM信号の復調に使用される局部発振器(LO)信号を生成し、前記FM信号は、約76MHzから約108MHzまでの周波数のキャリアを有する、請求項21に記載のFM受信機。
- ループ帯域幅を有するフェーズロックドループ(PLL)と、ここで、前記PLLは、周波数変調(FM)受信機内で局部発振器(LO)信号を生成する周波数シンセサイザの一部であり、
ジャマー検出情報に少なくとも部分的に基づいて前記PLLの前記ループ帯域幅を変更するための手段であって、前記ジャマー検出情報は、デジタルフィルタリング動作の前の入ってくる受信信号(RSSI)のトータル電力Iを、デジタルフィルタリング動作の後の入ってくる受信信号(RMSSI)のトータル電力Cと比較することによってジャマーが検出されたことによって、制御される、手段と
を備える装置。 - 前記変更するための手段は、前記PLLに結合された複数の導体を含み、前記複数の導体が、第1のマルチビットのデジタル制御値を搬送する場合、前記ループ帯域幅は第1のループ帯域幅であり、前記複数の導体が、第2のマルチビットのデジタル制御値を搬送する場合、前記ループ帯域幅は第2のループ帯域幅である、請求項23に記載の装置。
- 前記ジャマー検出情報は、前記PLLの前記ループ帯域幅が、前記FM受信機の動作中に変化するように、前記FM受信機の動作中に変化する、請求項24に記載の装置。
- (a)ジャマーが存在するか否かを決定するステップであって、前記ジャマーは、デジタルフィルタリング動作の前の入ってくる受信信号(RSSI)のトータル電力Iを、デジタルフィルタリング動作の後の入ってくる受信信号(RMSSI)のトータル電力Cと比較することによって、検出されるステップと、
(b)前記(a)の決定に少なくとも部分的に基づいてフェーズロックドループ(PLL)のループ帯域幅を変更するステップであって、
前記PLLは、周波数変調(FM)受信機の一部である、ステップと をコンピュータに実行させるためのプログラム。 - 前記ループ帯域幅は、(a)の決定が、ジャマーが存在しないことである場合に、第1の帯域幅を有し、前記ループ帯域幅は、(a)の決定が、ジャマーが存在することである場合に第2の帯域幅を有し、前記第1の帯域幅は前記第2の帯域幅よりも高い、請求項26に記載のプログラム。
- 前記コンピュータは、前記FM受信機内のプロセッサである、請求項26に記載のプログラム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/430,106 | 2009-04-26 | ||
US12/430,106 US8437721B2 (en) | 2009-04-26 | 2009-04-26 | Jammer detection based adaptive PLL bandwidth adjustment in FM receiver |
PCT/US2010/032455 WO2010126844A1 (en) | 2009-04-26 | 2010-04-26 | Jammer detection based adaptive pll bandwidth adjustment in fm receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012525104A JP2012525104A (ja) | 2012-10-18 |
JP5518999B2 true JP5518999B2 (ja) | 2014-06-11 |
Family
ID=42244436
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012508573A Expired - Fee Related JP5518999B2 (ja) | 2009-04-26 | 2010-04-26 | Fm受信機におけるジャマー検出ベースの適応pll帯域幅調整 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8437721B2 (ja) |
EP (1) | EP2425537B1 (ja) |
JP (1) | JP5518999B2 (ja) |
KR (2) | KR101519014B1 (ja) |
CN (1) | CN102405600B (ja) |
TW (1) | TW201101699A (ja) |
WO (1) | WO2010126844A1 (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8515375B2 (en) * | 2009-11-11 | 2013-08-20 | Maxlinear, Inc. | Dynamic bandwidth control scheme of a Frac-N PLL in a receiver |
WO2011060198A1 (en) | 2009-11-11 | 2011-05-19 | Maxlinear, Inc. | Crystal control scheme to improve preformance of a receiver |
EP2355362B1 (en) * | 2010-02-05 | 2015-01-14 | Intel Mobile Communications GmbH | Rf transceiver and modem comprising such a transceiver |
TWI465080B (zh) * | 2011-03-04 | 2014-12-11 | Univ Nat Sun Yat Sen | 具有抗干擾之雙點調制直接轉頻發射機 |
CN103138753B (zh) * | 2011-11-23 | 2016-08-10 | 联想(北京)有限公司 | 调节装置、锁相环、电子设备、带宽调整方法及装置 |
EP2632053B1 (en) * | 2012-02-21 | 2014-08-27 | ST-Ericsson SA | PLL frequency selection |
US8692595B1 (en) * | 2013-03-14 | 2014-04-08 | Altera Corporation | Transceiver circuitry with multiple phase-locked loops |
EP3044870B1 (en) | 2013-09-12 | 2019-05-15 | Vayyar Imaging Ltd. | Apparatus and methods for signal generation, reception, and self-calibration |
US9143087B2 (en) | 2013-11-19 | 2015-09-22 | Qualcomm Incorporated | Adaptive FM demodulator supporting multiple modes |
JP6411885B2 (ja) * | 2014-12-25 | 2018-10-24 | ラピスセミコンダクタ株式会社 | 受信装置及び受信装置の受信方法 |
GB2539465B (en) * | 2015-06-17 | 2022-02-09 | Kathrein Se | A method and system for producing a jammer signal |
RU2747283C1 (ru) * | 2017-08-10 | 2021-05-04 | Нтт Докомо, Инк. | Пользовательский терминал и способ радиосвязи |
RU2764916C2 (ru) * | 2017-12-04 | 2022-01-24 | Норск Хюдро Аса | Литейное устройство и способ литья |
CN110071729A (zh) * | 2018-01-22 | 2019-07-30 | 海能达通信股份有限公司 | 环路滤波器带宽的控制方法及装置 |
US10771030B2 (en) | 2018-08-24 | 2020-09-08 | Analog Devices International Unlimited Company | Phase-locked loop with adjustable bandwidth |
KR20200144396A (ko) | 2019-06-18 | 2020-12-29 | 삼성전자주식회사 | 지터 특성 및 동작 전력을 조절하는 클록 생성기, 이를 포함하는 반도체 장치 및 클록 생성기의 동작방법 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5793704A (en) * | 1980-12-03 | 1982-06-10 | Alps Electric Co Ltd | Fm demodulation circuit |
US4654884A (en) * | 1984-05-10 | 1987-03-31 | Alps Electric Co., Ltd. | Radio receiver with switching circuit for elimination of intermodulation interference |
US5412687A (en) * | 1993-10-15 | 1995-05-02 | Proxim Incorporated | Digital communications equipment using differential quaternary frequency shift keying |
JPH07273677A (ja) * | 1994-03-30 | 1995-10-20 | Hitachi Ltd | Fm復調装置および衛星放送受信機 |
US6633550B1 (en) * | 1997-02-20 | 2003-10-14 | Telefonaktiebolaget Lm Ericsson (Publ) | Radio transceiver on a chip |
JP3675138B2 (ja) * | 1997-11-12 | 2005-07-27 | 松下電器産業株式会社 | 受信機 |
US6441660B1 (en) * | 2001-02-02 | 2002-08-27 | Broadcom Corporation | High speed, wide bandwidth phase locked loop |
US6819197B2 (en) | 2002-01-29 | 2004-11-16 | Qualcomm Incorporated | Multiple bandwidth phase lock filters for multimode radios |
DE10228103A1 (de) | 2002-06-24 | 2004-01-15 | Bayer Cropscience Ag | Fungizide Wirkstoffkombinationen |
US7130329B2 (en) | 2002-07-08 | 2006-10-31 | Qualcomm Incorporated | Apparatus and method for radio frequency tracking and acquisition |
KR101166734B1 (ko) | 2003-06-02 | 2012-07-19 | 퀄컴 인코포레이티드 | 고속 데이터 레이트를 위한 신호 프로토콜 및 인터페이스의 생성 및 구현 |
US7563748B2 (en) | 2003-06-23 | 2009-07-21 | Cognis Ip Management Gmbh | Alcohol alkoxylate carriers for pesticide active ingredients |
EP1560390A1 (en) | 2004-01-28 | 2005-08-03 | Alcatel | Adaptive control of the bandwidth of a carrier recovery loop in presence of local oscillator phase noise |
JP2005269512A (ja) * | 2004-03-22 | 2005-09-29 | Sharp Corp | Pll回路並びにそれを備えたチューナ及び受信装置 |
US7283851B2 (en) * | 2004-04-05 | 2007-10-16 | Qualcomm Incorporated | Power saving mode for receiver circuit blocks based on transmitter activity |
CN1909373B (zh) * | 2005-08-03 | 2012-02-08 | 瑞昱半导体股份有限公司 | 产生扩频及/或超频时钟的方法及其电路 |
US7660569B2 (en) | 2006-04-04 | 2010-02-09 | Qualcomm Incorporated | Methods and apparatus for digital jammer detection |
US7808326B2 (en) * | 2006-10-12 | 2010-10-05 | Panasonic Corporation | PLL circuit |
US8483985B2 (en) | 2007-01-05 | 2013-07-09 | Qualcomm, Incorporated | PLL loop bandwidth calibration |
-
2009
- 2009-04-26 US US12/430,106 patent/US8437721B2/en active Active
-
2010
- 2010-04-26 JP JP2012508573A patent/JP5518999B2/ja not_active Expired - Fee Related
- 2010-04-26 EP EP10716691.0A patent/EP2425537B1/en not_active Not-in-force
- 2010-04-26 TW TW099113197A patent/TW201101699A/zh unknown
- 2010-04-26 CN CN201080017441.2A patent/CN102405600B/zh not_active Expired - Fee Related
- 2010-04-26 KR KR1020117028389A patent/KR101519014B1/ko not_active IP Right Cessation
- 2010-04-26 KR KR1020147023235A patent/KR20140107699A/ko not_active Application Discontinuation
- 2010-04-26 WO PCT/US2010/032455 patent/WO2010126844A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
US20100273442A1 (en) | 2010-10-28 |
TW201101699A (en) | 2011-01-01 |
US8437721B2 (en) | 2013-05-07 |
KR20120006068A (ko) | 2012-01-17 |
WO2010126844A1 (en) | 2010-11-04 |
EP2425537B1 (en) | 2016-08-10 |
KR20140107699A (ko) | 2014-09-04 |
CN102405600A (zh) | 2012-04-04 |
EP2425537A1 (en) | 2012-03-07 |
JP2012525104A (ja) | 2012-10-18 |
KR101519014B1 (ko) | 2015-05-11 |
CN102405600B (zh) | 2014-11-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5518999B2 (ja) | Fm受信機におけるジャマー検出ベースの適応pll帯域幅調整 | |
US8355752B2 (en) | Using LO shifting to prevent a local transceiver from interfering with an FM radio | |
US8060049B2 (en) | Integrated low-if terrestrial audio broadcast receiver and associated method | |
US7272374B2 (en) | Dynamic selection of local oscillator signal injection for image rejection in integrated receivers | |
JP2003289259A (ja) | 高周波信号受信装置とその製造方法 | |
JPH11234150A (ja) | デジタル復調装置 | |
US8116706B1 (en) | Method and apparatus for calibrating a bandpass filter | |
US9735748B2 (en) | Radio receiver having enhanced automatic gain control circuitry | |
US20020163962A1 (en) | System and method for bandwidth compression of frequency and phase modulated signals by suppression of the upper and lower sidebands from the transmission medium | |
US11362870B2 (en) | Frequency modulation demodulation device and control method of frequency modulation demodulation device | |
US20060111138A1 (en) | Wireless communication circuit, wireless communication circuit system, and wireless communication apparatus | |
JP2774776B2 (ja) | 受信機 | |
KR100756418B1 (ko) | 전력선을 이용한 스테레오 오디오신호 송신기 및 수신기 | |
WO2006061930A1 (ja) | 受信装置 | |
US6405026B1 (en) | Communication device and method | |
JP2002016510A (ja) | 無線受信装置 | |
US20060071708A1 (en) | Phase locked loop demodulator with gain control | |
WO2004102786A2 (en) | Oscillator with harmonic output |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130326 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130402 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130702 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130709 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130729 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140304 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140402 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5518999 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |