JP5491609B2 - パワーオンリセット装置及びパワーオンリセット方法 - Google Patents
パワーオンリセット装置及びパワーオンリセット方法 Download PDFInfo
- Publication number
- JP5491609B2 JP5491609B2 JP2012269035A JP2012269035A JP5491609B2 JP 5491609 B2 JP5491609 B2 JP 5491609B2 JP 2012269035 A JP2012269035 A JP 2012269035A JP 2012269035 A JP2012269035 A JP 2012269035A JP 5491609 B2 JP5491609 B2 JP 5491609B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- power
- resistor
- reset
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title description 12
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 23
- 239000003990 capacitor Substances 0.000 claims description 18
- 230000003111 delayed effect Effects 0.000 claims description 12
- 238000010586 diagram Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 9
- 230000007257 malfunction Effects 0.000 description 4
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000001514 detection method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 239000013585 weight reducing agent Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
- H03K17/223—Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Electronic Switches (AREA)
Description
110 電源部
111 外部電源入力端
112 レギュレータ
120 遅延信号生成部
M1 第1トランジスタ
M2 第2トランジスタ
M3 第3トランジスタ
C1 第1キャパシタ
C2 第2キャパシタ
A 第1ノード
B 第2ノード
Vs 電源電圧
Vd 遅延信号
130 基準電圧生成部
131 コモンモード電圧信号VCM入力端
132 第2比較器
R1、R1‐1、R1‐2 第1抵抗部
R2 第2抵抗部
140 リセット信号生成部
141 第1比較器
145 インバータ
150 リセット信号出力端
Vref 基準電圧
Vr リセット信号
Claims (9)
- 電源電圧を提供する電源部と、
前記電源部から提供された電源電圧を所定時間だけ遅延させて出力する遅延信号生成部と、
前記遅延信号生成部から出力される信号と所定の基準電圧とを比較してリセット信号を発生させるリセット信号生成部と、を含み、
前記遅延信号生成部は、
前記電源電圧が一端に印加される第1キャパシタと、
前記第1キャパシタの他端に連結される第1ノードと、
前記第1ノードに第1端子が連結され、第2端子は接地される第1トランジスタと、
前記第1キャパシタの一端に第1端子が連結され、前記第1ノードに制御端子が連結される第2トランジスタと、
前記第1トランジスタの制御端子及び前記第2トランジスタの第2端子と連結される第2ノードと、
前記第2ノードに一端が連結され、他端は接地される第2キャパシタと、を含み、
前記第2キャパシタの電圧値が出力されるものである、パワーオンリセット装置。 - 前記リセット信号生成部は、前記遅延信号生成部から出力される信号が前記基準電圧より小さい場合にリセット信号を発生させる、請求項1に記載のパワーオンリセット装置。
- 前記リセット信号生成部は、
前記遅延信号生成部から出力される信号が入力される第1端子と、前記基準電圧が印加される第2端子と、からなる第1比較器を含む、請求項2に記載のパワーオンリセット装置。 - 前記リセット信号生成部は、
前記第1比較器の出力端に連結されたインバータをさらに含み、
前記第1比較器の第1端子は非反転端子であり、前記第1比較器の第2端子は反転端子である、請求項3に記載のパワーオンリセット装置。 - 前記電源部は、
外部電源が入力される外部電源入力端と、
前記外部電源入力端を介して入力された外部電源を調整するレギュレータと、を含む、請求項1に記載のパワーオンリセット装置。 - 基準電圧を生成して前記リセット信号生成部に提供する基準電圧生成部をさらに含む、請求項1に記載のパワーオンリセット装置。
- 前記基準電圧生成部は、
前記電源電圧が第1端子に印加される第3トランジスタと、
前記第3トランジスタの第2端子に一端が連結される第1抵抗部と、
前記第1抵抗部の他端に一端が連結され、他端は接地される第2抵抗部と、
前記第1抵抗部の他端が第1端子に連結され、第2端子にはコモンモード電圧信号(Common Mode Voltage;VCM)が印加され、出力端子は前記第3トランジスタの制御端子に連結される第2比較器と、を含み、
前記第3トランジスタの第2端子に出力端が連結される、請求項6に記載のパワーオンリセット装置。 - 前記第1抵抗部は可変抵抗である、請求項7に記載のパワーオンリセット装置。
- 前記第1抵抗部は、
前記第3トランジスタの第2端子に一端が連結される第1抵抗と、
前記第1抵抗の他端に一端が連結され、他端は前記第2抵抗部の一端に備えられてオンまたはオフされる第1スイッチと、
前記第3トランジスタの第2端子に一端が連結される第2抵抗と、
前記第2抵抗の他端に一端が連結され、他端は前記第2抵抗部の一端に備えられてオンまたはオフされる第2スイッチと、を含み、
前記第1スイッチ及び前記第2スイッチのオンまたはオフ動作に応じて抵抗値が可変される、請求項7に記載のパワーオンリセット装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20120081905 | 2012-07-26 | ||
KR10-2012-0081905 | 2012-07-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014027644A JP2014027644A (ja) | 2014-02-06 |
JP5491609B2 true JP5491609B2 (ja) | 2014-05-14 |
Family
ID=49994281
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012269035A Expired - Fee Related JP5491609B2 (ja) | 2012-07-26 | 2012-12-10 | パワーオンリセット装置及びパワーオンリセット方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8742805B2 (ja) |
JP (1) | JP5491609B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20170006980A (ko) * | 2015-07-10 | 2017-01-18 | 에스케이하이닉스 주식회사 | 파워 온 리셋 회로 및 이를 포함하는 반도체 메모리 장치 |
KR20170025537A (ko) * | 2015-08-28 | 2017-03-08 | 삼성전자주식회사 | 전자 장치의 강제 방전 회로 |
JP7075715B2 (ja) * | 2016-10-28 | 2022-05-26 | ラピスセミコンダクタ株式会社 | 半導体装置及びパワーオンリセット信号の生成方法 |
US10289427B2 (en) * | 2017-04-10 | 2019-05-14 | Senao Networks, Inc. | Reset device and method of power over Ethernet system |
DE102018200931A1 (de) * | 2018-01-22 | 2019-07-25 | Robert Bosch Gmbh | Verfahren zum Aktivieren einer Recheneinheit mittels einer Schaltungsanordnung in Reaktion auf ein Aktivierungssignal |
KR20220010789A (ko) * | 2020-07-20 | 2022-01-27 | 에스케이하이닉스 주식회사 | 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03153119A (ja) * | 1989-11-09 | 1991-07-01 | Seiko Epson Corp | 電源起動検出回路 |
JPH09305421A (ja) | 1996-05-13 | 1997-11-28 | Nec Corp | 瞬断検出回路 |
DE19814696C1 (de) * | 1998-04-01 | 1999-07-08 | Siemens Ag | Spannungs-Überwachungseinrichtung für zwei unterschiedliche Versorgungsspannungen eines elektronischen Geräts |
US6304823B1 (en) | 1998-09-16 | 2001-10-16 | Microchip Technology Incorporated | Microprocessor power supply system including a programmable power supply and a programmable brownout detector |
US6268764B1 (en) | 2000-02-18 | 2001-07-31 | Microchip Technology Incorporated | Bandgap voltage comparator used as a low voltage detection circuit |
JP3633864B2 (ja) | 2000-11-29 | 2005-03-30 | Necマイクロシステム株式会社 | 不揮発性メモリの基準電圧発生回路 |
JP3606814B2 (ja) * | 2001-02-01 | 2005-01-05 | 松下電器産業株式会社 | 電源検出回路 |
US6600328B2 (en) * | 2001-08-22 | 2003-07-29 | Hewlett-Packard Development Company, L.P. | Analog method and circuit for monitoring digital events performance |
JP2004260648A (ja) * | 2003-02-27 | 2004-09-16 | Nec Corp | パワーオンリセット回路 |
JP4026585B2 (ja) | 2003-11-11 | 2007-12-26 | セイコーエプソン株式会社 | リセット信号生成装置 |
TWI255345B (en) * | 2005-01-07 | 2006-05-21 | Winbond Electronics Corp | Low voltage detection circuit |
US7295051B2 (en) * | 2005-06-15 | 2007-11-13 | Cypress Semiconductor Corp. | System and method for monitoring a power supply level |
KR20070013417A (ko) | 2005-07-26 | 2007-01-31 | 삼성전자주식회사 | 리셋 회로 및 이를 갖는 액정표시장치 및 그 구동방법 |
KR100831253B1 (ko) * | 2006-11-27 | 2008-05-22 | 동부일렉트로닉스 주식회사 | 플래시 메모리 소자의 기준전압 트리밍 방법 및 장치 |
US7639052B2 (en) * | 2007-04-06 | 2009-12-29 | Altera Corporation | Power-on-reset circuitry |
TWI381634B (zh) * | 2009-03-26 | 2013-01-01 | Green Solution Tech Co Ltd | 控制器及電壓偵測啟動器 |
US8531194B2 (en) * | 2011-03-24 | 2013-09-10 | Freescale Semiconductor, Inc. | Selectable threshold reset circuit |
-
2012
- 2012-12-06 US US13/706,608 patent/US8742805B2/en not_active Expired - Fee Related
- 2012-12-10 JP JP2012269035A patent/JP5491609B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2014027644A (ja) | 2014-02-06 |
US8742805B2 (en) | 2014-06-03 |
US20140028360A1 (en) | 2014-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5491609B2 (ja) | パワーオンリセット装置及びパワーオンリセット方法 | |
US8531851B2 (en) | Start-up circuit and method thereof | |
JP5431396B2 (ja) | 定電圧電源回路 | |
US20210026385A1 (en) | Low dropout voltage regulator and driving method of low dropout voltage regulator | |
JP2008283850A (ja) | 電源回路及び電源制御方法 | |
US20070210858A1 (en) | Circuit and method for fast switching of a current mirror with large mosfet size | |
WO2009126238A1 (en) | Hot swap controller with zero loaded charge pump | |
US10261116B2 (en) | Apparatus for performing resistance control on a current sensing component in an electronic device, and associated method | |
US20160161532A1 (en) | Voltage detection circuit | |
JP2005191821A (ja) | コンパレータ回路及び電源回路 | |
US11074847B2 (en) | Switch timing controlling circuit, switch timing controlling method and display device | |
JP2005291865A (ja) | 電源電圧監視回路 | |
US9166468B2 (en) | Voltage regulator circuit with soft-start function | |
JP2006209328A (ja) | 定電圧装置 | |
JP5889700B2 (ja) | パワーオン・リセット回路及び半導体装置 | |
US7576597B2 (en) | Electronic device and related method for performing compensation operation on electronic element | |
US7969212B2 (en) | Circuit for generating power-up signal of semiconductor memory apparatus | |
US9484071B2 (en) | Voltage generation circuit, semiconductor memory apparatus having the same, and operating method thereof | |
US20120229197A1 (en) | Semiconductor device | |
US10691151B2 (en) | Devices and methods for dynamic overvoltage protection in regulators | |
US8373453B2 (en) | Semiconductor device | |
US20100295835A1 (en) | Voltage Boosting Circuit and Display Device Including the Same | |
US20240028061A1 (en) | Feedback control system and feedback control method | |
KR20150014281A (ko) | Ic 리셋 회로 및 그 방법 | |
JP5294690B2 (ja) | 耐圧保護回路およびそれを用いた反転型チャージポンプの制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20131210 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131213 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20131213 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140109 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140128 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140227 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5491609 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |