JP5401916B2 - 電子装置及びその製造方法 - Google Patents

電子装置及びその製造方法 Download PDF

Info

Publication number
JP5401916B2
JP5401916B2 JP2008275257A JP2008275257A JP5401916B2 JP 5401916 B2 JP5401916 B2 JP 5401916B2 JP 2008275257 A JP2008275257 A JP 2008275257A JP 2008275257 A JP2008275257 A JP 2008275257A JP 5401916 B2 JP5401916 B2 JP 5401916B2
Authority
JP
Japan
Prior art keywords
layer
covering
surrounding wall
functional structure
cavity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008275257A
Other languages
English (en)
Other versions
JP2009105411A (ja
Inventor
彰 佐藤
徹 渡辺
正吾 稲葉
岳志 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2008275257A priority Critical patent/JP5401916B2/ja
Publication of JP2009105411A publication Critical patent/JP2009105411A/ja
Application granted granted Critical
Publication of JP5401916B2 publication Critical patent/JP5401916B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Gyroscopes (AREA)
  • Micromachines (AREA)
  • Pressure Sensors (AREA)

Description

本発明は電子装置及びその製造方法に係り、特に、MEMS(微小電気機械システム)等の機能素子を基板上に構成された空洞部に配置してなる電子装置の構造及び製法に関する。
一般に、MEMS等の機能素子を基板上に構成された空洞部に配置してなる電子装置が知られている。例えば、マイクロ振動子、マイクロセンサ、マイクロアクチュエータ等のMEMSは、微小な構造体が振動、変形、その他の動作が可能となる状態で配置される必要があるため、空洞内に動作可能な状態で収容される(例えば、以下の特許文献1及び2参照)。
ところで、上記の空洞を形成する方法として、特許文献1に開示されているように、一方の基板の表面上に微小機械素子を形成した後に、真空チャンバ内でOリングを介して一方の基板と他方の基板を接合し、その後、Oリングの外側に密封剤を充填する方法が知られている。
また、他の方法として、特許文献2に開示されているように、基板上にMEMS構造体を形成し、その上に犠牲層を形成した後に貫通孔を有する第1封止部材を形成し、この第1封止部材の貫通孔を通して犠牲層を除去してMEMS構造体の可動部をリリースさせ、最後に第1封止部材の貫通孔をCVD膜等の第2封止部材で覆うことで閉鎖するといった方法も知られている。
特開2005−297180号公報 特開2005−123561号公報
しかしながら、前述の2枚の基板を貼り合わせる方法では、封止用の専用基板が必要になるために資材コストが増加し、また、一般の半導体製造技術を用いて微小機械素子を形成しようとしても、基板同士を貼り合わせるといった特殊なプロセスが必要となることから、半導体製造技術を用いる利点が減殺され、製造コストが増大するという問題点がある。
また、前述の貫通孔を有する第1封止部材と貫通孔を閉鎖する第2封鎖部材とを用いる方法を提案する特許文献2は、基本的にMEMS構造体を単独で製造する場合の説明のみを開示するものであり、MEMS構造体を電子回路と一体化して製造する場合の構成や製法については何らの示唆もない。通常、MEMS構造体と電子回路との構造的一体化を高めることやMEMS構造体を電子回路と共通の工程で製造することは困難であり、電子回路の製造プロセスとは別のプロセスでMEMS構造体を製造する必要があることから、製造コストの低減を図ることができないとともに、両プロセスが技術的に影響を与えてMEMS構造体や電子素子の性能に悪影響を与えることすら想定される。
そこで、本発明は上記問題点を解決するものであり、その目的は、基板上の空洞内に配置される機能構造体と電子回路を高度に一体化させることで、小型化された電子装置を実現するとともに、基板上の空洞内に配置される機能構造体を電子回路と並行して製造可能とすることで、製造コストを低減することにある。
本発明の電子装置は、基板と、該基板上に形成された機能素子を構成する機能構造体と、該機能構造体が配置された空洞部を画成する被覆構造とを具備する電子装置において、前記被覆構造は、前記空洞部の周囲を取り巻くように前記基板上に形成された層間絶縁膜と配線層の積層構造を含み、前記被覆構造のうち前記空洞部を周囲から被覆する周囲被覆部に、複層の導電体層から形成された包囲壁が設けられ、前記導電体層は前記配線層の一部で形成されて空洞部を取り巻く平面形状を備え、前記被覆構造のうち前記空洞部を上方から覆う上方被覆部は、前記空洞部に臨む貫通孔を備えた第1被覆層と、該第1被覆層の前記貫通孔を閉鎖する第2被覆層と、保護層と、を有し、前記機能構造体の上方に配置された前記配線層の一部で構成され、且つ空洞部を取り巻く平面形状を備えて前記導電体層の1層に接続する接続部分を有して形成されている前記第1被覆層を含むことを特徴とする。
この発明によれば、機能構造体を収容する空洞部を画成する被覆構造に、層間絶縁膜と配線層の積層構造が含まれ、しかも、空洞部を上方から被覆する上方被覆部が配線層の一部で構成されていることにより、機能構造体を収容する空洞部を画成する被覆構造と電子回路とを構造的に高度に一体化できるとともに、機能構造体の製造プロセスと電子回路の製造プロセスとを容易に共通化することができるため、電子装置の小型化を図ることができるとともに製造コストを低減できる。また、上方被覆部が配線層の一部である導電性材料で構成されることで、機能構造体と外部との間の電磁的相互作用を低減できる。
また、この発明によれば、機能構造体を収容する空洞部を画成する被覆構造に、層間絶縁膜と配線層の積層構造が含まれ、しかも、空洞部を周囲から被覆する周囲被覆部に配線層の一部で形成された包囲壁が設けられていることにより、機能構造体を収容する空洞部を画成する被覆構造と電子回路とを構造的に高度に一体化できるとともに、機能構造体の製造プロセスと電子回路の製造プロセスとを容易に共通化することができるため、電子装置の小型化を図ることができるとともに製造コストを低減できる。また、配線層の一部である導電性材料で空洞部を取り巻く平面形状を備えた包囲壁が形成されることで、機能性構造体と外部との間の電磁的相互作用を低減できるとともに、機能性構造体のリリース工程におけるエッチング範囲を包囲壁によって限定することが可能になるため、空洞部の小型化を容易に達成できる。
本発明において、前記上方被覆部は、前記空洞部に臨む貫通孔を備えた第1被覆層と、該第1被覆層の前記貫通孔を閉鎖する第2被覆層と、を有し、前記第1被覆層が前記配線層の一部で構成されていることが好ましい。これによれば、第1被覆層の貫通孔を通して機能構造体の周囲を除去して可動部をリリースさせることができるとともに、その後、貫通孔を閉鎖する第2被覆層を形成することで、空洞部を密閉することができる。
本発明において、前記周囲被覆部は、前記機能構造体と同層同材質にて前記空洞部を取り巻く形状に構成された下部包囲壁を有し、該下部包囲壁の上方に前記包囲壁が配置されていることが好ましい。これによれば、周囲被覆部において下部包囲壁と包囲壁とが上下に配置されることで、上記電磁的相互作用をより低減できるとともに空洞部の小型化もより容易に達成できる。
本発明において、前記包囲壁は前記下部包囲壁に全周に亘って接続されていることが好ましい。これによれば、下部包囲壁と包囲壁とが上下方向に一体化されるため、上記電磁的相互作用をさらに低減することが可能になるとともに、上記空洞部の小型化をさらに容易に実現できる。
次に、本発明の電子装置の製造方法は、基板と、該基板上に形成された機能素子を構成する機能構造体と、該機能構造体が配置された空洞部を画成する被覆構造とを具備する電子装置の製造方法において、前記機能構造体を犠牲層とともに形成する構造体形成工程と、 前記機能構造体上に層間絶縁膜を形成する絶縁膜形成工程と、前記層間絶縁膜上に配線層を形成し、該配線層の一部が前記機能構造体を取り巻く平面形状を有する導電体層からなる包囲壁とする配線層形成工程と、前記機能構造体の上方に貫通孔を備え、且つ前記第1導電体層に接続して前記機能構造体を取り巻く平面形状を有する接続部分を有する第1被覆層を形成する第1被覆工程と、保護膜を形成する工程と、前記第1被覆層の前記貫通孔を通して前記機能構造体上の前記層間絶縁膜及び前記犠牲層を除去し、前記包囲壁を残すリリース工程と、前記第1被覆層の前記貫通孔を閉鎖する第2被覆層を形成する第2被覆工程と、を具備することを特徴とする。
本発明において、前記構造体形成工程では、前記機能構造体とともに、前記機能構造体を取り巻く形状で前記包囲壁を支持する下部包囲壁が形成されることが好ましい。
次に、添付図面を参照して本発明の実施形態について詳細に説明する。最初に、本発明に係る電子装置の製造方法について説明する。図1乃至図8は本発明に係る電子装置の製造方法を示す概略工程図である。
まず、図1に示す半導体基板等からなる基板1を用意する。基板1としてはシリコン基板等の半導体基板であることが最も好ましいが、セラミックス基板、ガラス基板、サファイア基板、ダイヤモンド基板、合成樹脂基板などの各種の基板を用いることができる。半導体基板を用いる場合には、基板1に予め、或いは、適宜の工程途中において、所定の半導体集積回路(図示せず、例えば、MOSトランジスタ等)を作りこんでおくことができる。本実施形態の製造方法では、基板1の表層部に適宜の不純物領域(図示せず)を備えた半導体基板を用いる。また、この半導体基板上に適宜の配線構造を形成し、全体としてCMOSプロセスによって電子装置(半導体集積回路)を形成していくように製造方法が設定される。
本実施形態では、基板1の表面上に犠牲層2を形成する。この犠牲層2は、例えば、酸化シリコン膜、PSG(リンドープガラス)膜等で構成することができ、CVD法、スパッタリング法等によって形成される。図示例では、犠牲層2の適所に、後述するMEMS構造体の支持部を形成するための開口2aがフォトリソグラフィ法等によって形成されたパターニングマスクを用いてエッチングを行う方法などの適宜のパターニング処理により形成される。
次に、図2に示すように、上記犠牲層2上に、導電性シリコン膜(ドーピングされた多結晶シリコン)等で構成される機能層3を形成する。この機能層3は、上記のように形成された開口2aを通して基板1(例えば、基板1に形成された図示しない下部電極など)に接続される。機能層3は、スパッタリング法やCVD法等によって形成される。そして、この機能層3を適宜のパターニング方法でパターニングすることによって、図3に示すように機能構造体であるMEMS構造体3Xが形成される。ここで、MEMS構造体3Xは単層で構成されるように説明したが、実際には2層以上の積層構造によって形成してもよい。
なお、図示例では犠牲層2の開口2aに対応する支持部を中央下部に備えた振動板形状のMEMS構造体3Xが設けられているが、対向電極などは図示を省略してある。また、図示例はMEMS構造体を模式的に示したものであって実際の構造を正確に表現したものではない。MEMS構造体としては、櫛歯状、梁状、円盤状などの種々の平面パターンを備えた可動部を形成することができる。また、振動子として用いられるもの、アクチュエータとして用いられるもの、センサとして用いられるものなど、任意の機能を有する素子として構成されたものを形成することができる。
また、MEMS構造体3Xの他に、MEMS以外の、水晶振動子、SAW(表面弾性波)素子、加速度センサ、ジャイロスコープなどの各種の機能素子を構成するための機能構造体であってもよい。すなわち、本発明の機能素子は、空洞部に配置されうる機能構造体を備えたものであれば如何なるものであっても構わない。ここで、機能構造体は機能素子の一部のみを構成するものであってもよい。
本実施形態では、上記MEMS構造体3Xと同時に、当該MEMS構造体3Xを平面的に取り巻くように構成された下部包囲壁(ガードリング)3Yが形成される。下部包囲壁3YはMEMS構造体3Xと同層かつ同材質で構成されたものであり、機能層3をパターニングすることによってMEMS構造体3Xと同時に形成される。下部包囲壁3Yの平面形状は、図示例では四角形(正方形)状であるが、MEMS構造体3Xを包囲する閉じた形状であれば円形、多角形などの任意の形状で構わない。下部包囲壁3Yは、上記の犠牲層2や後述する層間絶縁膜を除去するリリース工程において実質的に除去されない素材であること(換言すれば、リリース工程の除去方法が除去されるべき素材と下部包囲壁3Yとの間で選択性を有する方法になること)が好ましく、さらに、導電性材料であることがより望ましい。当該導電性材料としては、例えば、導電性半導体(高濃度にドーピングされた半導体)、例えばポリシリコン、或いは、金属材料等が挙げられる。
次に、図4に示すように、MEMS構造体3X及び下部包囲壁3Y上に、酸化シリコン(例えば、TEOS;テトラエチルオルトシリケート等を原料ガスとするCVD膜)等の絶縁体よりなる層間絶縁膜4、アルミニウム等の導電体よりなる配線層5、酸化シリコン等の絶縁体よりなる層間絶縁膜6を順次に形成する。この積層構造は、通常のCMOSプロセスと同様に形成されていく。この積層構造は、最終的にMEMS構造体3Xを収容する空洞部を画成するための被覆構造を構成するものである。また、配線層5の一部は、上層構造に導電接続するためのスルーホール6aによって露出された状態とされている。なお、層間絶縁膜4、配線層5及び層間絶縁膜6といった積層構造の積層数は必要に応じて適宜に構成される。例えば、実際のCMOSプロセスでは、さらに多くの配線層がそれぞれ層間絶縁膜を介して積層される場合もある。
本実施形態の場合、層間絶縁膜4に上記下部包囲壁3Yを露出する開口部4aを形成し、この開口部4a内に配線層5の一部を形成することで、MEMS構造体3Xを取り囲む平面形状を有する包囲壁(ガードリング)5Yが形成される。図4には包囲壁5Y以外の他の配線層5は図示されていないが、実際には所定の配線パターンが形成されるように配線層5が形成され、その一部が図示の包囲壁5Yとなる。ただし、この包囲壁5Yは他の配線パターンと導電接続されていないことが望ましい。ここで、包囲壁5Yは上記下部包囲壁3Yと同様に、円形、多角形などのMEMS構造体3Xを取り巻く閉じた平面形状を備えたものとされる。この場合、上記開口部4a及びその内部を通した包囲壁5Yの接続部分がMEMS構造体3Xを取り巻く閉じた形状とされることで、下部包囲壁3Yと包囲壁5Yとが一体の側壁として構成される。
なお、図示例では配線層5は単層であるが、図示しない層間絶縁膜を介して複数の配線層5を積層してもよく、この場合には、包囲壁5Yも複層となる。ここで、複数の包囲壁5Yが層間絶縁膜の開口部を通して接続されていることが好ましい。特に、当該開口部自体及びその内部を通した包囲壁の接続部分がMEMS構造体3Xを取り巻く閉じた形状に構成されることで、複数の包囲壁5Yが一体の側壁として構成される。
その後、図5に示すように層間絶縁膜6上にアルミニウム等からなる導体層7を形成し、この導体層7をパターニングすることにより、図示しない配線層7が形成され、当該配線層7の一部として、図6に示すように第1被覆層7Yが形成される。ここで、第1被覆層7YはMEMS構造体3Xの上方を覆うように配置されている。また、本実施形態の場合、第1被覆層7Yには複数の貫通孔7aが形成されている。図示例では、貫通孔7aは縦横に配列され、全体として第1被覆層7Yの一部が網目状に構成されている。貫通孔7aは導体層7をパターニングする際に同時に形成される。したがって、製造プロセスは、第1被覆層7Yを形成しない場合(すなわち、図示しない配線層7の配線パターンのみを形成する場合)と何ら変わらない。
ここで、第1被覆層7Yは、上記開口部6aを介して上記の包囲壁5Yと接続されている。特に、上記開口部6aがMEMS構造体3Xを取り巻く閉じた形状とされ、この中を通る第1被覆部7Yの包囲壁5Yに対する接続部分もまたMEMS構造体3Xを取り巻く閉じた形状とされることが好ましい。
上記のようにして、下部包囲壁3Y、包囲壁5Y及び第1被覆層7Yによって一体の側壁10Yが形成される場合には、MEMS構造体3Xが、基板1、側壁10Y及び第1被覆層7Yによって下方、上方及び側方から完全に包囲される。
なお、下部包囲壁3Y、包囲壁5Y及び第1被覆層7Y、或いは、これらが一体化されてなる上記側壁10Yには、それぞれ、或いは、一体的に所定の電位(例えば、接地電位)が与えられることが好ましい。これによって、MEMS構造体3Xを外部に対して電磁的に或る程度遮蔽することができ、MEMS構造体3Xに対する遮蔽率が高められるに従って、MEMS構造体3Xと外部との間の電磁的相互作用を低減することができる。
次に、図7に示すように、貫通孔7aを通してMEMS構造体3Xの周囲にある層間絶縁膜6、層間絶縁膜4及び犠牲層2を除去することで、MEMS構造体3Xを収容する空洞部Sを形成する(リリース工程)。ここで、貫通孔7aを通した層間絶縁膜6、層間絶縁膜4及び犠牲層2の除去は、沸酸(HF)や緩衝沸酸(BHF)等によるウエットエッチング、あるいは、沸酸系ガス(蒸気)等によるドライエッチング等によって行うことができる。このようなエッチング方法は等方性エッチングであるので、小さな貫通孔7aを通してもMEMS構造体3Xのリリースを容易に達成できる。
上記のエッチング方法はMEMS構造体3X、下部包囲壁3Y、包囲壁5Y及び第1被覆層7Yに対して実質的に除去性能を発揮しないため、MEMS構造体3Xの周囲にある層間絶縁膜6、層間絶縁膜4及び犠牲層2を完全に除去しても、空洞部Sが下部包囲壁3Y及び包囲壁5Yの外側へ広がることを防止できる。ここで、リリース工程が終了したときには空洞部Sを十分に洗浄する。例えば、空洞部Sを水洗し、その後、置換法等を用いて水分を完全に除去する。なお、下部包囲壁3Y、包囲壁5Y、並びに、第1被覆層7Yの下部は上記の周囲被覆部を構成する。
次に、図8に示すように、層間絶縁膜6、第1被覆層7Y及びこれと同時に形成された配線層7の他の部分(図示せず)上に酸化シリコン、窒化シリコン、樹脂材料等で構成される保護膜8を形成する。この保護膜8としては、窒化シリコン、絶縁レジスト等の表面保護膜(パシベーション膜)を用いることができる。そして、ドライエッチング等により保護膜8に開口部8aを形成することによって上記第1被覆層7Y及び上記配線層の一部を露出させ、導電接続用のパッド部とする。また、保護膜8には上記開口部8aと同時に開口部8bを形成し、この開口部8bによって第1被覆層7YにおけるMEMS構造体3Xの上方にある部分(貫通孔7aが形成されている領域)を露出させる。なお、保護膜8の形成及びパターニングは、保護膜8がリリース工程のエッチングに耐えうる材料であれば、或いは、保護膜8の表面上にレジスト等のマスクが形成されるのであれば、上記リリース工程の前に行ってもよい。
最後に、第1被覆層7Y上に第2被覆層9を形成することで貫通孔7aを閉鎖し、上記空洞部Sを密閉する。この第2被覆層9は、例えば、CVD法、スパッタリング法などの気相成長法で形成することが好ましい。このようにすると、そのまま空洞部Sを減圧状態で密閉することができるからである。気相成長法で形成する第2被覆層9としては、例えば、酸化シリコンや窒化シリコン等の絶縁体(CVD法)、或いは、Al、W、Ti等の金属その他の導電性材料(スパッタリング法)などが挙げられる。
なお、この工程において、第2被覆層9を金属その他の導電性材料で構成する場合には、開口部8a上に成膜された部分を残すことで接続パッドを形成するようにしてもよい。また、上述の上方被覆部は、第1被覆層7Y及び第2被覆層9により構成される。
図9は上記電子装置の部分平面図である。この図に示すように、第1被覆層7Yに設けられた貫通孔7aは、リリース工程においてエッチングが可能となる程度に大きく、また、上記の第2被覆層9によって容易に閉鎖される程度に小さく形成されることが好ましい。例えば、円換算直径で1〜10μm、特に3〜5μm程度である。また、上記と同じ理由により、貫通孔7aは円形や正多角形に近い形状(図示例では正方形)であることが好ましい。
さらに、貫通孔7aはMEMS構造体3Xの直上位置からオフセットされた位置に形成されていることが好ましい。図示例では、MEMS構造体3Xに対して平面方向に間隔Gだけずれた位置に貫通孔7aが存在するように構成されている。このようにすると、第2被覆層9の形成時等においてMEMS構造体3Xに第2被覆層9等の素材が付着するなどの不具合を回避できる。間隔Gは第2被覆層9等の形成方法によっても異なるが、上記の気相成長法で形成する場合であれば、最低でも0.5μm程度、現実には0.5〜5.0μm程度であることが好ましい。
図10は第1被覆層7Yの貫通孔7aの形成部分を拡大して示す拡大部分断面図である。貫通孔7aの孔形状は任意であるが、図示例のように貫通孔7aの内面7bが外側(図示上側)に傾斜した面として形成されることで、第2被覆層9の成膜時において貫通孔7aを容易に閉鎖することができる。なお、図示例では上記の傾斜した内面7bは第1被覆層7Yの厚み方向の全体にわたり形成されているが、当該厚み方向の一部範囲にのみ形成されていてもよい。
本実施形態の電子装置では、MEMS構造体3Xを収容する空洞部Sを層間絶縁膜4,6と配線層5、7の積層構造が取り巻く被覆構造を有し、この被覆構造によって上記空洞部Sが画成されるとともに、当該空洞部S上を被覆する第1被覆層7Yを上記配線層の一部で構成することにより、上記積層構造を要する電子回路との一体性を高めることができるため、電子装置の小型化を図ることができるとともに製造コストを抑制することができる。特に、MEMS構造体3Xを覆う第1被覆層7Yが配線層の一部よりなる導電性材料で構成されることで外部との電磁的相互作用を低減できる。この場合に、第2被覆層9もまた導電性材料で構成されていればさらに好適であることは言うまでもない。
また、上記の被覆構造において、配線層の一部により、MEMS構造体3Xを取り巻く閉じた平面形状を有する構成される包囲壁5Yが設けられることで、上記と同様に上記積層構造を要する電子回路との一体性を高めることができるため、電子装置の小型化を図ることができるとともに製造コストを抑制することができる。特に、包囲壁5Yが存在することでリリース工程時におけるサイドエッチングの範囲を抑制できるため、MEMS構造体3Xを収容する空洞部Sの小型化が容易になるとともに、配線層の一部よりなる導電性材料で構成される包囲壁5Yの存在により、MEMS構造体3Xと外部との電磁的相互作用を低減できる。
上記構成においては、さらに一体の側壁10YがMEMS構造体3Xを取り巻くように形成されることで、リリース工程における除去範囲を平面的に完全に限定できるため、空洞部Sのさらなる小型化を図ることができる。また、当該側壁10Yが全て導電性材料で構成されていれば、MEMS構造体3Xの導電体による遮蔽度がより高められるため、MEMS構造体3Xと外部との間の電磁的相互作用をより低減することができる。特に、側壁10Yと第1被覆層7Yとが接続されることでMEMS構造体3Xの電磁的遮蔽効果をさらに高めることができる。
図11は上記の保護膜8を第2被覆層として用いた例を示す。この場合、第2被覆層8は絶縁体で構成されることが好ましい。これによれば、保護膜と第2被覆層とを兼ねることでプロセス数が削減される(上記の第2被覆層9の成膜及びパターニングが不要となる)ため、製造コストをさらに低減できる。
図12は上記の配線層5の一部により、MEMS構造体3Xの上方を覆うとともに貫通孔5aを備えた第3被覆層5Zを構成した例を示す。ここで、第3被覆層5Zは、第1被覆層7Yの貫通孔7aと平面的に重なり、しかも、貫通孔5aが第1被覆層7Yと平面的に重なるように構成されている。すなわち、貫通孔7aで露出する平面領域は第3被覆層5Zで覆われており、貫通孔5aで露出する平面領域は第1被覆層7Yで覆われているので、例えば、第2被覆層9を気相生長法で成膜した場合でも、第2被覆層9の素材がMEMS構造体3Xに付着することを防止できる。したがって、図9にて説明したように、MEMS構造体3Xの平面範囲と、貫通孔7aの開口範囲とを平面的にオフセットさせて設ける必要もなくなる。この場合、上述の上方被覆部は、第1被覆層7Y、第2被覆層9及び第3被覆層5Zにより構成される。
尚、本発明の電子装置及びその製造方法は、上述の図示例にのみ限定されるものではなく、本発明の要旨を逸脱しない範囲内において種々変更を加え得ることは勿論である。
例えば、上記実施形態では半導体基板上にCMOSプロセスと同様の半導体製造工程を実施しつつ、アクチュエータ、共振子、高周波フィルタ等の機能素子としてのMEMS素子を構成するMEMS構造体3Xを形成しているが、本発明はMEMS素子を備えたものに限らず、水晶振動子、SAW素子、加速度センサ、ジャイロセンサなどのMEMS素子以外の各種の機能素子を備えたものに適用することができる。
また、上記実施形態では機能素子を半導体集積回路と一体化してなる半導体装置を構成しているが、半導体基板以外の基板を用いてもよく、或いは、半導体回路以外の他の電子回路を機能素子と接続したものであっても構わない。
実施形態の製造工程を示す概略工程断面図。 実施形態の製造工程を示す概略工程断面図。 実施形態の製造工程を示す概略工程断面図。 実施形態の製造工程を示す概略工程断面図。 実施形態の製造工程を示す概略工程断面図。 実施形態の製造工程を示す概略工程断面図。 実施形態の製造工程を示す概略工程断面図。 実施形態の完成状態の概略縦断面図。 実施形態の平面形状を示す部分平面図。 実施形態の第1被覆層の貫通孔への第2被覆層の堆積状況を示す拡大部分断面図。 他の電子装置の構造を示す縦断面図。 異なる電子装置の構造を示す縦断面図。
符号の説明
1…基板、2…犠牲層、3…機能層、3X…MEMS構造体(機能構造体)、3Y…下部包囲壁、4…層間絶縁膜、4a,6a…開口部、5…配線層、5Y…包囲壁、6…層間絶縁膜、7…(配線層)、7Y…第1被覆層、7a…貫通孔、8…保護膜、9…第2被覆層。

Claims (5)

  1. 基板と、該基板上に形成された機能素子を構成する機能構造体と、該機能構造体が配置
    された空洞部を画成する被覆構造とを具備する電子装置において、
    前記被覆構造は、前記空洞部の周囲を取り巻くように前記基板上に形成された層間絶縁
    膜と配線層の積層構造を含み、
    前記被覆構造のうち前記空洞部を周囲から被覆する周囲被覆部に、複層の導電体層から
    形成された包囲壁が設けられ、
    前記包囲壁の一部が前記機能構造体と同じ材質で構成されてなり、
    前記導電体層は前記配線層の一部で形成されて空洞部を取り巻く平面形状を備え、
    前記被覆構造のうち前記空洞部を上方から覆う上方被覆部は、前記空洞部に臨む貫通孔
    を備えた第1被覆層と、該第1被覆層の前記貫通孔を閉鎖する第2被覆層と、保護層と、
    を有し、前記機能構造体の上方に配置された前記配線層の一部で構成され、且つ空洞部を
    取り巻く平面形状を備えて前記導電体層の1層に接続する接続部分を有して形成されてい
    る前記第1被覆層を含むことを特徴とする電子装置。
  2. 前記周囲被覆部は、前記機能構造体と同層同材質にて前記空洞部を取り巻く形状に構成
    された下部包囲壁を有し、該下部包囲壁の上方に前記包囲壁が配置されていることを特徴
    とする請求項1に記載の電子装置。
  3. 前記包囲壁は前記下部包囲壁に全周に亘って接続されていることを特徴とする請求項2
    に記載の電子装置。
  4. 基板と、該基板上に形成された機能素子を構成する機能構造体と、該機能構造体が配置
    された空洞部を画成する被覆構造とを具備する電子装置の製造方法において、
    前記機能構造体を犠牲層とともに形成する構造体形成工程と、
    前記機能構造体上に層間絶縁膜を形成する絶縁膜形成工程と、
    前記層間絶縁膜上に配線層を形成し、前記機能構造体と同じ材質である該配線層の一部が前記機能構造体を取り巻く平面形状を有する導電体層からなる包囲壁とする配線層形成工程と、
    前記機能構造体の上方に貫通孔を備え、且つ第1導電体層に接続して前記機能構造体を取り巻く平面形状を有する接続部分を有する第1被覆層を形成する第1被覆工程と、
    保護膜を形成する工程と、
    前記第1被覆層の前記貫通孔を通して前記機能構造体上の前記層間絶縁膜及び前記犠牲
    層を除去し、前記包囲壁を残すリリース工程と、
    前記第1被覆層の前記貫通孔を閉鎖する第2被覆層を形成する第2被覆工程と、
    を具備することを特徴とする電子装置の製造方法。
  5. 前記構造体形成工程では、前記機能構造体とともに、前記機能構造体を取り巻く形状で
    前記包囲壁を支持する下部包囲壁が形成されることを特徴とする請求項4に記載の電子装
    置の製造方法。
JP2008275257A 2008-10-27 2008-10-27 電子装置及びその製造方法 Expired - Fee Related JP5401916B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008275257A JP5401916B2 (ja) 2008-10-27 2008-10-27 電子装置及びその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008275257A JP5401916B2 (ja) 2008-10-27 2008-10-27 電子装置及びその製造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2006302478A Division JP2008114354A (ja) 2006-11-08 2006-11-08 電子装置及びその製造方法

Publications (2)

Publication Number Publication Date
JP2009105411A JP2009105411A (ja) 2009-05-14
JP5401916B2 true JP5401916B2 (ja) 2014-01-29

Family

ID=40706749

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008275257A Expired - Fee Related JP5401916B2 (ja) 2008-10-27 2008-10-27 電子装置及びその製造方法

Country Status (1)

Country Link
JP (1) JP5401916B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017519646A (ja) * 2014-06-16 2017-07-20 エプコス アクチエンゲゼルシャフトEpcos Ag マイクロエレクトロニクスパッケージおよびマイクロエレクトロニクスパッケージを製造する方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011154363A2 (en) * 2010-06-07 2011-12-15 Commissariat à l'énergie atomique et aux énergies alternatives Analysis device including a mems and/or nems network
JP2012096316A (ja) 2010-11-02 2012-05-24 Seiko Epson Corp 電子装置および電子装置の製造方法
JP2012119822A (ja) 2010-11-30 2012-06-21 Seiko Epson Corp 電子装置、電子機器及び電子装置の製造方法
JP2014057125A (ja) 2012-09-11 2014-03-27 Seiko Epson Corp 電子装置およびその製造方法、並びに発振器
JP2015228624A (ja) 2014-06-02 2015-12-17 セイコーエプソン株式会社 電子部品、電子機器および移動体
JP6433842B2 (ja) * 2015-04-03 2018-12-05 株式会社東芝 電子装置及びその製造方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3446359B2 (ja) * 1994-12-28 2003-09-16 株式会社デンソー 半導体装置用マイクロキャビティおよびその製造方法
JP2000124470A (ja) * 1998-10-13 2000-04-28 Toyota Central Res & Dev Lab Inc 微小真空容器及びその製造方法
JP3910500B2 (ja) * 2002-07-09 2007-04-25 三菱電機株式会社 高周波スイッチ、単極双投スイッチおよび多極多投スイッチ
JP2005262353A (ja) * 2004-03-17 2005-09-29 Sony Corp 電子部品および電子部品の製造方法
JP4504086B2 (ja) * 2004-05-06 2010-07-14 日本電信電話株式会社 半導体装置の製造方法
JP4403977B2 (ja) * 2005-01-26 2010-01-27 ソニー株式会社 機能素子体及びその製造方法並びに回路モジュール

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017519646A (ja) * 2014-06-16 2017-07-20 エプコス アクチエンゲゼルシャフトEpcos Ag マイクロエレクトロニクスパッケージおよびマイクロエレクトロニクスパッケージを製造する方法

Also Published As

Publication number Publication date
JP2009105411A (ja) 2009-05-14

Similar Documents

Publication Publication Date Title
JP2008114354A (ja) 電子装置及びその製造方法
JP5233302B2 (ja) 電子装置、共振子、及び電子装置の製造方法
JP4386086B2 (ja) 電子装置及びその製造方法
JP5401916B2 (ja) 電子装置及びその製造方法
US7994594B2 (en) Electronic device, resonator, oscillator and method for manufacturing electronic device
JP4327118B2 (ja) バルク音響波共振器の製造方法
US8796845B2 (en) Electronic device covered by multiple layers and method for manufacturing electronic device
JP2010082797A (ja) マイクロマシン装置及びマイクロマシン装置の製造方法
JP5435199B2 (ja) 機能デバイス及びその製造方法
TWI621242B (zh) 具有紅外線吸收結構層的氮化鋁(ain)裝置
US8343789B2 (en) Microstructure device with an improved anchor
US11292712B2 (en) Method of forming semiconductor device structure
CN104627948A (zh) 微机械传感器设备以及相应的制造方法
KR20200036764A (ko) 이중 백플레이트 및 다이어프램 마이크로폰
JP2010280035A (ja) Memsデバイスとその製造方法
JP5408447B2 (ja) 電子装置
TW201103858A (en) Microelectronic device and method for fabricating MEMS resonator thereof
JP2010098454A (ja) 機械電気変換素子
JP4886147B2 (ja) 微細加工構成素子及びその製造方法
JP2007216308A (ja) 電子装置及びその製造方法
JP2010012534A (ja) デバイス及びその製造方法
JP2011143486A (ja) 電子装置
JP2014120598A (ja) 電子装置及びその製造方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120529

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120712

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130115

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130314

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131001

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131014

R150 Certificate of patent or registration of utility model

Ref document number: 5401916

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees