JP5353201B2 - 固体撮像装置の製造方法 - Google Patents
固体撮像装置の製造方法 Download PDFInfo
- Publication number
- JP5353201B2 JP5353201B2 JP2008297719A JP2008297719A JP5353201B2 JP 5353201 B2 JP5353201 B2 JP 5353201B2 JP 2008297719 A JP2008297719 A JP 2008297719A JP 2008297719 A JP2008297719 A JP 2008297719A JP 5353201 B2 JP5353201 B2 JP 5353201B2
- Authority
- JP
- Japan
- Prior art keywords
- groove
- insulating film
- element isolation
- forming
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/10—Integrated devices
- H10F39/12—Image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/802—Geometry or disposition of elements in pixels, e.g. address-lines or gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/011—Manufacture or treatment of image sensors covered by group H10F39/12
- H10F39/026—Wafer-level processing
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/807—Pixel isolation structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/803—Pixels having integrated switching, control, storage or amplification elements
Landscapes
- Solid State Image Pick-Up Elements (AREA)
Description
その結果、画素が微細になるに伴い、ホール蓄積層113のP型の不純物の拡散の影響が大きくなり、画素のリセットトランジスタ114R、増幅トランジスタ114A、選択トランジスタ114Sでの実効的なチャネル幅はP型不純物の拡散の影響により小さくなる。このように実効チャネル幅が小さくなると、特に増幅トランジスタ114Aでの1/fノイズの悪化が問題となる。
また画素の微細化のために、チャネル幅を広げることも難しくなっている。
このため、ノイズ抑制と微細化の両立が困難になっている。
[固体撮像装置の構成の一例]
本発明の第1の実施の形態に係る固体撮像装置の構成の一例を、図1の概略構成断面図および図2(1)の平面レイアウト図、図2(2)の回路図によって説明する。図1は、図2中のA−B−C線断面を模式的に表している図面である。
上記画素13には、光電変換部15と画素トランジスタ部16が形成されている。
上記光電変換部15は、入射光を光電変換して信号電荷を得るもので、例えばフォトダイオードで構成されている。
上記画素トランジスタ部16は、上記光電変換部15から読み出した信号電荷を電圧に変換するものである。例えば、上記光電変換部15側より、転送トランジスタ(読み出しトランジスタともいう)16T、リセットトランジスタ16R、増幅トランジスタ16A、選択トランジスタ16Sが順に配列されている。また、上記転送トランジスタ16Tと上記リセットトランジスタ16Rの共通の拡散層がフローティングディフュージョンFDとなっている。フローティングディフュージョンFDは増幅トランジスタ16Aのゲート電極16AGに接続されている(図2(1)には図示せず)。
また上記周辺回路部は、画素用垂直走査回路、水平走査回路、駆動回路、タイミング発生回路等を有する。
図1に示すように、半導体基板11には、素子分離領域14によって分離された光電変換部15と画素トランジスタ部16(増幅トランジスタ16A、図示はしていないリセットトランジスタおよび選択トランジスタ等)が形成されている。
また上記光電変換部15の周囲には、光電変換部15を周囲と分離するためのP型拡散層22が形成されている。このP型拡散層22上には、P型拡散層22の電位を一定値に固定するための電極部23が形成されている。
上記増幅トランジスタ16Aは、半導体基板11上にゲート絶縁膜24を介してゲート電極16AGが形成され、このゲート電極16AGの両側(チャネル長方向:図面前後方向)にはソース・ドレイン領域(図示せず)が形成されている。図示はしていないが、リセットトランジスタ、選択トランジスタ、転送トランジスタも同様な構成をとっている。ただし転送トランジスタは、ソース・ドレイン領域の一方が光電変換部のN型領域で兼ねられており、他方がフローティングディフュージョンFD(前記図2参照)で兼ねられている。
上記負の固定電荷を有する絶縁膜33は、化学気相成長法、スパッタリング法、原子層蒸着(ALD:Atomic Layer Deposition)法等で成膜されてものを用いることができるが、下地との良好な界面を有する原子層蒸着法により成膜されたものが好適である。
また、原子層蒸着法を用いれば、成膜中に界面準位を低減する酸化シリコン(SiO2)層を同時に1nm程度形成することができるので好適である。この場合、上記酸化シリコン膜32の形成を省略してもよい。
なお、上記負の固定電荷を有する絶縁膜33の負の固定電荷によって、上記素子分離領域14下の半導体基板11にホールの誘起が十分にできるならば、上記P型不純物領域35を形成しなくともよい。
もしくはP型不純物領域35を形成した場合には、その濃度を低減することができる。つまり、上記P型不純物領域35を形成することによって、上記負の固定電荷を有する絶縁膜33の負の固定電荷により発生されるホール蓄積層に加えて、ホール蓄積効果が高められる。
したがって、P型不純物領域35の濃度を低くしても、その分を補う上記負の固定電荷を有する絶縁膜33の負の固定電荷によって誘起されるホールによって、上記負の固定電荷を有する絶縁膜33が無くP型不純物領域が形成された従来の固体撮像装置と同等のホール濃度が得られる。よって、従来の固体撮像装置の素子分離領域下に形成されるP型不純物領域よりも上記P型不純物領域35の濃度を低くすることができる。
すなわち、トランジスタの微細化に伴い顕著になるP型不純物の拡散による狭チャネル効果を抑制できる。特に、増幅トランジスタ16Aの実効チャネル幅の縮小が抑制されるので、1/fノイズが低減される。また、狭チャネル効果が抑制できることから、トランジスタのしきい値電圧の上昇が抑制され、しきい値電圧のバラツキが低減されるという効果も得られる。
言い換えれば、画素トランジスタ部16のトランジスタの実効チャネル幅を確保して1/fノイズを低減しつつ、P型不純物領域35によるP型不純物の拡散が抑制される分、画素サイズの縮小化が可能になる。
よって、ノイズ抑制と微細化の両立させることが可能になる。
またノイズの低減より、撮像画質の向上が図れる。また微細化により画素数を増大させることができる。これにより撮像画質の高精細化が図れる。このような利点がある。
[固体撮像装置の製造方法の第1例]
本発明の第2の実施の形態に係る固体撮像装置の製造方法の第1例を、図3、図4の製造工程断面図によって説明する。
上記第1溝51、第2溝52の半導体基板11に対する掘り込み深さは、画素部に形成される素子分離領域の絶縁膜の膜厚によって決定される。上記掘り込み深さは、例えば150nm以下、好ましくは50nm程度とする。
その後、上記レジストマスクを除去する。
したがって、この酸化シリコン膜53、54によって、上記第1溝51、第2溝52の上記半導体基板11側界面に生じていた欠陥が低減される。
ただし、上記酸化シリコン膜53、54の膜厚が厚くなるほど、その後に埋め込む負の固定電荷を有する膜による半導体基板11へのホール誘起の効果が小さくなる。
よって、上記酸化シリコン膜53、54の膜厚は5nm以下であることが好ましい。
成膜方法としては、例えば、化学気相成長法、スパッタリング法、原子層蒸着(ALD:Atomic Layer Deposition)法等が挙げられる。下地との良好な界面を有するために、原子層蒸着法を用いることが好適である。
また、原子層蒸着法を用いれば、成膜中に界面準位を低減する酸化シリコン(SiO2)層を同時に1nm程度形成することができるので好適である。この場合、上記酸化シリコン膜53、54の形成工程を省略することも可能である。
この結果、画素部形成領域17には上記負の固定電荷を有する絶縁膜55が残される。
さらに、上記レジストマスク81が形成された状態で上記窒化シリコン膜72をハードマスクとして、上記半導体基板11中に上記第2溝52をさらに掘り込む。
その後、上記レジストマスク81を除去する。図面はレジストマスク81を除去する直前の状態を示した。
したがって、この酸化シリコン膜56によって、上記第2溝52の上記半導体基板11側界面に生じていた欠陥が低減される。
なお、上記負の固定電荷を有する絶縁膜55の負の固定電荷による上記第1溝51に形成される素子分離領域下の半導体基板11へのホール誘起が十分にできるならば、上記P型不純物領域57を形成しなくともよい。
本プロセスでは、上記負の固定電荷を有する絶縁膜55の負の固定電荷により誘起されるホールに追加して、P型不純物を注入した。
勿論、P型不純物領域57の濃度を低くしても上記負の固定電荷を有する絶縁膜55の負の固定電荷によって誘起されるホールによって、上記負の固定電荷を有する絶縁膜55が無い従来プロセスと同等のホール濃度が得られる。したがって、従来技術よりもP型不純物領域57の濃度を低くすることができる。
その後、上記レジストマスク82を除去する。図面はレジストマスク82を除去する直前の状態を示した。
その後、上記窒化シリコン膜72上の余剰な埋め込み絶縁膜58、負の固定電荷を有する絶縁膜55を除去して平坦化する。この平坦化には、例えば化学的機械研磨(CMP)法を用いる。その結果、上記第1溝51の内部に第1素子分離領域61を形成され、上記第2溝52の内部に第2素子分離領域62を形成される。
したがって、上記第1素子分離領域61は、上記埋め込み絶縁膜58の下に上記負の固定電荷を有する絶縁膜55を有し、さらに、酸化シリコン膜53を有する。また、上記第2素子分離領域62は、上記埋め込み絶縁膜58の下に酸化シリコン膜54を有する。
よって、画素部形成領域17に形成した第1溝51上に上記負の固定電荷を有する絶縁膜55を有する第1素子分離領域61が形成され、周辺回路部形成領域18に形成した第2溝52上に第2素子分離領域62が形成される。
また負の固定電荷によってホール蓄積層を誘起するために、従来のように素子分離領域直下の半導体基板にP型不純物領域を形成しない。もしくはP型不純物領域57を形成した場合には、その濃度が低減される。
したがって、トランジスタの微細化に伴い顕著になるP型不純物領域57のP型不純物の拡散による狭チャネル効果を抑制できる。特に、増幅トランジスタの実効チャネル幅の縮小が抑制されるので、1/fノイズが低減される。また、狭チャネル効果が抑制できることから、トランジスタのしきい値電圧の上昇が抑制され、しきい値電圧のバラツキが低減されるという効果も得られる。
言い換えれば、画素トランジスタ部のトランジスタの実効チャネル幅を確保して1/fノイズを低減しつつ、P型不純物領域57によるP型不純物の拡散が抑制される分、画素サイズの縮小化が可能になる。
よって、ノイズ抑制と微細化の両立させることが可能になる。
またノイズの低減より、撮像画質の向上が図れる。また微細化により画素数を増大させることができる。これにより撮像画質の高精細化が図れる。このような利点がある。
[固体撮像装置の製造方法の第2例]
本発明の第3の実施の形態に係る固体撮像装置の製造方法の第2例を、図5、図6の製造工程断面図によって説明する。
上記第1溝51、第2溝52の半導体基板11に対する掘り込み深さは、画素部に形成される素子分離領域の絶縁膜の膜厚によって決定される。上記掘り込み深さは、例えば150nm以下、好ましくは50nm程度とする。
その後、上記レジストマスクを除去する。
その後、上記レジストマスク83を除去する。図面はレジストマスク83を除去する直前の状態を示した。
したがって、この酸化シリコン膜53、54によって、上記第1溝51、第2溝52の上記半導体基板11側界面に生じていた欠陥が低減される。
ただし、上記酸化シリコン膜53、54の膜厚が厚くなるほど、その後に埋め込む負の固定電荷を有する膜による半導体基板11へのホール誘起の効果が小さくなる。
よって、上記酸化シリコン膜53、54の膜厚は5nm以下であることが好ましい。
成膜方法としては、例えば、化学気相成長法、スパッタリング法、原子層蒸着(ALD:Atomic Layer Deposition)法等が挙げられる。下地との良好な界面を有するために、原子層蒸着法を用いることが好適である。
また、原子層蒸着法を用いれば、成膜中に界面準位を低減する酸化シリコン(SiO2)層を同時に1nm程度形成することができるので好適である。この場合、上記酸化シリコン膜53、54の形成工程を省略することも可能である。
この結果、画素部形成領域17には上記負の固定電荷を有する絶縁膜55が残される。
その後、上記レジストマスク84を除去する。図面はレジストマスク84を除去する直前の状態を示した。
したがって、この酸化シリコン膜56によって、上記第2溝52の上記半導体基板11側界面に生じていた欠陥が低減される。
なお、上記負の固定電荷を有する絶縁膜55の負の固定電荷による上記第1溝51に形成される素子分離領域下の半導体基板11へのホール誘起が十分にできるならば、上記P型不純物領域57を形成しなくともよい。
本プロセスでは、上記負の固定電荷を有する絶縁膜55の負の固定電荷により誘起されるホールに追加して、P型不純物を注入した。
勿論、P型不純物領域57の濃度を低くしても上記負の固定電荷を有する絶縁膜55の負の固定電荷によって誘起されるホールによって、上記負の固定電荷を有する絶縁膜55が無い従来プロセスと同等のホール濃度が得られる。したがって、従来技術よりもP型不純物領域57の濃度を低くすることができる。
その後、上記レジストマスク85を除去する。図面はレジストマスク85を除去する直前の状態を示した。
その後、上記窒化シリコン膜72上の余剰な埋め込み絶縁膜58、負の固定電荷を有する絶縁膜55を除去して平坦化する。この平坦化には、例えば化学的機械研磨(CMP)法を用いる。その結果、上記第1溝51の内部に第1素子分離領域61を形成され、上記第2溝52の内部に第2素子分離領域62を形成される。
したがって、上記第1素子分離領域61は、上記埋め込み絶縁膜58の下に上記負の固定電荷を有する絶縁膜55を有し、さらに、酸化シリコン膜53を有する。また、上記第2素子分離領域62は、上記埋め込み絶縁膜58の下に酸化シリコン膜54を有する。
よって、画素部形成領域17に形成した第1溝51上に上記負の固定電荷を有する絶縁膜55を有する第1素子分離領域61が形成され、周辺回路部形成領域18に形成した第2溝52上に第2素子分離領域62が形成される。
また負の固定電荷によってホール蓄積層を誘起するために、従来のように素子分離領域直下の半導体基板にP型不純物領域を形成しない。もしくはP型不純物領域57を形成した場合には、その濃度が低減される。
したがって、トランジスタの微細化に伴い顕著になるP型不純物領域57のP型不純物の拡散による狭チャネル効果を抑制できる。特に、増幅トランジスタの実効チャネル幅の縮小が抑制されるので、1/fノイズが低減される。また、狭チャネル効果が抑制できることから、トランジスタのしきい値電圧の上昇が抑制され、しきい値電圧のバラツキが低減されるという効果も得られる。
言い換えれば、画素トランジスタ部のトランジスタの実効チャネル幅を確保して1/fノイズを低減しつつ、P型不純物領域57によるP型不純物の拡散が抑制される分、画素サイズの縮小化が可能になる。
よって、ノイズ抑制と微細化の両立させることが可能になる。
またノイズの低減より、撮像画質の向上が図れる。また微細化により画素数を増大させることができる。これにより撮像画質の高精細化が図れる。このような利点がある。
[固体撮像装置の製造方法の第3例]
本発明の第4の実施の形態に係る固体撮像装置の製造方法の第3例を、図7〜図9の製造工程断面図によって説明する。
その後、上記レジストマスクを除去する。
したがって、この酸化シリコン膜64によって、上記第1溝63の上記半導体基板11側界面に生じていた欠陥が低減される。
その後、上記窒化シリコン膜72上の余剰な第1埋め込み絶縁膜65を除去して平坦化する。この平坦化には、例えば化学的機械研磨(CMP)法を用いる。その結果、上記第1溝63の内部に第1素子分離領域66を形成される。
したがって、上記第1素子分離領域66は、上記第1埋め込み絶縁膜65の下に酸化シリコン膜64を有する。
上記第2溝67の半導体基板11に対する掘り込み深さは、画素部に形成される素子分離領域の絶縁膜の膜厚によって決定される。上記掘り込み深さは、例えば150nm以下、好ましくは50nm程度とする。
その後、上記レジストマスクを除去する。
したがって、この酸化シリコン膜68によって、上記第2溝67の上記半導体基板11側界面に生じていた欠陥が低減される。
ただし、上記酸化シリコン膜68の膜厚が厚くなるほど、その後に埋め込む負の固定電荷を有する膜による半導体基板11へのホール誘起の効果が小さくなる。
よって、上記酸化シリコン膜68の膜厚は5nm以下であることが好ましい。
なお、次の工程で形成される負の固定電荷を有する絶縁膜の負の固定電荷による上記第2溝67に形成される素子分離領域下の半導体基板11へのホール誘起が十分にできるならば、上記P型不純物領域57を形成しなくともよい。
本プロセスでは、負の固定電荷を有する絶縁膜の負の固定電荷により誘起されるホールに追加して、P型不純物を注入した。
勿論、P型不純物領域57の濃度を低くしても上記負の固定電荷を有する絶縁膜の負の固定電荷によって誘起されるホールによって、上記負の固定電荷を有する絶縁膜が無い従来プロセスと同等のホール濃度が得られる。したがって、従来技術よりもP型不純物領域57の濃度を低くすることができる。
成膜方法としては、例えば、化学気相成長法、スパッタリング法、原子層蒸着(ALD:Atomic Layer Deposition)法等が挙げられる。下地との良好な界面を有するために、原子層蒸着法を用いることが好適である。
また、原子層蒸着法を用いれば、成膜中に界面準位を低減する酸化シリコン(SiO2)層を同時に1nm程度形成することができるので好適である。この場合、上記酸化シリコン膜68の形成工程を省略することも可能である。
その後、上記絶縁膜73上の余剰な第2埋め込み絶縁膜69、負の固定電荷を有する絶縁膜55を除去して平坦化する。この平坦化には、例えば化学的機械研磨(CMP)法を用いる。その結果、上記第2溝67の内部に第2素子分離領域70が形成される。
したがって、上記第2素子分離領域70は、上記第2埋め込み絶縁膜69の下に上記酸化シリコン膜68、負の固定電荷を有する絶縁膜55を有する。
よって、画素部形成領域17に形成した第2溝67上に上記負の固定電荷を有する絶縁膜55を有する第2素子分離領域70が形成され、周辺回路部形成領域18に形成した第1溝63上に第1素子分離領域66が形成される。
また負の固定電荷を有する絶縁膜33(製造方法の第3例の負の固定電荷を有する絶縁膜55に相当)によって素子分離領域14下に誘起されるホール蓄積層の電位もP型拡散層22を介して固定される。
また負の固定電荷によってホール蓄積層を形成するために、従来のように素子分離領域直下の半導体基板にP型不純物領域を形成しない。もしくはP型不純物領域57を形成した場合には、その濃度が低減される。
したがって、トランジスタの微細化に伴い顕著になるP型不純物領域57のP型不純物の拡散による狭チャネル効果を抑制できる。特に、増幅トランジスタの実効チャネル幅の縮小が抑制されるので、1/fノイズが低減される。また、狭チャネル効果が抑制できることから、トランジスタのしきい値電圧の上昇が抑制され、しきい値電圧のバラツキが低減されるという効果も得られる。
言い換えれば、画素トランジスタ部のトランジスタの実効チャネル幅を確保して1/fノイズを低減しつつ、P型不純物領域57によるP型不純物の拡散が抑制される分、画素サイズの縮小化が可能になる。
よって、ノイズ抑制と微細化の両立させることが可能になる。
またノイズの低減より、撮像画質の向上が図れる。また微細化により画素数を増大させることができる。これにより撮像画質の高精細化が図れる。このような利点がある。
[固体撮像装置の製造方法の第4例]
本発明の第5の実施の形態に係る固体撮像装置の製造方法の第4例を、図10、図11の製造工程断面図によって説明する。
上記第1溝51、第2溝52の半導体基板11に対する掘り込み深さは、画素部に形成される素子分離領域の絶縁膜の膜厚によって決定される。上記掘り込み深さは、例えば150nm以下、好ましくは50nm程度とする。
その後、上記レジストマスクを除去する。
その後、上記レジストマスク83を除去する。図面はレジストマスク83を除去する直前の状態を示した。
したがって、この酸化シリコン膜53、54によって、上記第1溝51、第2溝52の上記半導体基板11側界面に生じていた欠陥が低減される。
ただし、上記酸化シリコン膜53、54の膜厚が厚くなるほど、その後に埋め込む負の固定電荷を有する膜による半導体基板11へのホール誘起の効果が小さくなる。
よって、上記酸化シリコン膜53、54の膜厚は5nm以下であることが好ましい。
なお、後に形成される負の固定電荷を有する絶縁膜の負の固定電荷による上記第1溝51に形成される素子分離領域下の半導体基板11へのホール誘起が十分にできるならば、上記P型不純物領域57を形成しなくともよい。
本プロセスでは、負の固定電荷を有する絶縁膜の負の固定電荷により誘起されるホールに追加して、P型不純物を注入した。
勿論、P型不純物領域57の濃度を低くしても負の固定電荷を有する絶縁膜の負の固定電荷によって誘起されるホールによって、負の固定電荷を有する絶縁膜が無い従来プロセスと同等のホール濃度が得られる。したがって、従来技術よりもP型不純物領域57の濃度を低くすることができる。
その後、上記レジストマスク86を除去する。図面はレジストマスク86を除去する直前の状態を示した。
成膜方法としては、例えば、化学気相成長法、スパッタリング法、原子層蒸着(ALD:Atomic Layer Deposition)法等が挙げられる。下地との良好な界面を有するために、原子層蒸着法を用いることが好適である。
また、原子層蒸着法を用いれば、成膜中に界面準位を低減する酸化シリコン(SiO2)層を同時に1nm程度形成することができるので好適である。この場合、上記酸化シリコン膜53、54の形成工程を省略することも可能である。
その後、上記窒化シリコン膜72上の余剰な埋め込み絶縁膜58、負の固定電荷を有する絶縁膜55を除去して平坦化する。この平坦化には、例えば化学的機械研磨(CMP)法を用いる。その結果、上記第1溝51の内部に第1素子分離領域61を形成され、上記第2溝52の内部に第2素子分離領域62を形成される。
したがって、上記第1素子分離領域61は、上記埋め込み絶縁膜58の下に上記負の固定電荷を有する絶縁膜55を有し、さらに、酸化シリコン膜53を有する。また、上記第2素子分離領域62は、上記埋め込み絶縁膜58の下に上記負の固定電荷を有する絶縁膜55を有し、さらに酸化シリコン膜54を有する。
よって、画素部形成領域17に形成した第1溝51上に上記負の固定電荷を有する絶縁膜55を有する第1素子分離領域61が形成され、周辺回路部形成領域18に形成した第2溝52上に第2素子分離領域62が形成される。
また負の固定電荷によってホール蓄積層を形成するために、従来のように素子分離領域直下の半導体基板にP型不純物領域を形成しない。もしくはP型不純物領域57を形成した場合には、その濃度が低減される。
したがって、トランジスタの微細化に伴い顕著になるP型不純物領域57のP型不純物の拡散による狭チャネル効果を抑制できる。特に、増幅トランジスタの実効チャネル幅の縮小が抑制されるので、1/fノイズが低減される。また、狭チャネル効果が抑制できることから、トランジスタのしきい値電圧の上昇が抑制され、しきい値電圧のバラツキが低減されるという効果も得られる。
言い換えれば、画素トランジスタ部のトランジスタの実効チャネル幅を確保して1/fノイズを低減しつつ、P型不純物領域57によるP型不純物の拡散が抑制される分、画素サイズの縮小化が可能になる。
よって、ノイズ抑制と微細化の両立させることが可能になる。
またノイズの低減より、撮像画質の向上が図れる。また微細化により画素数を増大させることができる。これにより撮像画質の高精細化が図れる。このような利点がある。
[撮像装置の構成の一例]
本発明の第6の実施の形態に係る撮像装置の構成の一例を、図12のブロック図によって説明する。この撮像装置には、例えば、ビデオカメラ、デジタルスチルカメラ、携帯電話のカメラ等がある。
また「撮像」は、通常のカメラ撮影時における像の撮りこみだけではなく、広義の意味として、指紋検出なども含むものである。
Claims (10)
- 半導体基板の画素部形成領域に素子分離用の第1溝と周辺回路部形成領域に素子分離用の第2溝を形成する工程と、
前記第1溝と前記第2溝の内面に酸化シリコン膜を介して負の固定電荷を有する絶縁膜を形成する工程と、
前記周辺回路部形成領域に形成された前記負の固定電荷を有する絶縁膜を除去する工程と、
前記第2溝を第1溝よりも深くする工程と、
前記第1溝と前記第2溝に埋め込み絶縁膜を埋め込んで、前記第1溝に第1素子分離領域を形成し、前記第2溝に第2素子分離領域を形成する工程を順に有する
固体撮像装置の製造方法。 - 前記負の固定電荷を有する絶縁膜を除去する工程の後で、前記第1溝と前記第2溝に埋め込み絶縁膜を埋め込む工程の前に、
前記第1溝の底部の前記半導体基板にP型不純物領域を形成する
請求項1記載の固体撮像装置の製造方法。 - 半導体基板の画素部形成領域に素子分離用の第1溝と周辺回路部形成領域に素子分離用の第2溝を形成する工程と、
前記第1溝をマスクして前記第2溝を前記第1溝よりも深くする工程と、
前記第1溝と前記第2溝の内面に酸化シリコン膜を介して負の固定電荷を有する絶縁膜を形成する工程と、
前記周辺回路部形成領域に形成された前記負の固定電荷を有する絶縁膜を除去する工程と、
前記第1溝と前記第2溝に埋め込み絶縁膜を埋め込んで、前記第1溝に第1素子分離領域を形成し、前記第2溝に第2素子分離領域を形成する工程を順に有する
固体撮像装置の製造方法。 - 前記負の固定電荷を有する絶縁膜を除去する工程の後で、前記絶縁膜を埋め込む工程の前に、
前記第1溝の底部の前記半導体基板にP型不純物領域を形成する
請求項3記載の固体撮像装置の製造方法。 - 半導体基板を含む基板の周辺回路部形成領域に素子分離用の第1溝を形成する工程と、
前記第1溝に第1埋め込み絶縁膜を埋め込んで第1素子分離領域を形成する工程と、
前記基板上に前記第1素子分離領域を被覆する絶縁膜を形成する工程と、
前記絶縁膜が形成された前記半導体基板の画素部形成領域に素子分離用の第2溝を形成する工程と、
前記第2溝の内面に酸化シリコン膜を介して負の固定電荷を有する絶縁膜を形成する工程と、
前記第2溝に第2埋め込み絶縁膜を埋め込んで第2素子分離領域を形成する工程を順に有する
固体撮像装置の製造方法。 - 前記第2溝を形成する工程の後で、前記第2溝に第2埋め込み絶縁膜を埋め込む工程の前に、
前記第2溝の底部の前記半導体基板にP型不純物領域を形成する
請求項5記載の固体撮像装置の製造方法。 - 半導体基板の画素部形成領域に素子分離用の第1溝と周辺回路部形成領域に素子分離用の第2溝を形成する工程と、
前記第1溝をマスクして前記第2溝を前記第1溝よりも深くする工程と、
前記第1溝と前記第2溝の内面に酸化シリコン膜を介して負の固定電荷を有する絶縁膜を形成する工程と、
前記第1溝と前記第2溝に埋め込み絶縁膜を埋め込んで、前記第1溝に第1素子分離領域を形成し、前記第2溝に第2素子分離領域を形成する工程を順に有する
固体撮像装置の製造方法。 - 前記負の固定電荷を有する絶縁膜を除去する工程の後で、前記埋め込み絶縁膜を埋め込む工程の前に、
前記第1溝の底部の前記半導体基板にP型不純物領域を形成する
請求項7記載の固体撮像装置の製造方法。 - 前記第1素子分離領域及び前記第2素子分離領域のうちの前記画素部形成領域に形成する素子分離領域は、少なくとも各前記画素を分離するものである
請求項1〜請求項8のいずれか1項に記載の固体撮像装置の製造方法。 - 前記負の固定電荷を有する絶縁膜は、ハフニウム、ジルコニウム、アルミニウム、タンタル、チタン、イットリウム、ランタノイド元素のうち、少なくとも1つの元素を含む絶縁膜である
請求項1〜請求項9のいずれか1項に記載の固体撮像装置の製造方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008297719A JP5353201B2 (ja) | 2008-11-21 | 2008-11-21 | 固体撮像装置の製造方法 |
| TW098137281A TWI431767B (zh) | 2008-11-21 | 2009-11-03 | 固態成像元件,製造固態成像元件的方法及成像裝置 |
| KR1020090111386A KR20100057501A (ko) | 2008-11-21 | 2009-11-18 | 고체 촬상 장치 및 그 제조 방법 및 촬상 장치 |
| US12/622,652 US9064762B2 (en) | 2008-11-21 | 2009-11-20 | Solid-state imaging device, method for manufacturing solid-state imaging device, and imaging apparatus |
| CN200910226486A CN101740597A (zh) | 2008-11-21 | 2009-11-20 | 固态成像装置、固态成像装置的制造方法和成像设备 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008297719A JP5353201B2 (ja) | 2008-11-21 | 2008-11-21 | 固体撮像装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010123841A JP2010123841A (ja) | 2010-06-03 |
| JP5353201B2 true JP5353201B2 (ja) | 2013-11-27 |
Family
ID=42195901
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008297719A Expired - Fee Related JP5353201B2 (ja) | 2008-11-21 | 2008-11-21 | 固体撮像装置の製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US9064762B2 (ja) |
| JP (1) | JP5353201B2 (ja) |
| KR (1) | KR20100057501A (ja) |
| CN (1) | CN101740597A (ja) |
| TW (1) | TWI431767B (ja) |
Families Citing this family (29)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7057256B2 (en) | 2001-05-25 | 2006-06-06 | President & Fellows Of Harvard College | Silicon-based visible and near-infrared optoelectric devices |
| US7442629B2 (en) | 2004-09-24 | 2008-10-28 | President & Fellows Of Harvard College | Femtosecond laser-induced formation of submicrometer spikes on a semiconductor substrate |
| US8692198B2 (en) | 2010-04-21 | 2014-04-08 | Sionyx, Inc. | Photosensitive imaging devices and associated methods |
| WO2011160130A2 (en) | 2010-06-18 | 2011-12-22 | Sionyx, Inc | High speed photosensitive devices and associated methods |
| JP5682174B2 (ja) * | 2010-08-09 | 2015-03-11 | ソニー株式会社 | 固体撮像装置とその製造方法、並びに電子機器 |
| JP2012044004A (ja) * | 2010-08-19 | 2012-03-01 | Sharp Corp | 固体撮像素子およびその製造方法、電子情報機器 |
| CN102420163A (zh) * | 2010-09-28 | 2012-04-18 | 中国科学院微电子研究所 | 一种隔离结构及制造方法、以及具有该结构的半导体器件 |
| TWI467746B (zh) * | 2010-12-15 | 2015-01-01 | 新力股份有限公司 | 半導體元件及其製造方法與電子裝置 |
| JP5708025B2 (ja) | 2011-02-24 | 2015-04-30 | ソニー株式会社 | 固体撮像装置、および、その製造方法、電子機器 |
| JP6299058B2 (ja) | 2011-03-02 | 2018-03-28 | ソニー株式会社 | 固体撮像装置、固体撮像装置の製造方法及び電子機器 |
| US9496308B2 (en) | 2011-06-09 | 2016-11-15 | Sionyx, Llc | Process module for increasing the response of backside illuminated photosensitive imagers and associated methods |
| JP2014525091A (ja) | 2011-07-13 | 2014-09-25 | サイオニクス、インク. | 生体撮像装置および関連方法 |
| CN102332460B (zh) * | 2011-08-11 | 2012-10-24 | 上海中科高等研究院 | 带有绝缘埋层的图像传感器及其制作方法 |
| CN102332462B (zh) * | 2011-08-11 | 2012-10-24 | 上海中科高等研究院 | 带有绝缘埋层的图像传感器及其制作方法 |
| CN102332463B (zh) * | 2011-08-11 | 2013-02-20 | 上海中科高等研究院 | 带有绝缘埋层的图像传感器及其制作方法 |
| KR102221993B1 (ko) | 2012-01-23 | 2021-03-02 | 소니 주식회사 | 고체 촬상 장치 및 제조 방법 및 전자 기기 |
| US9064764B2 (en) | 2012-03-22 | 2015-06-23 | Sionyx, Inc. | Pixel isolation elements, devices, and associated methods |
| CN103378117B (zh) * | 2012-04-25 | 2016-08-03 | 台湾积体电路制造股份有限公司 | 具有负电荷层的背照式图像传感器 |
| CN109599407B (zh) * | 2013-03-29 | 2022-12-16 | 索尼公司 | 成像装置 |
| US9209345B2 (en) | 2013-06-29 | 2015-12-08 | Sionyx, Inc. | Shallow trench textured regions and associated methods |
| JP6120094B2 (ja) | 2013-07-05 | 2017-04-26 | ソニー株式会社 | 固体撮像装置およびその製造方法、並びに電子機器 |
| TWI653755B (zh) * | 2013-09-12 | 2019-03-11 | 日商新力股份有限公司 | 顯示裝置、其製造方法及電子機器 |
| US9760564B2 (en) | 2015-07-09 | 2017-09-12 | International Business Machines Corporation | Extracting veiled meaning in natural language content |
| JP6789653B2 (ja) | 2016-03-31 | 2020-11-25 | キヤノン株式会社 | 光電変換装置およびカメラ |
| JP6911767B2 (ja) | 2016-04-25 | 2021-07-28 | ソニーグループ株式会社 | 固体撮像素子およびその製造方法、並びに電子機器 |
| JP7182968B2 (ja) * | 2018-09-12 | 2022-12-05 | キヤノン株式会社 | 光電変換装置および機器 |
| US11348957B2 (en) * | 2019-12-27 | 2022-05-31 | Omnivision Technologies, Inc. | Transistor having increased effective channel width |
| CN111509074B (zh) * | 2020-04-29 | 2022-03-25 | 武汉新芯集成电路制造有限公司 | 半导体器件及其制造方法 |
| CN114496734B (zh) * | 2020-10-26 | 2026-03-06 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4076148B2 (ja) * | 2003-03-20 | 2008-04-16 | 株式会社リコー | デジタルカメラ |
| US7148525B2 (en) * | 2004-01-12 | 2006-12-12 | Micron Technology, Inc. | Using high-k dielectrics in isolation structures method, pixel and imager device |
| US7154136B2 (en) * | 2004-02-20 | 2006-12-26 | Micron Technology, Inc. | Isolation structures for preventing photons and carriers from reaching active areas and methods of formation |
| JP4496866B2 (ja) | 2004-07-08 | 2010-07-07 | ソニー株式会社 | 固体撮像素子及びその製造方法 |
| JP4595464B2 (ja) | 2004-09-22 | 2010-12-08 | ソニー株式会社 | Cmos固体撮像素子の製造方法 |
| JP4774714B2 (ja) | 2004-10-20 | 2011-09-14 | ソニー株式会社 | 撮像装置及び撮像装置の駆動制御方法 |
| JP4867309B2 (ja) * | 2005-11-22 | 2012-02-01 | ソニー株式会社 | 固体撮像装置およびその製造方法、並びにカメラ |
| US7619266B2 (en) * | 2006-01-09 | 2009-11-17 | Aptina Imaging Corporation | Image sensor with improved surface depletion |
| JP2007250855A (ja) * | 2006-03-16 | 2007-09-27 | Elpida Memory Inc | 半導体装置及びその製造方法 |
-
2008
- 2008-11-21 JP JP2008297719A patent/JP5353201B2/ja not_active Expired - Fee Related
-
2009
- 2009-11-03 TW TW098137281A patent/TWI431767B/zh not_active IP Right Cessation
- 2009-11-18 KR KR1020090111386A patent/KR20100057501A/ko not_active Withdrawn
- 2009-11-20 US US12/622,652 patent/US9064762B2/en active Active
- 2009-11-20 CN CN200910226486A patent/CN101740597A/zh active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| KR20100057501A (ko) | 2010-05-31 |
| US20100128161A1 (en) | 2010-05-27 |
| TWI431767B (zh) | 2014-03-21 |
| US9064762B2 (en) | 2015-06-23 |
| TW201029164A (en) | 2010-08-01 |
| JP2010123841A (ja) | 2010-06-03 |
| CN101740597A (zh) | 2010-06-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5353201B2 (ja) | 固体撮像装置の製造方法 | |
| US11948958B2 (en) | Solid-state imaging element, method for manufacturing the same, and electronic apparatus | |
| KR102135529B1 (ko) | 고체 촬상 장치, 고체 촬상 장치의 제조 방법, 및 전자 기기 | |
| JP5682174B2 (ja) | 固体撮像装置とその製造方法、並びに電子機器 | |
| CN110797359B (zh) | 摄像装置和电子设备 | |
| CN102170529B (zh) | 三维mos晶体管、固体摄像器件及其制造方法和电子装置 | |
| CN106067468B (zh) | 成像装置和电子设备 | |
| CN102683361A (zh) | 固体摄像器件、固体摄像器件的制造方法和摄像装置 | |
| KR20110014093A (ko) | 고체 촬상 소자 및 그 제조 방법, 및 고체 촬상 소자를 포함하는 촬상 장치 | |
| US20140048897A1 (en) | Pixel with negatively-charged shallow trench isolation (sti) liner | |
| JP4924634B2 (ja) | 固体撮像素子及びその製造方法、撮像装置 | |
| JP2005259886A (ja) | 固体撮像装置及びその製造方法 | |
| JP2006269799A (ja) | 固体撮像素子およびその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20111102 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130528 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130530 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130711 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130730 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130812 |
|
| LAPS | Cancellation because of no payment of annual fees |