JP5240542B2 - 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 - Google Patents
表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 Download PDFInfo
- Publication number
- JP5240542B2 JP5240542B2 JP2007078963A JP2007078963A JP5240542B2 JP 5240542 B2 JP5240542 B2 JP 5240542B2 JP 2007078963 A JP2007078963 A JP 2007078963A JP 2007078963 A JP2007078963 A JP 2007078963A JP 5240542 B2 JP5240542 B2 JP 5240542B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- transistor
- display
- driving
- gradation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 118
- 238000012937 correction Methods 0.000 claims description 85
- 230000008859 change Effects 0.000 claims description 67
- 230000004044 response Effects 0.000 claims description 63
- 230000001052 transient effect Effects 0.000 claims description 63
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 35
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 15
- 239000011159 matrix material Substances 0.000 claims description 9
- 230000005669 field effect Effects 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 71
- 239000003990 capacitor Substances 0.000 description 53
- 230000008569 process Effects 0.000 description 50
- 230000003071 parasitic effect Effects 0.000 description 40
- 238000006243 chemical reaction Methods 0.000 description 36
- 238000004364 calculation method Methods 0.000 description 19
- 230000000694 effects Effects 0.000 description 14
- 238000012795 verification Methods 0.000 description 14
- 239000010409 thin film Substances 0.000 description 12
- 230000007423 decrease Effects 0.000 description 11
- 238000012545 processing Methods 0.000 description 11
- 230000006870 function Effects 0.000 description 7
- 230000007704 transition Effects 0.000 description 6
- 238000003860 storage Methods 0.000 description 5
- 230000003321 amplification Effects 0.000 description 4
- 230000000052 comparative effect Effects 0.000 description 4
- 238000003199 nucleic acid amplification method Methods 0.000 description 4
- 230000000630 rising effect Effects 0.000 description 4
- 238000013461 design Methods 0.000 description 3
- 238000006073 displacement reaction Methods 0.000 description 3
- 238000005401 electroluminescence Methods 0.000 description 3
- 238000012423 maintenance Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 101100242814 Caenorhabditis elegans parg-1 gene Proteins 0.000 description 2
- 101100407084 Caenorhabditis elegans parp-2 gene Proteins 0.000 description 2
- GKKWUSPPIQURFM-IGDGGSTLSA-N Prostaglandin E2 ethanolamide Chemical compound CCCCC[C@H](O)\C=C\[C@H]1[C@H](O)CC(=O)[C@@H]1C\C=C/CCCC(=O)NCCO GKKWUSPPIQURFM-IGDGGSTLSA-N 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 238000010924 continuous production Methods 0.000 description 2
- 230000001276 controlling effect Effects 0.000 description 2
- 238000009795 derivation Methods 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 238000003780 insertion Methods 0.000 description 2
- 230000037431 insertion Effects 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 230000002441 reversible effect Effects 0.000 description 2
- YWWDBCBWQNCYNR-UHFFFAOYSA-N trimethylphosphine Chemical compound CP(C)C YWWDBCBWQNCYNR-UHFFFAOYSA-N 0.000 description 2
- 101100150045 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) spe-3 gene Proteins 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000007562 laser obscuration time method Methods 0.000 description 1
- 238000012886 linear function Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0218—Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0261—Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/029—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
- G09G2320/0295—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
- H01L27/11803—Masterslice integrated circuits using field effect technology
- H01L27/11807—CMOS gate arrays
- H01L2027/11868—Macro-architecture
- H01L2027/11874—Layout specification, i.e. inner core region
- H01L2027/11879—Data lines (buses)
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12044—OLED
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
- Y02B20/30—Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Description
前記発光素子に直列に接続された駆動トランジスタを備える画素駆動回路と、
前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧を生成する原階調信号生成部と、前記画素駆動回路に接続されたデータラインを介して、前記画素駆動回路の前記駆動トランジスタに所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後であって、前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取る電圧読取部と、前記原階調電圧と、前記電圧読取部で読み取られた前記参照電圧に基づいて生成され、前記駆動トランジスタのしきい値電圧の変動を補償する第1の補償電圧と、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定され、前記駆動トランジスタのしきい値電圧の変動を補償する第2の補償電圧と、に基づいて、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加する補正階調信号生成部と、を有する表示駆動装置と、
を備えていることを特徴とする。
請求項6記載の発明は、請求項1乃至5のいずれかに記載の表示装置において、前記表示駆動装置は、前記画素駆動回路に所定のプリチャージ電圧を印加するためのプリチャージ電圧源を有することを特徴とする。
請求項11記載の発明は、
発光素子と、
前記発光素子に直列に接続された駆動トランジスタを備える画素駆動回路と、
前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧を生成する原階調信号生成部と、前記画素駆動回路に接続されたデータラインを介して、前記画素駆動回路の前記駆動トランジスタに所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後であって、前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取る電圧読取部と、前記電圧読取部で読み取られた前記参照電圧に、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定された第2の補償電圧を加算した加算電圧に所定の係数を乗算した電圧を反転してなる電圧、並びに前記原階調電圧に基づいて、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加する補正階調信号生成部と、を有する表示駆動装置と、
を備えていることを特徴とする。
請求項14記載の発明は、請求項1乃至13のいずれかに記載の表示装置において、前記画素駆動回路は、前記駆動トランジスタと前記データラインとの間に接続された選択トランジスタと、前記駆動トランジスタをダイオード接続状態にするダイオード接続用トランジスタと、を備えることを特徴とする。
請求項20記載の発明は、請求項1乃至19のいずれかに記載の表示装置において、前記発光素子は、有機エレクトロルミネッセンス素子であることを特徴とする。
前記発光素子に直列に接続された駆動トランジスタを備える画素駆動回路と、
前記画素駆動回路に接続されたデータラインを介して、前記画素駆動回路の前記駆動トランジスタに所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後の前記データラインの参照電圧を読み取る電圧読取部と、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加する補正階調信号生成部と、を有する表示駆動装置と、
を、備え、
前記電圧読取部は、前記過渡応答期間の経過後であって、前記データラインの前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取り、
前記補正階調信号生成部は、前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧と、前記電圧読取部で読み取られた前記参照電圧に基づいて生成され、前記駆動トランジスタのしきい値電圧の変動を補償する第1の補償電圧と、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定され、前記駆動トランジスタのしきい値電圧の変動を補償する第2の補償電圧と、に基づいて前記補正階調信号を生成することを特徴とする。
<表示画素の要部構成>
まず、本発明に係る表示装置に適用される表示画素の要部構成及びその制御動作について図面を参照して説明する。
図1は、本発明に係る表示装置に適用される表示画素の要部構成を示す等価回路図である。ここでは、表示画素に設けられる電流駆動型の発光素子として、便宜的に有機EL素子を適用した場合について説明する。
次いで、上述したような回路構成を有する表示画素(画素回路部DCx及び有機EL素子OLED)における制御動作(制御方法)について説明する。
図2は、本発明に係る表示装置に適用される表示画素の制御動作を示す信号波形図である。
書込動作では、有機EL素子OLEDを発光させない消灯状態において、キャパシタCxに表示データの階調値に応じた電圧成分を書き込む動作を行なう。
図3は、表示画素の書込動作時における動作状態を示す概略説明図であり、図4(a)は表示画素の書込動作時における駆動トランジスタの動作特性を示す特性図であり、図4(b)は有機EL素子の駆動電流と駆動電圧の関係を示す特性図である。図4(a)に示す実線SPwは、駆動トランジスタT1としてnチャネル型の薄膜トランジスタを適用し、ダイオード接続した場合の、ドレイン・ソース間電圧Vdsとドレイン・ソース間電流Idsの、初期状態における関係を示す特性線である。また、破線SPw2は、駆動トランジスタT1の、駆動履歴に伴って特性変化が生じたときの特性線の一例を示す。詳しくは後述する。特性線SPw上の点PMwは駆動トランジスタT1の動作点を示す。
Vds=Vth+Veff_gs・・・(1)
Vds=Vgs=Vccw−Vdata・・・(2)
そして、このゲート・ソース間電圧VgsがキャパシタCxに書き込まれる(充電される)。
Vdata<Vccw・・・(3)
Vdata−Vss≦Vth_oled・・・(4)
ここでVssを接地電位0Vとすると、(5)式となる。
Vdata≦Vth_oled・・・(5)
Vccw−Vgs≦Vth_oled・・・(6)
さらに(1)式より、Vgs=Vds=Vth+Veff_gsであるから、(7)式が得られる。
Vccw≦Vth_oled+Vth+Veff_gs・・・(7)
ここで、(7)式はVeff_gs=0でも成り立つことが必要であるから、Veff_gs=0とすると、(8)式が得られる。
Vdata<Vccw≦Vth_oled+Vth・・・(8)
図5は、表示画素の保持動作時における動作状態を示す概略説明図であり、図6は、表示画素の保持動作時における駆動トランジスタの動作特性を示す特性図である。保持動作では、図2、図5(a)に示すように、制御端子TMhにオフレベル(ローレベル)の保持制御信号Shldを印加して保持トランジスタT2をオフ動作させることにより、駆動トランジスタT1のゲート−ドレイン間を遮断(非接続状態に)してダイオード接続を解除する。これにより、図5(b)に示すように、上記書込動作においてキャパシタCxに充電された駆動トランジスタT1のドレイン・ソース間の電圧Vds(=ゲート・ソース間電圧Vgs)が保持される。
図7は、表示画素の発光動作時における動作状態を示す概略説明図であり、図8は表示画素の発光動作時における駆動トランジスタの動作特性を示す特性図、及び、有機EL素子の負荷特性を示す特性図である。
Vcce−Vss≧Vpo+Voled(max)・・・(9)
ここでVssを接地電位0Vとすると(10)式となる。
Vcce≧Vpo+Voled(max)・・・(10)
図4(b)に示したように、有機EL素子OLEDは駆動履歴に従って高抵抗化し、駆動電圧Voledに対する駆動電流Ioledの増加率が減少する方向に変化する。すなわち、図8(a)に示す有機EL素子OLEDの負荷線SPeの傾きが減少する方向に変化する。図8(b)はこの有機EL素子OLEDの負荷線SPeの駆動履歴に従った変化を記入したものであり、負荷線はSPe→SPe2→SPe3の変化を生じる。結果としてそのため、駆動トランジスタT1の動作点は、駆動履歴に伴い駆動トランジスタのT1の特性線SPh上をPMe→PMe2→PMe3方向に移動する。
ところで、上述した表示画素(画素回路部)に適用されるトランジスタを用いた電圧階調制御においては、予め初期に設定されたトランジスタのドレイン・ソース間電圧Vdsとドレイン・ソース間電流Idsの特性(初期特性)によりデータ電圧Vdataを設定しているが、図4(a)に示すように、駆動履歴に応じてしきい値電圧:Vthが増大し、発光素子(有機EL素子OLED)に供給される発光駆動電流の電流値が表示データ(データ電圧)に対応しなくなり、適切な輝度階調で発光動作することができなくなる。特に、トランジスタとしてアモルファスシリコントランジスタを適用した場合、素子特性の変動が顕著に生じることが知られている。
ここでは、表1に示すような設計値を有するアモルファスシリコントランジスタにおいて、256階調の表示動作を行う場合における、ドレイン・ソース間電圧Vdsとドレイン・ソース間電流Idsの初期特性(電圧−電流特性)の一例を示す。
なお、保持制御信号Shldをオンレベルからオフレベルに切り換える保持動作と、電源電圧Vccを電圧Vccwから電圧Vcceに切り換える発光動作とを、同期して行ってもよい。
以下、上述したような画素回路部の要部構成を含む複数の表示画素が2次元配列された表示パネルを備えた表示装置の全体構成を示して具体的に説明する。
<表示装置>
図9は、本発明に係る表示装置の第1の実施形態を示す概略構成図である。図10は、本実施形態に係る表示装置に適用可能なデータドライバ及び表示画素(画素駆動回路及び発光素子)の一例を示す要部構成図である。なお、図10においては、上述した画素回路部DCx(図1参照)に対応する回路構成の符号を併記して示す。また、図10においては、説明の都合上、データドライバの各構成間で送出される各種の信号やデータ、及び、印加される電流や電圧のすべてについて便宜的に矢印で示すが、後述するように、これらの信号やデータ、電流や電圧が同時に送出又は印加されるとは限らない。
また、選択ドライバ120は、ICチップであってもよいし、後述する画素回路部DCxの各トランジスタと一括して製造されるトランジスタによって構成されていてもよい。
(表示パネル)
本実施形態に係る表示装置100においては、表示パネル170の中央に位置する表示領域110にマトリクス状に配列される複数の表示画素PIXが設けられている。複数の表示画素PIXは、例えば図9に示すように、表示領域110の上方領域(図中上方に位置)と下方領域(図中下方に位置)とにグループ分けされ、各グループに含まれる表示画素PIXが、各々、分岐した個別の電源電圧ラインLvに接続されている。そして、上方領域のグループの各電源電圧ラインLvは、第1電源電圧ラインLv1に接続されており、下方領域のグループの各電源電圧ラインLvは、第2電源電圧ラインLv2に接続され、第1電源電圧ラインLv1及び第2電源電圧ラインLv2は、互いに電気的に独立して電源ドライバ130に接続されている。すなわち、表示領域110の上方領域の1〜n/2行目(ここではnは偶数)の表示画素PIXに対して第1電源電圧ラインLv1を介して共通に印加される電源電圧Vccと、下方領域の1+n/2〜n行目の表示画素PIXに対して第2電源電圧ラインLv2を介して共通に印加される電源電圧Vccは、電源ドライバ130により異なるタイミングで異なるグループの電源電圧ラインLvに独立して出力される。
本実施形態に適用される表示画素PIXは、選択ドライバ120に接続された選択ラインLsとデータドライバ140に接続されたデータラインLdとの交点近傍に配置され、例えば図10に示すように、電流駆動型の発光素子である有機EL素子OLEDと、上述した画素回路部DCxの要部構成(図1参照)を含み、有機EL素子OLEDを発光駆動するため発光駆動電流を生成する画素駆動回路DCと、を備えている。
また、キャパシタCsは、トランジスタTr13のゲート−ソース間に形成される寄生容量であってもよいし、該寄生容量に加えて接点N11及び接点N12間にトランジスタTr13以外の容量素子を接続したものであってもよく、これら両方であってもよい。
選択ドライバ120は、システムコントローラ150から供給される選択制御信号に基づいて、各選択ラインLsに選択レベル(図10に示した表示画素PIXにおいては、ハイレベル)の選択信号Sselを印加することにより、各行ごとの表示画素PIXを選択状態及び非選択状態のいずれかに設定する。具体的には、各行の表示画素PIXについて、少なくとも、後述するプリチャージ期間、過渡応答期間及び書込動作期間を含む選択期間中、オンレベル(ハイレベル)の選択信号Sselを当該行の選択ラインLsに印加する動作を、各行ごとに所定のタイミングで順次実行することにより、各行の表示画素PIXを順次選択状態に設定する。
電源ドライバ130は、システムコントローラ150から供給される電源制御信号に基づいて、各電源電圧ラインLvに、少なくとも、後述するプリチャージ期間、過渡応答期間及び書込期間を含む選択期間においては、低電位の電源電圧Vcc(=Vccw:第1の電源電圧)を印加し、発光動作期間においては、低電位の電源電圧Vccwより高電位の電源電圧Vcc(=Vcce:第2の電源電圧)を印加する。
データドライバ140は、後述する表示信号生成回路160から供給される表示画素PIXごとの表示データ(輝度階調データ)に応じた信号電圧(原階調電圧Vorg)を補正して、各表示画素PIX(画素駆動回路DC)に設けられた発光駆動用のトランジスタTr13(駆動トランジスタT1に相当する)の経時的に変動する素子特性(しきい値電圧)に対応したデータ電圧(補正階調電圧Vpix)を生成し、データラインLdを介して各表示画素PIXに供給する。
Vpix=a・Vref−Vorg+Vofst・・・(11)
システムコントローラ150は、選択ドライバ120、電源ドライバ130及びデータドライバ140の各々に対して、動作状態を制御する選択制御信号、電源制御信号及びデータ制御信号を生成して出力することにより、各ドライバを所定のタイミングで動作させて、選択信号Ssel、電源電圧Vcc及び補正階調電圧Vpixを生成して出力させ、各表示画素PIX(画素駆動回路DC)に対する一連の駆動制御動作(プリチャージ動作、過渡応答及び参照電圧読取動作を有する補正階調電圧設定動作、書込動作、保持動作、並びに、発光動作)を実行させて、映像信号に基づく画像情報を表示領域110に表示させる制御を行う。
表示信号生成回路160は、例えば表示装置100の外部から供給される映像信号から輝度階調信号成分を抽出し、表示領域110の1行分ごとに、該輝度階調信号成分をデジタル信号からなる表示データ(輝度階調データ)としてデータドライバ140に供給する。ここで、上記映像信号が、テレビ放送信号(コンポジット映像信号)のように、画像情報の表示タイミングを規定するタイミング信号成分を含む場合には、表示信号生成回路160は、上記輝度階調信号成分を抽出する機能のほかに、タイミング信号成分を抽出してシステムコントローラ150に供給する機能を有するものであってもよい。この場合においては、上記システムコントローラ150は、表示信号生成回路160から供給されるタイミング信号に基づいて、選択ドライバ120や電源ドライバ130、データドライバ140に対して個別に供給する各制御信号を生成する。
次に、本実施形態に係る表示装置における駆動方法について説明する。
図11は、本実施形態に係る表示装置における駆動方法の一例を示すタイミングチャートであり、図12は、本実施形態に係る表示装置における駆動方法に適用される選択動作の一具体例を示すタイミングチャートである。ここでは、説明の都合上、表示領域110にマトリクス状に配列された表示画素PIXのうち、i行j列、及び、(i+1)行j列(iは1≦i≦nとなる正の整数、jは1≦j≦mとなる正の整数)の表示画素PIXを、表示データに応じた輝度階調で発光動作させる場合のタイミングチャートを示す。
また、本実施形態に係る駆動制御動作に適用される1処理サイクル期間Tcycは、例えば、1つの表示画素PIXが1フレームの画像のうちの1画素分の画像情報を表示するのに要する期間に設定される。すなわち、複数の表示画素PIXを行方向及び列方向にマトリクスに配列した表示領域110において、1フレームの画像を表示する場合、上記1処理サイクル期間Tcycは、1行分の表示画素PIXが1フレームの画像のうちの1行分の画像を表示するのに要する期間に設定される。
(補正階調電圧設定動作)
図13は、本実施形態に係る表示装置におけるプリチャージ動作を示す概念図であり、図14は、本実施形態に係る表示装置における参照電圧読取動作を示す概念図である。
Vccw−Vpre≧Vth0+ΔVth_max+Vds12+ΔVds12_max+Vvd・・・(12)
Vccw−Vpre≧Vth0+ΔVth_max+Vds12+Vvd・・・(12)′
このとき、トランジスタTr13のゲート−ソース間に印加される電圧成分は、トランジスタTr13の変動後のしきい値電圧以上の大きな電位差を有しているので、当該トランジスタTr13がオン動作して、この電圧成分に応じたプリチャージ電流Ipreが、トランジスタTr13のドレイン−ソース間に流れる。したがって、速やかにコンデンサCsの両端に当該プリチャージ電流Ipreに基づく電位差に対応する電荷が蓄積される(すなわち、コンデンサCsにプリチャージ電圧Vpreに応じた電圧成分が充電される)。
Vccw−Vref(t)=Vgs+VR・・・(13)
ここで、Vgsは、過渡応答期間Ttrs経過後の参照電圧読取タイミングにおけるトランジスタTr13のゲート・ソース間電圧(=トランジスタTr13のドレイン・ソース間電圧)であり、VRはトランジスタTr12のソース・ドレイン抵抗による電圧降下Vds12および配線抵抗Vvdの和である。
図15は、本実施形態に係る表示装置における書込動作を示す概念図である。
上述したように、選択状態に設定された行の各表示画素PIXについて、選択期間Tsel内に、画素駆動回路DCに設けられた発光駆動用のトランジスタTr13の変動後のしきい値電圧(Vth0+ΔVth)に対応する参照電圧Vrefを読み取る動作の後、引き続き表示データの書込動作を実行する。
図16は、本実施形態に係る表示装置における保持動作を示す概念図である。
次いで、上述したような補正階調電圧設定動作及び書込動作終了後の保持動作(保持動作期間Thld)においては、図11に示すように、i行目の選択ラインLsに非選択レベル(ローレベル)の選択信号Sselを印加することにより、図16に示すように、トランジスタTr11及びTr12をオフ動作させて、トランジスタTr13のダイオード接続状態を解除するとともに、トランジスタTr13のソース端子(接点N12)とデータラインLdとの電気的な接続を遮断して、トランジスタTr13のゲート−ソース間(キャパシタCsの両端)にしきい値電圧Vthが補償された電圧成分を充電(保持)する。
図17は、本実施形態に係る表示装置における発光動作を示す概念図である。
次いで、任意のグループの上述した補正階調電圧設定動作、書込動作及び保持動作終了後の発光動作(発光動作期間Tem)においては、図11に示すように、各行の選択ラインLsに非選択レベル(ローレベル)の選択信号Sselを印加した状態で、各行の表示画素PIXに接続された電源電圧ラインLvに発光動作レベルである基準電圧Vssより高電位(正の電圧)の電源電圧(第2の電源電圧)Vcc(=Vcce>Vss)を印加する。
この発光動作は、次の1処理サイクル期間Tcycのための、電源ドライバ130から書込動作レベル(負の電圧)の電源電圧Vcc(=Vccw)の印加が開始されるタイミングまで継続して実行される。
次に、上述した表示装置の駆動方法について、具体例を示して検証する。
図18は、本実施形態に係る表示装置の駆動方法の選択期間におけるデータライン電圧の一具体例を示す図である。図18では、画素駆動回路DCの各トランジスタとしてアモルファスシリコントランジスタを適用し、表示画素(画素駆動回路)に流れる電流をデータドライバ140側に引き込むようにデータラインLdの電圧及び電源電圧Vccを設定するとともに、上述したような駆動制御動作において、選択期間Ttrsを35μsec、プリチャージ期間Tpreを10μsec、過渡応答期間Ttrsを15μsec、書込動作期間Twrtを10μsecにそれぞれ設定し、プリチャージ電圧Vpreを−10Vに設定した場合のデータラインLdの電圧変化を示す。なお、ここで設定した選択期間Ttrs=35μsecは、表示領域110の走査ライン(選択ライン)数を480本、フレームレートを60fpsとした場合に、各走査ラインに割り当てられる選択期間に相当する。
まず、プリチャージ動作(プリチャージ期間Tpre)においては、上述したように、切換スイッチSW3をオン動作させることにより、データラインLdに負電圧のプリチャージ電圧Vpreが印加されて、図18に示すように、データライン電圧はプリチャージ電圧Vpreに向かって急激に低下した後、データラインLdの配線容量や配線抵抗に起因する時定数にしたがって徐々にプリチャージ電圧Vpreに収束するように変化する。これにより、選択状態に設定されている行の表示画素PIX(画素駆動回路DC)のトランジスタTr13のゲート−ソース間(キャパシタCsの両端)に当該プリチャージ電圧Vpreに応じたゲート・ソース間電圧Vgsが保持される。
Vth=−a・Vref−Vofst・・・(14)
ここで、傾き係数aは上記(11)式に示した係数aに相当し、上記検証条件においてはa≒2が得られた。また、Vofstは図20に示した関係において、参照電圧Vrefを0Vとした場合のしきい値電圧Vth(理論値)であって、上記検証条件によって設定される固有の電圧値である。
Vpix=−|Vorg+Vth|・・・(15)
ここで、本実施形態においては、書込動作時においてデータラインLdに流れる電流を、データラインLdからデータドライバ140方向に引き込むように設定されるので、補正階調電圧Vpixは負電圧に設定される。
次に、上述したような本実施形態に係る表示装置の駆動方法を実現するために適用可能なデータドライバの具体回路について説明する。
図21は、本実施形態に係るデータドライバの一具体例を示す回路構成図である。図21では、各データラインLdごとに設けられる階調電圧生成部142、電圧変換部143、電圧加減演算部144及び切換スイッチSW1〜SW3を含むデータドライバ140の要部の具体回路例を示す。図22は、本実施形態に係るデータドライバに適用されるデジタル−アナログ電圧変換器のデジタル−アナログ電圧変換特性を示す図である。図22では、表示データとして0(無発光階調)〜255(最高輝度階調)の256階調からなるデジタルデータを入力した場合の出力電圧(原階調電圧Vorg)の一例を示す。
なお、図21において、CparaはデータラインLdの寄生容量であり、RdataはデータラインLdの配線抵抗である。また、Cfは参照電圧読取動作を行う際の参照電圧Vrefの保持容量である。
次に、図9に示したような表示領域110を備えた表示装置100に特有の駆動方法について具体的に説明する。
本実施形態に係る表示装置(図9)においては、表示領域110に配列された表示画素PIXを、表示領域110の上方領域と下方領域からなる2組にグループ分けして、各グループごとに分岐した個別の電源電圧ラインLvを介して独立した電源電圧Vccを印加するようにしているので、各グループに含まれる複数行の表示画素PIXを一斉に発光動作させることができる。
IB=K{(Vorg+Vth_B)−Vth_B}2=K{Vorg}2・・・(17)
なお、上記Kは係数である。このように、同一表示画素における駆動トランジスタTr13のしきい値電圧Vthの変化量ΔVthの影響を補償するのみならず、各トランジスタTr13間のしきい値特性のばらつきの影響も補償することができる。
次に、本発明に係る表示装置の第2の実施形態について説明する。ここで、表示装置の全体構成は上述した第1の実施形態と同等であるので、以下の説明においては、本実施形態に特有のデータドライバの構成及び駆動方法について詳しく説明する。
図24は、第2の実施形態に係る表示装置に適用可能なデータドライバ及び表示画素(画素駆動回路及び発光素子)の一例を示す要部構成図である。なお、図24においても、上述した画素回路部DCx(図1参照)に対応する回路構成の符号を併記して示す。また、第1の実施形態と同等の構成については、その説明を省略又は簡略化する。図25は、本実施形態に係る画素駆動回路に寄生する容量成分を示す等価回路図である。
βVth=α(Vref+Vofst)・・・(21)
Vpix=−Vin=−Vorg−βVth・・・(22)
ここで、βはβ>1となる定数であり、原階調電圧VorgはVorg>0となる正の電圧である。
Vpix=−Vin=Vzero≦Vth・・・(23)
次に、本実施形態に係る表示装置における駆動方法について説明する。
上述したようなデータドライバ140を備えた表示装置の駆動方法は、上述した第1の実施形態(図11参照)に示した補正階調電圧設定動作(補正階調電圧設定動作期間Tdet)において、各列のデータラインLdに所定のプリチャージ電圧Vpreを印加し、各行ごとに電源電圧ラインLvから画素駆動回路DCを介してデータラインLdにプリチャージ電流Ipreを流した後、プリチャージ電圧Vpreの印加停止から所定期間後における電位であって、且つ各表示画素PIXの画素駆動回路DCの発光駆動用のトランジスタTr13(駆動トランジスタ)の素子特性(しきい値電圧Vth)に応じて変位する参照電圧Vrefを読み取り、次いで、書込動作に示した書込動作期間Twrt)において、上記参照電圧Vrefに基づいて設定された補償電圧βVth(=α(Vref+Vofst))にしたがって、各表示画素PIXごとの表示データに応じた原階調電圧Vorgを補正して生成された補正階調電圧Vpix=−Vinを各データラインLdに印加して、各表示画素PIXに当該補正階調電圧Vpixに基づいた書込電流Iwrt(トランジスタTr13のドレイン・ソース間電流Idsに相当する)を流す。
Vgs=0−(−Vd)=Vd0+γVth・・・(24)
ここで、定数γは、下記(25)式のように定義する。
γ=(1+(Cgs11+Cgd13)/Cs)・・・(25)
次に、本実施形態に係る表示装置及びその駆動方法について具体的に検証する。
上述した第1の実施形態においては、発光素子(有機EL素子OLED)に表示データに応じた電流値を有する発光駆動電流Iemを流す画素駆動回路DCに備えられた発光駆動用のトランジスタTr13のしきい値電圧Vthに対応した参照電圧Vrefを予め読み込み、当該参照電圧Vrefに基づいて原階調電圧Vorgを補正して生成された補正階調電圧Vpix(=a・Vref−Vorg+Vofst・・・(11))をデータラインLdを介して各表示画素PIX(画素駆動回路DC)に印加する電圧指定型の階調制御方法を示した。
図26は、本実施形態に係る表示画素における書込動作時と発光動作時における電圧関係の変化を示す等価回路図である。なお、理解しやすくするために書込動作における電源電圧Vcc(=Vccw)を接地電位として以下、説明する。
Cgs11′=Cgs11+1/2×Cch11×Vsh/Vshl・・・(26)
電圧Vshlは選択信号Sselのハイレベル(Vsh)とローレベル(−Vsl)間の電圧差(電圧範囲;Vshl=Vsh−(−Vsl))である。
図29は、本実施形態に係る表示画素における書込動作から発光動作に至る各過程を示す概略フローチャートである。
図30は、本実施形態に係る表示画素における選択過程及び非選択状態切り換え過程の電圧関係の変化を示す等価回路図である。図30(a)は、トランジスタTr11、トランジスタTr12を選択してトランジスタTr13のドレイン−ソース間に書込電流Iwrtを流している状態を示す図であり、図30(b)は、トランジスタTr11、トランジスタTr12を非選択に切り換えた状態を示す図である。図30(a)において、接点N11、接点N12の電位はそれぞれVccw(接地電位)、−Vdとし、図30(b)において、接点N11、接点N12の電位はそれぞれ−V1、−Vと定義する。
ここで、非選択切り換え過程においては、図30に示した接点N11、N12間の容量成分Cs′はトランジスタTr13のゲート・ソース間容量以外に形成される寄生容量成分であり、また、(32)、(33)式に示したCsは容量成分Cs′とトランジスタTr13のチャネル内容量以外のゲート・ソース間寄生容量Cgso13と飽和領域にある場合のトランジスタTr13のチャネル内ゲート・ソース間容量、すなわちトランジスタTr13のチャネル容量Cch13の2/3の和(Cs=Cs′+Cgso13+2Cch13/3)であり、Cgd13は、飽和領域にある場合のチャネル内ゲート・ドレイン間容量はゼロとみなせるので、トランジスタTr13のチャネル内容量以外のゲート・ドレイン間寄生容量Cgdo13のみである。(34)式に示したCgs11′はトランジスタTr11のチャネル内容量以外のゲート・ソース間寄生容量Cgso11と、Vds=0の場合のトランジスタTr11のチャネル内ゲート・ソース間容量、すなわちトランジスタTr11のチャネル容量Cch11の1/2と選択信号Sselの電圧比(Vsh/Vshl)の積算値と、の和(Cgs11′=Cgso11+Cch11Vsh/2Vshl)と定義する。
図31は、本実施形態に係る表示画素における非選択状態保持過程の電圧関係の変化を示す等価回路図である。図31(a)は、接点N12の電位が電源電圧Vcc(Vccw)より負電位(−V)の状態でトランジスタTr13でドレイン・ソース間電流Idsが流れている状態を示す図であり、図31(b)は、トランジスタTr13でドレイン・ソース間電流Idsが流れ続けた結果、接点N12の電位が上昇している状態を示す図である。
Cs″=Cs′+Cgso13+Cch13/2=Cs−Cch13/6・・・(36a)
また、Cgd13′は、前述のCgd13に、Vds=0の場合のトランジスタTr13のチャネル内ゲート−ドレイン間容量、すなわちCch13の半分を加えたものであり、(36b)式に示す。
Cgd13′=Cgd13+Cch13/2・・・(36b)
ここで、非選択状態保持過程においては、図31に示した接点N11、N14間の容量成分Cgd13′は前述したトランジスタTr13のチャネル内容量以外のゲート・ドレイン間寄生容量Cgdo13とトランジスタTr13のチャネル容量Cch13の1/2の和(Cgd13′=Cgdo13+Cch13/2=Cgd13+Cch13/2)である。
図32は、本実施形態に係る表示画素における非選択状態保持過程、電源電圧切り換え過程及び発光過程の電圧関係の変化を示す等価回路図である。図32(a)は、トランジスタTr13でのドレイン・ソース間電位差がなくなり、ドレイン・ソース間電流Idsが流れなくなった状態を示す図であり、図32(b)は、電源電圧Vccが低電位(Vccw)から高電位(Vcce)に切り換わるときの状態を示す図であり、図32(c)は、トランジスタTr13を介して有機EL素子OLEDに発光駆動電流Iemが流れている状態を示す図である。
以上のことから、図26に示したような書込動作から発光動作に至る電圧変化において、上記(34)〜(38)式中で記載した電圧成分を全て非選択状態切り換え過程における電圧符号に書き換えることにより、発光駆動用のトランジスタTr13のゲート・ソース間電圧Vgsは上記(34)式より(39)式のように表すことができる。なお、(39)式におけるVは(32)式から、ΔVgsは(34)式から(40)式のように再度まとめて記述している。
上記(39)式においてΔVgs、V、Dの値を代入して整理すると下記(41)式が得られ、(41)式において各容量成分Cgs11、Cgs11′、Cgd13を容量成分Csで規格化してさらに整理することにより、下記(42)式を導出することができる。ここで、容量成分Cgs11、Cgs11′、Cgd13、Csは、いずれも上述した非選択状態切り換え過程において示した定義と同じである。(42)式において右辺第1項は表示データに基づく指定階調及びトランジスタTr13のしきい値電圧Vthに依存する項であり、右辺第2項はトランジスタTr13のゲート・ソース間電圧Vgsに加えられる定数項である。電圧指定でVthを補償するということは、すなわち、発光時のVgs−Vth(発光時の駆動電流Ioelを決定する値)がVthに依存しない形にするために書き込み時のソース電位の−Vdをどのようにすればよいかという問題を解決することと考えられる。仮に発光時においてもVgs=0−(−Vd)=Vdを保っていたとするならば、Vgs−VthをVth依存させないためには、Vd=Vd0+Vthの形にしておけば、Vgs−Vth=Vd0+Vth−Vth=Vd0となり、発光電流はVth依存しないVd0のみで表される。さらに、発光時において書き込み時のVgsから変動した場合において、発光時のVgs−VthがVth依存しない形とするには、Vd=Vd0+εVthとすればよいことが分かる。
そして、上記(42)式において右辺第1項に含まれる有機EL素子OLEDの発光電圧Voelの依存性は厳密には、下記(43)式に示す関係が矛盾なく成り立つように決定される。ここで、(43)式においてf(x)、g(x)、h(x)は各々、変数xの関数であることを示し、トランジスタTr13のゲート・ソース間電圧Vgsは発光電圧Voelの関数として表すことができ、発光駆動電流Iemは(Vgs−Vth)の関数として表すことができ、発光電圧Voelは発光駆動電流Iemの関数として表すことができ、有機EL素子OLEDの発光電圧Voelも表示画素PIX(画素駆動回路DC)に寄生する容量成分を介してしきい値電圧Vthに依存する特徴を有している。
−Vd0(0)=Vzero≧cgdVcce−cgs′Vshl・・・(47)
図33は、本実施形態に係る表示画素(画素駆動回路及び有機EL素子)における書込動作時の電圧関係を示す等価回路図である。
Vpix=−(Vd+Vds12)=−Vorg−βVth・・・(48)
ここでVds12はトランジスタTr12のドレイン・ソース間電圧である。
そして、図33に示す書込動作においてはトランジスタTr13、Tr12のドレイン・ソース間に流れる書込電流Iwrtを各々(49)式、(50)式のように表すことができる。
求められた補正階調電圧Vpixを書込動作期間Twrt内に電圧加減演算部144が出力すると、トランジスタTr13のソース(接点N12)に−Vdが書き込まれることになる。このため、書込動作期間TwrtでのトランジスタTr13のゲート・ソース間電圧Vgs及びトランジスタTr13のドレイン・ソース間電圧Vds=0−(−Vd)=Vd0+εΔVthとなって、寄生容量等の影響によるシフト分を補償した駆動電流Ioledを発光動作期間Temに流すような書込電流Iwrtを書込動作期間Twrtに流すことができる。
図34は、本実施形態に係る表示画素の書込動作における入力データに対するデータ電圧と原階調電圧との関係を示す特性図である。
次いで、上記(22)式において、定数β及びしきい値電圧Vthに依存する補正階調電圧Vpix(=−Vin)について、上記図34における場合と同一の実験条件で検証すると、図35に示すように、データドライバ140の反転加算演算部148により生成される補正階調電圧Vpixの入力データ(指定階調)に対する変化傾向は、定数βを一定値に設定した場合、しきい値電圧Vthが大きくなるにしたがって、全階調域において補正階調電圧Vpixの電圧値が当該しきい値電圧Vth分だけ低くなる。具体的には、定数βをβ=1.08に設定した場合、しきい値電圧Vthを0V→1V→3Vと変化させると、補正階調電圧Vpixを規定する各しきい値電圧Vthにおける特性線が低電圧方向に略平行移動する。なお、第0階調(黒表示状態)においてはしきい値電圧Vthに関わらず補正階調電圧VpixはVzero(=0V)になる。
次いで、上記(22)式に示した補正階調電圧Vpix(=−Vin)をデータドライバ140から各表示画素PIX(画素駆動回路DC)に印加して発光駆動用のトランジスタTr13のゲート・ソース間に、上記(24)式に示すような電圧成分Vgs(書込電圧;0−(−Vd)=Vd0+γVth)を書込み保持させた場合に、発光動作時に有機EL素子OLEDに供給される発光駆動電流Iemの定数γ及びトランジスタTr13のしきい値電圧Vthに対する依存性について、上記図34における場合と同一の実験条件で検証すると、図36に示すように、定数γを略一定値に設定した場合、各階調においてしきい値電圧Vthに関わらず略同等の電流値を有する発光駆動電流Iemが有機EL素子OLEDに供給されることが判明した。
次いで、上記γ効果のしきい値電圧Vthの変動(Vthシフト)に対する依存性について検証すると、図37に示すように、定数γを一定値に設定した場合、しきい値電圧Vthの変動(Vthシフト)幅が大きくなるほど各階調において初期のしきい値電圧Vthにおける発光駆動電流Iemとの電流値の差が小さくなることが判明した。
図38は、本実施形態に係るγ効果を有さない場合における入力データに対する発光駆動電流としきい値電圧との関係(比較例)を示す特性図である。
図39は、本実施形態に係る作用効果を実現するために設定される定数と入力データとの関係を示す特性図である。
例えば、図34に示すように、トランジスタTr12のドレイン−ソース間電圧を書込動作において最大輝度階調時、つまり、トランジスタTr12のドレイン−ソース間電圧が最大のときに1.3V程度となるようにトランジスタTr12の設計を行う。図39は、図34の特性図を得た画素駆動回路DCにおける定数の特性図であり、最低輝度階調”0”での定数γ(≒1.07)と最高輝度階調”255”での定数γ(≒1.11)との差が充分小さく、且つ(22)式のβに近似することができる。
なお、本実施形態においても、上述した第1の実施形態と同様に、図23に示したような表示装置の駆動方法を良好に適用することができる。
OLED 有機EL素子
T1 駆動トランジスタ
T2 保持トランジスタ
Cx、Cs キャパシタ
Ls 選択ライン
Lv 電源電圧ライン
Ld データライン
PIX 表示画素
DC 画素駆動回路
100 表示装置
110 表示領域
120 選択ドライバ
130 電源ドライバ
140 データドライバ
141 シフトレジスタ・データレジスタ部
142 階調電圧生成部
143 電圧変換部
144 電圧加減演算部
146 加算演算部
147 変換部
148 反転加算演算部
150 システムコントローラ
SW1〜SW3 接続経路切換スイッチ
SW4 切換スイッチ
Claims (23)
- 発光素子と、
前記発光素子に直列に接続された駆動トランジスタを備える画素駆動回路と、
前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧を生成する原階調信号生成部と、前記画素駆動回路に接続されたデータラインを介して、前記画素駆動回路の前記駆動トランジスタに所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後であって、前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取る電圧読取部と、前記原階調電圧と、前記電圧読取部で読み取られた前記参照電圧に基づいて生成され、前記駆動トランジスタのしきい値電圧の変動を補償する第1の補償電圧と、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定され、前記駆動トランジスタのしきい値電圧の変動を補償する第2の補償電圧と、に基づいて、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加する補正階調信号生成部と、を有する表示駆動装置と、
を備えていることを特徴とする表示装置。 - 前記補正階調信号生成部は、前記原階調電圧と前記第1の補償電圧と前記第2の補償電圧を加減算して前記補正階調信号を生成するための演算回路部を有していることを特徴とする請求項1記載の表示装置。
- 前記第2の補償電圧は、前記参照電圧が0Vのときの前記駆動トランジスタのしきい値電圧に相当することを特徴とする請求項1又は2記載の表示装置。
- 前記表示駆動装置は、前記画素駆動回路に所定の黒階調電圧を印加するための黒階調電圧源を有することを特徴とする請求項1乃至3のいずれかに記載の表示装置。
- 前記表示駆動装置は、前記黒階調電圧源と前記データラインとを、所定のタイミングで接続するための切換スイッチを有することを特徴とする請求項4記載の表示装置。
- 前記表示駆動装置は、前記画素駆動回路に所定のプリチャージ電圧を印加するためのプリチャージ電圧源を有することを特徴とする請求項1乃至5のいずれかに記載の表示装置。
- 前記表示駆動装置は、前記電圧読取部と前記データライン、前記補正階調信号生成部と前記データライン、及び、前記プリチャージ電圧源と前記データラインとを、所定のタイミングで個別に接続するための接続経路切換スイッチを有することを特徴とする請求項6記載の表示装置。
- 前記電圧読取部は、前記画素駆動回路に前記プリチャージ電圧が印加され、前記接続経路切換スイッチにより前記プリチャージ電圧源と前記データラインが遮断された後、前記データラインの前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも短い時間を有する前記過渡応答期間の経過後に、前記データラインの参照電圧を読み取ることを特徴とする請求項7記載の表示装置。
- 前記表示駆動装置は、前記接続経路切換スイッチにより前記プリチャージ電圧源と前記データラインとを接続して、前記駆動トランジスタのしきい値よりも絶対値の大きい電圧値を有する前記プリチャージ電圧を印加することを特徴とする請求項8記載の表示装置。
- 前記表示駆動装置は、前記接続経路切換スイッチにより前記プリチャージ電圧源と前記データラインとを接続して前記画素駆動回路に前記プリチャージ電圧を印加する動作と、前記過渡応答期間の経過後に、前記接続経路切換スイッチにより前記電圧読取部と前記データラインとを接続して前記駆動トランジスタのしきい値特性に対応する前記データラインの参照電圧を読み取る動作と、前記接続経路切換スイッチにより前記補正階調信号生成部と前記データラインとを接続して前記補正階調信号を前記画素駆動回路に印加する動作と、を前記画素駆動回路が選択状態に設定される所定の選択期間内に連続して実行することを特徴とする請求項7乃至9のいずれかに記載の表示装置。
- 発光素子と、
前記発光素子に直列に接続された駆動トランジスタを備える画素駆動回路と、
前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧を生成する原階調信号生成部と、前記画素駆動回路に接続されたデータラインを介して、前記画素駆動回路の前記駆動トランジスタに所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後であって、前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取る電圧読取部と、前記電圧読取部で読み取られた前記参照電圧に、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定された第2の補償電圧を加算した加算電圧に所定の係数を乗算した電圧を反転してなる電圧、並びに前記原階調電圧に基づいて、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加する補正階調信号生成部と、を有する表示駆動装置と、
を備えていることを特徴とする表示装置。 - 前記表示装置は、前記発光素子と前記画素駆動回路とを一組とした複数の表示画素がマトリクス状に配列された表示パネルを備え、前記データラインは、前記表示パネルの列方向に前記複数の表示画素の前記画素駆動回路が接続されるように配設され、前記画素駆動回路を選択状態に設定する選択信号が印加される選択ラインは、前記表示パネルの行方向に前記複数の表示画素の前記画素駆動回路が接続されるように配設されることを特徴とする請求項1乃至11のいずれかに記載の表示装置。
- 前記駆動トランジスタのしきい値特性は、前記駆動トランジスタの制御端子と電流路の一方の端子間に書込み保持させる電圧の変化に基づくものであることを特徴とする請求項1乃至12のいずれかに記載の表示装置。
- 前記画素駆動回路は、前記駆動トランジスタと前記データラインとの間に接続された選択トランジスタと、前記駆動トランジスタをダイオード接続状態にするダイオード接続用トランジスタと、を備えることを特徴とする請求項1乃至13のいずれかに記載の表示装置。
- 前記表示パネルの行方向に前記複数の表示画素の前記画素駆動回路が接続されるように配設され、前記画素駆動回路を選択状態に設定する選択信号が印加される選択ラインをさらに備え、
前記画素駆動回路は、前記駆動トランジスタと前記データラインとの間に接続された選択トランジスタと、前記駆動トランジスタをダイオード接続状態にするダイオード接続用トランジスタと、を備え、且つ前記駆動トランジスタの電流路の一端側に所定のタイミングで電位が切換設定される電源電圧が接続されるとともに、前記電流路の他端側に前記発光素子の入力端が接続され、前記選択トランジスタの電流路の一端側に前記駆動トランジスタの前記電流路の他端側が接続されるとともに、前記電流路の他端側に前記データラインが接続され、前記ダイオード接続用トランジスタの電流路の一端側に前記電源電圧が接続されるとともに、前記電流路の他端側に前記駆動トランジスタの制御端子が接続され、前記選択トランジスタ及び前記ダイオード接続用トランジスタの制御端子が前記選択ラインに共通に接続され、前記駆動トランジスタの前記制御端子及び前記電流路の他端側との間に容量素子が接続され、前記発光素子の出力端が一定の基準電圧に接続されていることを特徴とする請求項1乃至11のいずれかに記載の表示装置。 - 前記駆動トランジスタのしきい値特性は、前記駆動トランジスタの制御端子と電流路の一方の端子間に書込み保持させる電圧の変化に基づくものであり、
前記駆動トランジスタの制御端子と電流路の一方の端子間に書込み保持させる電圧は、前記駆動トランジスタのしきい値特性の変動量に依存することなく、前記発光素子を所望の輝度階調で発光させるための第1の電圧成分と、前記駆動トランジスタのしきい値電圧の所定数倍からなる第2の電圧成分と、の和により規定され、前記第2の電圧成分を規定する定数が1.05以上に設定されていることを特徴とする請求項11記載の表示装置。 - 前記発光素子を所望の輝度階調で発光させるための前記補正階調信号のうち、少なくとも一の輝度階調を指定する前記補正階調信号により、前記駆動トランジスタの制御端子と電流路の一方の端子間に書込み保持させる電圧が、前記駆動トランジスタのしきい値特性の変動量に依存することなく、前記発光素子を所望の輝度階調で発光させるための第1の電圧成分と、前記駆動トランジスタのしきい値電圧の所定数倍からなる第2の電圧成分と、の和により規定されていることを特徴とする請求項11記載の表示装置。
- 前記表示パネルの行方向に前記複数の表示画素の前記画素駆動回路が接続されるように配設され、前記画素駆動回路を選択状態に設定する選択信号が印加される選択ラインをさらに備え、
前記画素駆動回路は、前記駆動トランジスタと前記データラインとの間に接続された選択トランジスタと、前記駆動トランジスタをダイオード接続状態にするダイオード接続用トランジスタと、を備え、
前記補正階調信号により、前記駆動トランジスタの制御端子と電流路の一方の端子間に書込み保持させる電圧に基づいて、前記駆動トランジスタの前記電流路を介して前記発光素子に流れる駆動電流は、前記駆動トランジスタのしきい値電圧の変動に伴う電流値の変動量が、前記発光素子を発光させる全ての輝度階調において前記駆動トランジスタのしきい値電圧の変動が生じていない初期状態における最大電流値に対して2%以内になるように、前記選択トランジスタの素子サイズ及び前記選択信号の電圧が設定されていることを特徴とする請求項11記載の表示装置。 - 前記駆動トランジスタ、前記選択トランジスタ及び前記ダイオード接続用トランジスタは、アモルファスシリコンからなる半導体層を備えた電界効果型トランジスタであることを特徴とする請求項14又は15記載の表示装置。
- 前記発光素子は、有機エレクトロルミネッセンス素子であることを特徴とする請求項1乃至19のいずれかに記載の表示装置。
- 発光素子と、
前記発光素子に直列に接続された駆動トランジスタを備える画素駆動回路と、
前記画素駆動回路に接続されたデータラインを介して、前記画素駆動回路の前記駆動トランジスタに所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後の前記データラインの参照電圧を読み取る電圧読取部と、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加する補正階調信号生成部と、を有する表示駆動装置と、
を、備え、
前記電圧読取部は、前記過渡応答期間の経過後であって、前記データラインの前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取り、
前記補正階調信号生成部は、前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧と、前記電圧読取部で読み取られた前記参照電圧に基づいて生成され、前記駆動トランジスタのしきい値電圧の変動を補償する第1の補償電圧と、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定され、前記駆動トランジスタのしきい値電圧の変動を補償する第2の補償電圧と、に基づいて前記補正階調信号を生成することを特徴とする表示装置の駆動方法。 - 発光素子に直列に接続された駆動トランジスタを備える画素駆動回路の前記駆動トランジスタに、前記画素駆動回路に接続されたデータラインを介して所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後であって、前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取る電圧読取部と、前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧と、前記電圧読取部で読み取られた前記参照電圧に基づいて生成され、前記駆動トランジスタのしきい値電圧の変動を補償する第1の補償電圧と、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定され、前記駆動トランジスタのしきい値電圧の変動を補償する第2の補償電圧と、に基づいて、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加する補正階調信号生成部と、を有することを特徴とする表示駆動装置。
- 発光素子に直列に接続された駆動トランジスタを備える画素駆動回路の前記駆動トランジスタに、前記画素駆動回路に接続されたデータラインを介して所定のプリチャージ電圧を印加してから所定の過渡応答期間の経過後であって、前記プリチャージ電圧が前記駆動トランジスタのしきい値に収束するよりも前に、前記データラインの電圧を参照電圧として読み取り、前記駆動トランジスタのしきい値電圧の変動量に依存することなく前記発光素子を所望の輝度階調で発光させるための原階調電圧と、前記参照電圧に基づいて生成され、前記駆動トランジスタのしきい値電圧の変動を補償する第1の補償電圧と、前記駆動トランジスタのしきい値電圧の変動特性に基づいて予め設定され、前記駆動トランジスタのしきい値電圧の変動を補償する第2の補償電圧と、に基づいて、前記駆動トランジスタのしきい値特性に対応した電圧値を有する補正階調信号を生成して、前記画素駆動回路に印加することを特徴とする表示駆動装置の駆動方法。
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007078963A JP5240542B2 (ja) | 2006-09-25 | 2007-03-26 | 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 |
TW096135268A TWI384448B (zh) | 2006-09-25 | 2007-09-21 | 顯示驅動裝置及顯示驅動裝置之驅動方法、以及顯示裝置及顯示裝置之驅動方法 |
US11/903,984 US7701421B2 (en) | 2006-09-25 | 2007-09-25 | Display driving apparatus and method for driving display driving apparatus, and display apparatus and mtehod for driving display apparatus |
EP18186505.6A EP3462435A1 (en) | 2006-09-25 | 2007-09-25 | Display driving apparatus and method for driving display driving apparatus, and display apparatus and method for driving display apparatus |
EP07828894.1A EP2067135B1 (en) | 2006-09-25 | 2007-09-25 | Display driving apparatus and method for driving display driving apparatus, and display apparatus and method for driving display apparatus |
PCT/JP2007/069154 WO2008038819A1 (en) | 2006-09-25 | 2007-09-25 | Display driving apparatus and method for driving display driving apparatus, and display apparatus and method for driving display apparatus |
KR1020087020375A KR101039218B1 (ko) | 2006-09-25 | 2007-09-25 | 표시 구동 장치 및 표시 구동 장치를 구동하는 방법, 그리고 표시 장치 및 표시 장치를 구동하는 방법 |
CN2007800130624A CN101421772B (zh) | 2006-09-25 | 2007-09-25 | 显示驱动装置和用于驱动显示驱动装置的方法以及显示装置和用于驱动显示装置的方法 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006258717 | 2006-09-25 | ||
JP2006258717 | 2006-09-25 | ||
JP2007078963A JP5240542B2 (ja) | 2006-09-25 | 2007-03-26 | 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008107772A JP2008107772A (ja) | 2008-05-08 |
JP5240542B2 true JP5240542B2 (ja) | 2013-07-17 |
Family
ID=38662846
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007078963A Active JP5240542B2 (ja) | 2006-09-25 | 2007-03-26 | 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7701421B2 (ja) |
EP (2) | EP2067135B1 (ja) |
JP (1) | JP5240542B2 (ja) |
KR (1) | KR101039218B1 (ja) |
CN (1) | CN101421772B (ja) |
TW (1) | TWI384448B (ja) |
WO (1) | WO2008038819A1 (ja) |
Families Citing this family (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4222426B2 (ja) * | 2006-09-26 | 2009-02-12 | カシオ計算機株式会社 | 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 |
EP2093748B1 (en) | 2007-03-08 | 2013-01-16 | Sharp Kabushiki Kaisha | Display device and its driving method |
JP4470955B2 (ja) * | 2007-03-26 | 2010-06-02 | カシオ計算機株式会社 | 表示装置及びその駆動方法 |
JP5240544B2 (ja) * | 2007-03-30 | 2013-07-17 | カシオ計算機株式会社 | 表示装置及びその駆動方法、並びに、表示駆動装置及びその駆動方法 |
KR100921506B1 (ko) * | 2007-04-24 | 2009-10-13 | 한양대학교 산학협력단 | 표시 장치 및 그 구동 방법 |
JP2009192854A (ja) * | 2008-02-15 | 2009-08-27 | Casio Comput Co Ltd | 表示駆動装置、並びに、表示装置及びその駆動制御方法 |
JP5213237B2 (ja) | 2008-04-17 | 2013-06-19 | パナソニック株式会社 | 撮像位置判定方法及び撮像位置判定装置 |
CN101809643B (zh) * | 2008-07-04 | 2013-06-05 | 松下电器产业株式会社 | 显示装置及其控制方法 |
JP5012774B2 (ja) * | 2008-11-28 | 2012-08-29 | カシオ計算機株式会社 | 画素駆動装置、発光装置及び画素駆動装置におけるパラメータ取得方法 |
JP5012776B2 (ja) * | 2008-11-28 | 2012-08-29 | カシオ計算機株式会社 | 発光装置、及び発光装置の駆動制御方法 |
JP5012775B2 (ja) * | 2008-11-28 | 2012-08-29 | カシオ計算機株式会社 | 画素駆動装置、発光装置及び画素駆動装置におけるパラメータ取得方法 |
JP4957710B2 (ja) * | 2008-11-28 | 2012-06-20 | カシオ計算機株式会社 | 画素駆動装置及び発光装置 |
JP2010185953A (ja) * | 2009-02-10 | 2010-08-26 | Fuji Electric Holdings Co Ltd | 有機elアクティブマトリクスの駆動方法および駆動回路 |
JP5469384B2 (ja) * | 2009-06-18 | 2014-04-16 | ラピスセミコンダクタ株式会社 | 表示駆動装置及びその駆動方法 |
JP5284198B2 (ja) * | 2009-06-30 | 2013-09-11 | キヤノン株式会社 | 表示装置およびその駆動方法 |
US20110007102A1 (en) * | 2009-07-10 | 2011-01-13 | Casio Computer Co., Ltd. | Pixel drive apparatus, light-emitting apparatus and drive control method for light-emitting apparatus |
KR101082283B1 (ko) * | 2009-09-02 | 2011-11-09 | 삼성모바일디스플레이주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
KR101065418B1 (ko) * | 2010-02-19 | 2011-09-16 | 삼성모바일디스플레이주식회사 | 표시 장치 및 그 구동 방법 |
KR101065405B1 (ko) | 2010-04-14 | 2011-09-16 | 삼성모바일디스플레이주식회사 | 표시장치 및 그 구동 방법 |
KR101084236B1 (ko) * | 2010-05-12 | 2011-11-16 | 삼성모바일디스플레이주식회사 | 표시장치 및 그 구동 방법 |
TWI433111B (zh) * | 2010-12-22 | 2014-04-01 | Univ Nat Taiwan Science Tech | 有機發光二極體的畫素單元及具有其之顯示面板 |
KR101911489B1 (ko) * | 2012-05-29 | 2018-10-26 | 삼성디스플레이 주식회사 | 화소를 갖는 유기전계발광 표시장치와 그의 구동방법 |
TWI471844B (zh) * | 2012-07-19 | 2015-02-01 | Innocom Tech Shenzhen Co Ltd | 顯示面板、畫素驅動電路、驅動畫素方法與電子裝置 |
KR102024852B1 (ko) * | 2013-04-16 | 2019-09-25 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 구동 방법 |
US10453398B2 (en) | 2013-06-20 | 2019-10-22 | Sharp Kabushiki Kaisha | Display apparatus and driving method thereof |
KR102128082B1 (ko) | 2013-07-24 | 2020-06-30 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
CN105225640B (zh) * | 2014-06-05 | 2018-04-06 | 上海和辉光电有限公司 | 一种oled显示器的数据驱动器黑画面电压补偿方法 |
CN104240639B (zh) * | 2014-08-22 | 2016-07-06 | 京东方科技集团股份有限公司 | 一种像素电路、有机电致发光显示面板及显示装置 |
KR102303663B1 (ko) * | 2015-02-12 | 2021-09-23 | 삼성디스플레이 주식회사 | 표시 패널의 커플링 보상 장치 및 이를 포함하는 표시 장치 |
KR20160103567A (ko) * | 2015-02-24 | 2016-09-02 | 삼성디스플레이 주식회사 | 데이터 구동 장치 및 이를 포함하는 유기 발광 표시 장치 |
CN104979487A (zh) * | 2015-07-30 | 2015-10-14 | 西安宝莱特光电科技有限公司 | 一种oled动态二维码器件及其制作方法 |
KR102467464B1 (ko) | 2015-10-20 | 2022-11-16 | 삼성디스플레이 주식회사 | 데이터 구동부 및 그의 데이터 전압 설정 방법 |
KR102460302B1 (ko) * | 2015-12-31 | 2022-10-27 | 엘지디스플레이 주식회사 | 유기발광소자 표시장치 및 이의 구동방법 |
JP2017151197A (ja) * | 2016-02-23 | 2017-08-31 | ソニー株式会社 | ソースドライバ、表示装置、及び、電子機器 |
KR102574596B1 (ko) | 2016-12-26 | 2023-09-04 | 엘지디스플레이 주식회사 | 표시장치 및 그 구동방법 |
KR102648417B1 (ko) * | 2016-12-30 | 2024-03-18 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 표시 장치 |
US10347658B2 (en) | 2017-03-16 | 2019-07-09 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Pixel driving circuit and OLED display device that effectively compensate for threshold voltage imposed on a driving TFT |
CN106782340B (zh) * | 2017-03-16 | 2018-09-07 | 深圳市华星光电技术有限公司 | 一种像素驱动电路及oled显示装置 |
CN107545569A (zh) * | 2017-08-23 | 2018-01-05 | 北京小米移动软件有限公司 | 异物识别方法及装置 |
US10615230B2 (en) | 2017-11-08 | 2020-04-07 | Teradyne, Inc. | Identifying potentially-defective picture elements in an active-matrix display panel |
CN109036274A (zh) * | 2018-09-05 | 2018-12-18 | 福建华佳彩有限公司 | 一种维持有效显示区内2t1c结构的外部补偿电路 |
CN110164384B (zh) * | 2018-09-29 | 2022-06-10 | 京东方科技集团股份有限公司 | 一种亮度补偿方法及装置 |
CN109686293B (zh) * | 2019-01-28 | 2022-07-26 | 京东方科技集团股份有限公司 | 灰阶补偿值的确定方法、驱动方法及计算机可读取介质 |
CN111583868A (zh) * | 2019-02-18 | 2020-08-25 | 华为技术有限公司 | 一种基于显示驱动电路的终端设备 |
KR20210142061A (ko) | 2020-05-15 | 2021-11-24 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR20220085245A (ko) * | 2020-12-15 | 2022-06-22 | 엘지디스플레이 주식회사 | 전계 발광 표시장치와 그 구동방법 |
CN113160752A (zh) * | 2021-04-25 | 2021-07-23 | 南华大学 | 像素电路及其驱动方法、显示设备 |
CN113889029B (zh) * | 2021-09-29 | 2023-02-03 | 京东方科技集团股份有限公司 | 一种显示面板、显示装置及数据写入方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5640067A (en) | 1995-03-24 | 1997-06-17 | Tdk Corporation | Thin film transistor, organic electroluminescence display device and manufacturing method of the same |
JP4092857B2 (ja) * | 1999-06-17 | 2008-05-28 | ソニー株式会社 | 画像表示装置 |
JP3736399B2 (ja) | 2000-09-20 | 2006-01-18 | セイコーエプソン株式会社 | アクティブマトリクス型表示装置の駆動回路及び電子機器及び電気光学装置の駆動方法及び電気光学装置 |
KR100445097B1 (ko) * | 2002-07-24 | 2004-08-21 | 주식회사 하이닉스반도체 | 패널의 문턱 전압을 보상하는 평판 디스플레이 패널 장치 |
JP4247660B2 (ja) * | 2002-11-28 | 2009-04-02 | カシオ計算機株式会社 | 電流生成供給回路及びその制御方法並びに電流生成供給回路を備えた表示装置 |
JP4378087B2 (ja) * | 2003-02-19 | 2009-12-02 | 奇美電子股▲ふん▼有限公司 | 画像表示装置 |
WO2004097782A1 (en) * | 2003-05-02 | 2004-11-11 | Koninklijke Philips Electronics N.V. | Active matrix oled display device with threshold voltage drift compensation |
JP4232193B2 (ja) * | 2003-05-26 | 2009-03-04 | カシオ計算機株式会社 | 電流生成供給回路及び電流生成供給回路を備えた表示装置 |
JP4590831B2 (ja) * | 2003-06-02 | 2010-12-01 | ソニー株式会社 | 表示装置、および画素回路の駆動方法 |
JP4939737B2 (ja) * | 2003-08-08 | 2012-05-30 | 株式会社半導体エネルギー研究所 | 発光装置 |
JP4572523B2 (ja) * | 2003-10-09 | 2010-11-04 | セイコーエプソン株式会社 | 画素回路の駆動方法、駆動回路、電気光学装置および電子機器 |
JP4589614B2 (ja) * | 2003-10-28 | 2010-12-01 | 株式会社 日立ディスプレイズ | 画像表示装置 |
GB0400216D0 (en) | 2004-01-07 | 2004-02-11 | Koninkl Philips Electronics Nv | Electroluminescent display devices |
KR101080350B1 (ko) | 2004-04-07 | 2011-11-04 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
JP5105699B2 (ja) * | 2004-06-18 | 2012-12-26 | 三菱電機株式会社 | 表示装置 |
CA2472671A1 (en) * | 2004-06-29 | 2005-12-29 | Ignis Innovation Inc. | Voltage-programming scheme for current-driven amoled displays |
US7907137B2 (en) * | 2005-03-31 | 2011-03-15 | Casio Computer Co., Ltd. | Display drive apparatus, display apparatus and drive control method thereof |
JP4798342B2 (ja) * | 2005-03-31 | 2011-10-19 | カシオ計算機株式会社 | 表示駆動装置及びその駆動制御方法、並びに、表示装置及びその駆動制御方法 |
JP4852866B2 (ja) * | 2005-03-31 | 2012-01-11 | カシオ計算機株式会社 | 表示装置及びその駆動制御方法 |
JP5240534B2 (ja) * | 2005-04-20 | 2013-07-17 | カシオ計算機株式会社 | 表示装置及びその駆動制御方法 |
JP4222426B2 (ja) | 2006-09-26 | 2009-02-12 | カシオ計算機株式会社 | 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 |
KR101342979B1 (ko) * | 2006-12-27 | 2013-12-18 | 삼성디스플레이 주식회사 | 액정표시장치 및 이의 구동 방법 |
-
2007
- 2007-03-26 JP JP2007078963A patent/JP5240542B2/ja active Active
- 2007-09-21 TW TW096135268A patent/TWI384448B/zh not_active IP Right Cessation
- 2007-09-25 WO PCT/JP2007/069154 patent/WO2008038819A1/en active Application Filing
- 2007-09-25 KR KR1020087020375A patent/KR101039218B1/ko active IP Right Grant
- 2007-09-25 EP EP07828894.1A patent/EP2067135B1/en not_active Expired - Fee Related
- 2007-09-25 EP EP18186505.6A patent/EP3462435A1/en not_active Withdrawn
- 2007-09-25 US US11/903,984 patent/US7701421B2/en active Active
- 2007-09-25 CN CN2007800130624A patent/CN101421772B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101421772A (zh) | 2009-04-29 |
WO2008038819A1 (en) | 2008-04-03 |
CN101421772B (zh) | 2011-11-09 |
TWI384448B (zh) | 2013-02-01 |
EP2067135A1 (en) | 2009-06-10 |
JP2008107772A (ja) | 2008-05-08 |
KR20080106191A (ko) | 2008-12-04 |
US20080074362A1 (en) | 2008-03-27 |
KR101039218B1 (ko) | 2011-06-03 |
US7701421B2 (en) | 2010-04-20 |
EP3462435A1 (en) | 2019-04-03 |
EP2067135B1 (en) | 2018-08-01 |
TW200826044A (en) | 2008-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5240542B2 (ja) | 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 | |
JP4222426B2 (ja) | 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法 | |
JP5240544B2 (ja) | 表示装置及びその駆動方法、並びに、表示駆動装置及びその駆動方法 | |
TWI384447B (zh) | 顯示裝置及其驅動方法、以及顯示驅動裝置及其驅動方法 | |
JP4470955B2 (ja) | 表示装置及びその駆動方法 | |
US8120601B2 (en) | Display drive apparatus, display apparatus and drive control method thereof | |
US7969398B2 (en) | Display drive apparatus and display apparatus | |
US20090189924A1 (en) | Display driving device, display apparatus, and method of driving them | |
JP5540556B2 (ja) | 表示装置及びその駆動方法 | |
JP2008046157A (ja) | 表示駆動装置及びその駆動制御方法、並びに、表示装置及びその駆動制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101124 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120125 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120326 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130308 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130321 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160412 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5240542 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |