JP5239309B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5239309B2 JP5239309B2 JP2007301138A JP2007301138A JP5239309B2 JP 5239309 B2 JP5239309 B2 JP 5239309B2 JP 2007301138 A JP2007301138 A JP 2007301138A JP 2007301138 A JP2007301138 A JP 2007301138A JP 5239309 B2 JP5239309 B2 JP 5239309B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor chip
- wiring
- bonding
- signal
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05553—Shape in top view being rectangular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/485—Material
- H01L2224/48505—Material at the bonding interface
- H01L2224/48599—Principal constituent of the connecting portion of the wire connector being Gold (Au)
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0655—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01014—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01015—Phosphorus [P]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01021—Scandium [Sc]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01023—Vanadium [V]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01031—Gallium [Ga]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01049—Indium [In]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01051—Antimony [Sb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/1026—Compound semiconductors
- H01L2924/1032—III-V
- H01L2924/10329—Gallium arsenide [GaAs]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/1026—Compound semiconductors
- H01L2924/1032—III-V
- H01L2924/10336—Aluminium gallium arsenide [AlGaAs]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13064—High Electron Mobility Transistor [HEMT, HFET [heterostructure FET], MODFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15192—Resurf arrangement of the internal vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19042—Component type being an inductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30105—Capacitance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
- H01L2924/30111—Impedance matching
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Description
<デジタル携帯電話機における送受信部の構成および動作>
図1は、例えばデジタル携帯電話機における信号送受信部のブロック図を示したものである。図1において、携帯電話機における信号送受信部は、デジタル信号処理部1、IF(Intermediate Frequency)部2、変調信号源3、ミキサ4、RFモジュール5、アンテナスイッチ6、アンテナ7、低雑音増幅器8を有している。
上述したように、デジタル携帯電話機から信号を送信する際、RFモジュール5によって信号は増幅される。次に、このRFモジュール5の回路ブロック構成について説明する。図2は、本実施の形態1におけるRFモジュール5の回路ブロック構成を示す図である。図2において、本実施の形態1におけるRFモジュール5は、増幅部10、出力整合回路14a、14b、検波回路15a、15b、ローパスフィルタ(LPF)16a、16bおよびアンテナスイッチ6を有している。
本実施の形態1におけるRFモジュール5は上記のように構成されており、以下に、その動作について説明する。図2に示すように、本実施の形態1では、GSM低周波帯域の信号およびGSM高周波帯域の信号を増幅することができるように構成されているが、動作は同様なので、GSM低周波帯域の信号を増幅する動作について説明する。なお、通信方式は、GSM方式について説明しているが、その他の通信方式であってもよい。
次に、RFモジュール5の実装構成について説明する。図4は、RFモジュール5の実装構成の概略を示す図である。図4に示すように、RFモジュール5は、多層配線構造の配線基板25上に半導体チップCHP1と半導体チップCHP2が搭載されている。そして、配線基板25上には、半導体チップCHP1および半導体チップCHP2以外にインダクタ、容量素子あるいは抵抗素子などの受動部品が搭載されている。
RFモジュール5は上記のように実装構成されており、次に、本実施の形態1の特徴的構成について説明する。本実施の形態1におけるRFモジュール5の特徴の1つは、半導体チップCHP1と半導体チップCHP2との接続構成である。すなわち、本実施の形態1は、半導体チップCHP1のスイッチ制御回路13aと半導体チップCHP2のアンテナスイッチとの接続構成に特徴の1つがある。
図11に示すように、パッドPD1とパッドPD2間を接続するボンディング配線BL1やボンディング配線BL2には、半導体チップCHP1に形成されている制御回路から半導体チップCHP2に形成されているアンテナスイッチを制御する信号が伝達される。すなわち、ボンディング配線BL1およびボンディング配線BL2は、第1半導体チップCHP1から第2半導体チップCHP2へ向う信号を伝達する配線である。具体的には、アンテナスイッチに電源電圧を供給する信号、送信回線を切り替えるスイッチ切り替え制御信号あるいは受信回線を切り替えるスイッチ切り替え制御信号が含まれる。
図14は、ボンディング配線BL1とパッドPD1とを接続するワイヤW1と、増幅信号を伝達するワイヤW3とのカップリングの影響を低減できる構成を示す図である。配線間のカップリングのうち、ワイヤW3とボンディング配線BL1との間のカップリングよりも、ワイヤW3とワイヤW1との間のカップリングの方が重要である。そこで、本実施の形態1では、ワイヤW3とワイヤW1との間のカップリングを低減できる構成について提案する。
図15は、RFモジュールの配線基板25上に搭載されている半導体チップCHP1と半導体チップCHP2の接続領域を拡大した図である。図15に示すように、パッドPD2が並んでいる方向である半導体チップCHP2の第1辺に並行するように、複数のボンディング配線BL1が配置されている。この半導体チップCHP2の端部側に配置されているボンディング配線BL1と接続するワイヤW2の長さSaは、半導体チップCHP2の中央部側に配置されているボンディング配線BL1と接続するワイヤW2の長さよりも短くなっている。そして、配線基板25の内部に形成されているボンディング配線BL2は、半導体チップCHP2の中央部側に形成されているが、半導体チップCHP2の端部側には配置されていない。このように構成することにより、半導体チップCHP2の端部側に配置されているボンディング配線BL1と接続するワイヤW2の長さSaを短くすることができるのである。
次に、本実施の形態1におけるRFモジュールの実装工程について、図24を参照しながら簡単に説明する。図24は、RFモジュールの実装工程を示すフローチャートである。まず、配線基板を用意する。配線基板は多層配線構造をしており、配線基板の表面と内部にボンディング配線が形成されている。この配線基板の表面にはんだペーストを印刷する(S101)。続いて、配線基板の表面に受動部品をマウンタで搭載する(S102)。その後、受動部品を搭載した配線基板をリフローして受動部品をはんだ付けする(S103)。次に、はんだペーストに含まれるフラックスを洗浄で除去する(S104)。続いて、増幅回路および制御回路(スイッチ制御回路を含む)を形成したシリコン基板よりなる半導体チップと、アンテナスイッチを形成した化合物半導体基板からなる半導体チップとを銀ペーストで配線基板のダイパッド上にダイボンディングする(S105)。そして、それぞれの半導体チップと配線基板の配線とをワイヤボンディングする。このとき、それぞれの半導体チップと配線基板の表面あるいは内部に形成されているボンディング配線とはワイヤ(金線)で接続される(S106)。その後、シート状の配線基板を一括してレジン(樹脂)で封止する(S107)。そして、シート状の配線基板を個々の製品単位に分割する(S108)。続いて、個々の製品について選別試験を実施した後(S109)、マーク表示を行なう(S110)。この後、製品を梱包して出荷する(S111)。このようにして、RFモジュールを形成した製品を製造することができる。
前記実施の形態1では、増幅回路を構成する半導体素子としてLDMOSFETを使用する例について説明したが、本実施の形態2では、増幅回路を構成する半導体素子として
HBTを使用する例について説明する。
2 IF部
3 変調信号源
4 ミキサ
5 RFモジュール
6 アンテナスイッチ
7 アンテナ
8 低雑音増幅器
10 増幅部
10a 制御回路
10b 増幅回路
11a 整合回路
11b 増幅回路
12a 整合回路
12b 増幅回路
13 制御回路
14a 出力整合回路
14b 出力整合回路
15a 検波回路
15b 検波回路
16a ローパスフィルタ
16b ローパスフィルタ
20 切り替えスイッチ
21 切り替えスイッチ
25 配線基板
26 1層目のダイパッド
27 ペースト
28 1層目のダイパッド
29 ペースト
30 受動部品
31a 2層目のダイパッド
31b 2層目のダイパッド
32a 3層目のダイパッド
32b 3層目のダイパッド
33 配線
35 レジン
a 距離
b 距離
BL ボンディング配線
BL1 ボンディング配線
BL2 ボンディング配線
C 中心線
CHP1 半導体チップ
CHP2 半導体チップ
D ドレイン領域
G ゲート電極
L1 半導体チップの幅
L2 配置幅
L3 半導体チップの幅
PD1 パッド
PD2 パッド
PD3 パッド
PD4 パッド
PLG1 プラグ
PLG2 プラグ
S ソース領域
S1 (ワイヤの)長さ
S2 (ワイヤの)長さ
Sa (ワイヤの)長さ
Sb (ワイヤの)長さ
Sc 距離
Sd 距離
W1 ワイヤ
W2 ワイヤ
W3 ワイヤ
W4 ワイヤ
θ 角度
Claims (23)
- (a)多層配線構造を有する配線基板と、
(b)前記配線基板上に搭載された、信号の電力増幅を制御する電力制御部を含む第1半導体チップと、
(c)前記配線基板上に搭載された、アンテナスイッチを含む第2半導体チップとを備え、
前記第1半導体チップの前記電力制御部と前記第2半導体チップの前記アンテナスイッチとの間の電気的接続は、
(d1)前記第1半導体チップに形成されている複数の第1パッドと、前記複数の第1パッドにそれぞれ電気的に接続される複数の第1ワイヤと、前記複数の第1ワイヤにそれぞれ電気的に一方端が接続され、前記配線基板に形成される複数のボンディング配線と、
(d2)前記複数のボンディング配線の他端にそれぞれ電気的に接続される複数の第2ワイヤと、前記複数の第2ワイヤにそれぞれ電気的に接続され、前記第2半導体チップに形成されている複数の第2パッドとにより行なわれている半導体装置であって、
前記複数のボンディング配線は、前記第1半導体チップと前記第2半導体チップの間に挟まれるように前記配線基板に形成され、
前記複数のボンディング配線は、前記配線基板の表面に形成された複数の第1ボンディング配線と、前記配線基板の内部に形成された複数の第2ボンディング配線とを有し、
前記複数の第2ボンディング配線のそれぞれは、
前記配線基板の内部に形成された配線と、
前記配線基板の内部と表面とを接続するプラグと、
前記プラグと電気的に接続され、前記配線基板の表面に形成されている引き出し領域と、を有し、
前記複数の第1ワイヤの一部と前記複数の第2ワイヤの一部の少なくとも一方は、前記引き出し領域と電気的に接続されていることを特徴とする半導体装置。 - 請求項1記載の半導体装置であって、
前記複数の第1パッドは、前記第1半導体チップの第1辺に配列され、
前記複数の第2パッドは、前記第2半導体チップの第2辺に配列され、
前記複数の第1パッドの配列と前記複数の第2パッドの配列が、前記複数のボンディング配線を挟むように並んでいることを特徴とする半導体装置。 - 請求項1記載の半導体装置であって、
前記複数の第2ボンディング配線は、前記第1半導体チップから前記第2半導体チップへ向う信号を伝達する配線を含むことを特徴とする半導体装置。 - 請求項3記載の半導体装置であって、
前記複数の第2ボンディング配線は、前記第2半導体チップに形成されている前記アンテナスイッチの切り替えを制御する切り替え制御信号を伝達する配線を含むことを特徴とする半導体装置。 - 請求項4記載の半導体装置であって、
前記アンテナスイッチは、電界効果トランジスタを含み、
前記切り替え制御信号は、前記電界効果トランジスタのゲート電極に印加することにより、前記電界効果トランジスタのオンオフを制御する信号であることを特徴とする半導体装置。 - 請求項5記載の半導体装置であって、
前記電界効果トランジスタは、高電子移動度トランジスタであることを特徴とする半導体装置。 - 請求項3記載の半導体装置であって、
前記複数の第2ボンディング配線は、前記第2半導体チップに形成されている前記アンテナスイッチに電力を供給する電源配線を含むことを特徴とする半導体装置。 - 請求項1記載の半導体装置であって、
前記複数の第2ボンディング配線は、前記第2半導体チップから前記第1半導体チップへ向う信号を伝達する配線を含むことを特徴とする半導体装置。 - 請求項1記載の半導体装置であって、
前記第1半導体チップは、信号の電力増幅を制御する前記電力制御部の他に、信号の電力を増幅する電力増幅部を備えていることを特徴とする半導体装置。 - 請求項9記載の半導体装置であって、
前記第2半導体チップは、前記電力増幅部で増幅された信号の電力を検出する検出部を有し、
前記第1半導体チップに形成されている前記電力制御部は、前記第2半導体チップに形成されている前記検出部からの検出信号に基づいて信号の電力増幅を制御し、
前記複数の第2ボンディング配線は、前記検出信号を伝達する配線を含むことを特徴とする半導体装置。 - 請求項9記載の半導体装置であって、
前記第1半導体チップは、前記電力制御部の他に、異なる周波数帯の信号の電力を増幅する複数の電力増幅部を備えていることを特徴とする半導体装置。 - 請求項11記載の半導体装置であって、
前記複数の電力増幅部は、第1周波数帯の第1信号を増幅する第1電力増幅部と、前記第1周波数帯とは異なる帯域の第2信号を増幅する第2電力増幅部とを有し、
前記アンテナスイッチは、増幅された前記第1信号と増幅された前記第2信号のいずれかの信号をアンテナから送信するための第1切り替えスイッチと、前記アンテナで受信した信号を受信回路に入力するための第2切り替えスイッチとを有し、
前記第1切り替えスイッチは前記電力制御部から出力される第1切り替え制御信号によって制御され、かつ、前記第2切り替えスイッチは前記電力制御部から出力される第2切り替え制御信号によって制御され、
前記複数の第2ボンディング配線は、前記第1切り替え制御信号を伝達する配線を含む一方、前記複数の第1ボンディング配線は、前記第2切り替え制御信号を伝達する配線を含むことを特徴とする半導体装置。 - 請求項9記載の半導体装置であって、
前記配線基板には、
(e)インピーダンス整合をとる整合回路と、
(f)複数の周波数帯の信号から特定範囲の周波数帯の信号を通過させる選別回路を有し、
前記第1半導体チップに形成されている前記電力増幅部の出力を前記整合回路に入力し、前記整合回路の出力を前記選別回路に入力し、前記選別回路の出力を前記第2半導体チップに形成されている前記アンテナスイッチに入力し、前記アンテナスイッチからの出力をアンテナから送信することを特徴とする半導体装置。 - 請求項13記載の半導体装置であって、
前記選別回路は、前記配線基板の表面に形成されている第1配線と、前記配線基板の内部に形成されている第2配線とを使用して構成されていることを特徴とする半導体装置。 - 請求項13記載の半導体装置であって、
前記複数の第1パッドが配列されている前記第1半導体チップの第1辺と、前記複数の第2パッドが配列されており、前記第1辺と並んだ前記第2半導体チップの第2辺との間に、前記複数のボンディング配線が前記第1辺および前記第2辺と並行する方向に並んで配置されており、前記複数のボンディング配線が並んで配置されている幅は、前記第1辺の幅あるいは前記第2辺の幅のいずれかよりも小さく、
前記第1半導体チップの前記第1辺と交差する第3辺に前記電力増幅部からの電力を出力する複数の第3パッドが形成され、前記複数の第3パッドと前記配線基板上に形成されている前記整合回路とはそれぞれ複数の第3ワイヤにより接続され、
前記第2半導体チップの前記第2辺と交差する第4辺に前記アンテナスイッチに接続する複数の第4パッドが形成され、前記複数の第4パッドと前記配線基板上に形成されている前記選別回路とはそれぞれ複数の第4ワイヤにより接続され、
前記複数の第1ワイヤと前記複数の第3ワイヤとは、互いに接触はしないが延長すると平面的に交差する配置関係にあり、前記複数の第2ワイヤと前記複数の第4ワイヤとは、互いに接触はしないが延長すると平面的に交差する配置関係にあることを特徴とする半導体装置。 - 請求項15記載の半導体装置であって、
前記複数の第1ワイヤと前記複数の第3ワイヤとのなす角は、45°以上135°以下であり、
前記複数の第2ワイヤと前記複数の第4ワイヤとのなす角は、45°以上135°以下であることを特徴とする半導体装置。 - 請求項1記載の半導体装置であって、
前記複数の第1パッドが配列されている前記第1半導体チップの第1辺と、前記複数の第2パッドが配列されており、前記第1辺と並行する前記第2半導体チップの第2辺との間に、前記複数のボンディング配線が前記第1辺および前記第2辺と並行する方向に並んで配置されており、前記複数のボンディング配線が並んで配置されている幅は、前記第1辺の幅あるいは前記第2辺の幅のいずれかよりも小さいことを特徴とする半導体装置。 - 請求項17記載の半導体装置であって、
前記複数のボンディング配線には、前記複数の第1ボンディング配線が含まれ、前記複数の第1ボンディング配線のうち、前記第1辺あるいは前記第2辺の端部側に配置されている第1ボンディング配線は、前記第1辺あるいは前記第2辺の中央部側に配置されている第1ボンディング配線よりも、配線長が長いことを特徴とする半導体装置。 - 請求項18記載の半導体装置であって、
前記複数の第1ワイヤのうち、前記第1辺の端部側に配置されている第1ボンディング配線と接続する第1ワイヤの長さは、前記第1辺の中央部側に配置されている第1ボンディング配線と接続する第1ワイヤの長さよりも短いことを特徴とする半導体装置。 - 請求項18記載の半導体装置であって、
前記複数の第2ワイヤのうち、前記第2辺の端部側に配置されている第1ボンディング配線と接続する第2ワイヤの長さは、前記第2辺の中央部側に配置されている第1ボンディング配線と接続する第2ワイヤの長さよりも短いことを特徴とする半導体装置。 - 請求項17記載の半導体装置であって、
前記複数のボンディング配線には、前記複数の第1ボンディング配線と前記複数の第2ボンディング配線が含まれ、
前記複数の第1ボンディング配線は、前記第1辺あるいは前記第2辺の中央部側から、前記第1辺あるいは前記第2辺の端部側にわたって配置されており、
前記複数の第2ボンディング配線は、前記第1辺あるいは前記第2辺の中央部側に配置され、前記第1辺あるいは前記第2辺の端部側には配置されていないことを特徴とする半導体装置。 - 請求項17記載の半導体装置であって、
前記複数のボンディング配線が並んで配置されているレイアウトは、前記第1辺の中心を通る中心線あるいは前記第2辺の中心を通る中心線に対して対称ではないことを特徴とする半導体装置。 - 請求項22記載の半導体装置であって、
前記配線基板には、第1周波数帯の第1信号の電力を増幅する第1電力増幅部と電気的に接続され、電力を効率よく伝達するためにインピーダンス整合をとる第1整合回路と、前記第1整合回路と電気的に接続され、複数の周波数帯の信号から特定範囲の周波数帯の信号を選別する第1選別回路と、
前記第1周波数帯の第1信号よりも高い第2周波数帯の第2信号の電力を増幅する第2電力増幅部と電気的に接続され、電力を効率よく伝達するためにインピーダンス整合をとる第2整合回路と、前記第2整合回路と電気的に接続され、複数の周波数帯の信号から特定の周波数帯の信号を選別する第2選別回路とを有し、
前記第1整合回路および前記第1選別回路は、前記第1半導体チップと前記第2半導体チップが並ぶ方向と交差する方向に配置され、かつ、前記第1整合回路および前記第1選別回路は、前記第1半導体チップおよび前記第2半導体チップを介して前記第2整合回路および前記第2選別回路とは反対側に配置されており、
前記複数のボンディング配線が並んで配置されているレイアウトは、前記第2整合回路および前記第2選別回路が形成されている方向にずれて配置され、前記第1整合回路および前記第1選別回路の形成側にスペースが確保されていることを特徴とする半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007301138A JP5239309B2 (ja) | 2007-11-21 | 2007-11-21 | 半導体装置 |
US12/244,908 US7995984B2 (en) | 2007-11-21 | 2008-10-03 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007301138A JP5239309B2 (ja) | 2007-11-21 | 2007-11-21 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009130006A JP2009130006A (ja) | 2009-06-11 |
JP5239309B2 true JP5239309B2 (ja) | 2013-07-17 |
Family
ID=40642490
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007301138A Active JP5239309B2 (ja) | 2007-11-21 | 2007-11-21 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7995984B2 (ja) |
JP (1) | JP5239309B2 (ja) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9166471B1 (en) | 2009-03-13 | 2015-10-20 | Rf Micro Devices, Inc. | 3D frequency dithering for DC-to-DC converters used in multi-mode cellular transmitters |
US8482114B2 (en) * | 2009-09-10 | 2013-07-09 | Nxp B.V. | Impedance optimized chip system |
US8509713B2 (en) * | 2009-12-21 | 2013-08-13 | Ubidyne, Inc. | Single envelope tracking system for an active antenna array |
US8548398B2 (en) | 2010-02-01 | 2013-10-01 | Rf Micro Devices, Inc. | Envelope power supply calibration of a multi-mode radio frequency power amplifier |
US9214865B2 (en) | 2010-04-20 | 2015-12-15 | Rf Micro Devices, Inc. | Voltage compatible charge pump buck and buck power supplies |
US9184701B2 (en) | 2010-04-20 | 2015-11-10 | Rf Micro Devices, Inc. | Snubber for a direct current (DC)-DC converter |
US9362825B2 (en) | 2010-04-20 | 2016-06-07 | Rf Micro Devices, Inc. | Look-up table based configuration of a DC-DC converter |
US9900204B2 (en) | 2010-04-20 | 2018-02-20 | Qorvo Us, Inc. | Multiple functional equivalence digital communications interface |
US9008597B2 (en) | 2010-04-20 | 2015-04-14 | Rf Micro Devices, Inc. | Direct current (DC)-DC converter having a multi-stage output filter |
US9553550B2 (en) * | 2010-04-20 | 2017-01-24 | Qorvo Us, Inc. | Multiband RF switch ground isolation |
US9214900B2 (en) | 2010-04-20 | 2015-12-15 | Rf Micro Devices, Inc. | Interference reduction between RF communications bands |
US9577590B2 (en) | 2010-04-20 | 2017-02-21 | Qorvo Us, Inc. | Dual inductive element charge pump buck and buck power supplies |
US9461153B2 (en) | 2011-11-16 | 2016-10-04 | Skyworks Solutions, Inc. | Devices and methods related to a barrier for metallization of a gallium based semiconductor |
US9847407B2 (en) * | 2011-11-16 | 2017-12-19 | Skyworks Solutions, Inc. | Devices and methods related to a gallium arsenide Schottky diode having low turn-on voltage |
JP2014220439A (ja) * | 2013-05-10 | 2014-11-20 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体装置 |
WO2016158338A1 (ja) * | 2015-03-31 | 2016-10-06 | 株式会社村田製作所 | 高周波モジュール |
JP2018098487A (ja) * | 2016-12-14 | 2018-06-21 | 株式会社村田製作所 | 半導体モジュール |
JP7115723B2 (ja) * | 2018-01-04 | 2022-08-09 | ラピスセミコンダクタ株式会社 | 半導体装置および半導体モジュール |
US10510694B2 (en) * | 2018-04-18 | 2019-12-17 | Analog Devices, Inc. | Radio frequency communication systems |
WO2019240095A1 (ja) * | 2018-06-11 | 2019-12-19 | 株式会社村田製作所 | 高周波モジュールおよび通信装置 |
KR102441261B1 (ko) | 2018-06-11 | 2022-09-07 | 가부시키가이샤 무라타 세이사쿠쇼 | 고주파 모듈 및 통신 장치 |
JP7238277B2 (ja) * | 2018-06-14 | 2023-03-14 | 富士電機株式会社 | 半導体装置、リードフレーム及び半導体装置の製造方法 |
US11152288B2 (en) * | 2019-04-25 | 2021-10-19 | Infineon Technologies Ag | Lead frames for semiconductor packages |
JP2021164022A (ja) * | 2020-03-31 | 2021-10-11 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
CN113794488B (zh) * | 2021-11-15 | 2022-02-08 | 成都爱旗科技有限公司 | 一种射频电路板及射频电路板的制作方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3315768B2 (ja) | 1993-07-30 | 2002-08-19 | 株式会社メガチップス | 半導体装置 |
JP3785083B2 (ja) * | 2001-11-07 | 2006-06-14 | 株式会社東芝 | 半導体装置、電子カード及びパッド再配置基板 |
JP2004297455A (ja) * | 2003-03-27 | 2004-10-21 | Kyocera Corp | 高周波モジュール |
US7336939B2 (en) * | 2003-05-21 | 2008-02-26 | Broadcom Corporation | Integrated tracking filters for direct conversion and low-IF single conversion broadband filters |
JP2005117497A (ja) * | 2003-10-09 | 2005-04-28 | Kyocera Corp | 高周波モジュール及びそれを搭載した無線通信装置 |
JP2005243132A (ja) * | 2004-02-26 | 2005-09-08 | Renesas Technology Corp | 半導体装置 |
JP4189970B2 (ja) * | 2004-11-05 | 2008-12-03 | 株式会社日立製作所 | アンテナ装置 |
JP2006180151A (ja) | 2004-12-22 | 2006-07-06 | Renesas Technology Corp | 電力増幅モジュールおよびその製造方法 |
JP4892253B2 (ja) * | 2006-02-28 | 2012-03-07 | ルネサスエレクトロニクス株式会社 | 電子装置 |
TW200828555A (en) * | 2006-12-18 | 2008-07-01 | Advanced Connection Tech Inc | Package module for radio frequency identification chip |
-
2007
- 2007-11-21 JP JP2007301138A patent/JP5239309B2/ja active Active
-
2008
- 2008-10-03 US US12/244,908 patent/US7995984B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US7995984B2 (en) | 2011-08-09 |
JP2009130006A (ja) | 2009-06-11 |
US20090130996A1 (en) | 2009-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5239309B2 (ja) | 半導体装置 | |
US11631659B2 (en) | High-frequency module and communication apparatus | |
EP3331161B1 (en) | Amplifier die with elongated side pads, and amplifier modules that incorporate such amplifier die | |
US7149496B2 (en) | High-frequency module and radio communication apparatus | |
US10950569B2 (en) | High frequency module and communication device | |
US10971466B2 (en) | High frequency module and communication device | |
TW201240046A (en) | Global system for mobile communications (GSM) radio-frequency emission front-end module adopting Quad Flat No-lead package | |
US11349438B2 (en) | Power amplifier packages containing multi-path integrated passive devices | |
US11088661B2 (en) | Power amplifier devices containing inverted power transistor dies and methods for the fabrication thereof | |
US9503030B2 (en) | Radio frequency power amplifier | |
JP2010171114A (ja) | 半導体装置 | |
US11742337B2 (en) | Radio-frequency module and communication device | |
JP4866625B2 (ja) | 半導体装置 | |
JP2006094557A (ja) | 半導体素子及び高周波電力増幅装置並びに無線通信機 | |
US8288845B2 (en) | Package including proximately-positioned lead frame | |
WO2011104774A1 (ja) | 半導体装置 | |
US12074995B2 (en) | Radio-frequency module and communication device | |
JP2006180151A (ja) | 電力増幅モジュールおよびその製造方法 | |
US11418225B2 (en) | Radio frequency module and communication device | |
JP3744828B2 (ja) | 半導体装置 | |
US20220021404A1 (en) | Radio-frequency module and communication device | |
US20240022276A1 (en) | Radio-frequency module and communication device | |
US20240096792A1 (en) | Semiconductor module and semiconductor device | |
US20240022275A1 (en) | Radio-frequency module and communication device | |
WO2022124203A1 (ja) | 高周波モジュール及び通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100528 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100903 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20120323 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120413 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120424 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120622 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130305 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130318 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160412 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5239309 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |