JP5223704B2 - デュアルモジュラスプリスケーラ - Google Patents
デュアルモジュラスプリスケーラ Download PDFInfo
- Publication number
- JP5223704B2 JP5223704B2 JP2009019285A JP2009019285A JP5223704B2 JP 5223704 B2 JP5223704 B2 JP 5223704B2 JP 2009019285 A JP2009019285 A JP 2009019285A JP 2009019285 A JP2009019285 A JP 2009019285A JP 5223704 B2 JP5223704 B2 JP 5223704B2
- Authority
- JP
- Japan
- Prior art keywords
- flip
- gate
- flop
- input
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000009977 dual effect Effects 0.000 title claims description 45
- 230000005540 biological transmission Effects 0.000 claims description 55
- 102100031868 DNA excision repair protein ERCC-8 Human genes 0.000 description 23
- 101000920778 Homo sapiens DNA excision repair protein ERCC-8 Proteins 0.000 description 23
- 102100038023 DNA fragmentation factor subunit beta Human genes 0.000 description 17
- 101100277639 Homo sapiens DFFB gene Proteins 0.000 description 17
- 238000010586 diagram Methods 0.000 description 17
- 102100038026 DNA fragmentation factor subunit alpha Human genes 0.000 description 14
- 101000950906 Homo sapiens DNA fragmentation factor subunit alpha Proteins 0.000 description 14
- 229910052982 molybdenum disulfide Inorganic materials 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 6
- 230000003111 delayed effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Description
DFF1,DFF2 フリップフロップ
G1 NORゲート
g1,g2 ゲート端子
I1,I2,I3,I4,I5,I6,I7 インバータ
I2´,I4´ クロックドインバータ
M マスターラッチ
S スレイブラッチ
PS 分周比切替信号
T−PS 分周比切替端子
T−CKクロック端子
TA1 期間
TM1,TM2,TM3,TM4 トランスミッションゲート
U1 ORゲート
U12,U4〜U11 フリップフロップ
Claims (5)
- リング状に接続され、クロック信号に同期して入力信号のラッチ動作を行う複数のフリップフロップを備え、
前記複数のフリップフロップのうち何れか1つのフリップフロップは、分周比を切り替えるための分周比切替信号が入力され、
前記分周比切替信号が入力されるフリップフロップは、マスタースレイブ方式のフリップフロップにより構成され、
当該フリップフロップのマスターは、
前記クロック信号に基づいて開閉制御される第1のトランスミッションゲートと、
前記第1のトランスミッションゲートからの信号と前記分周比切替信号とが入力される論理ゲートとを備えていることを特徴とするデュアルモジュラスプリスケーラ。 - 前記分周比切替信号が入力されるフリップフロップのマスターは、
前記論理ゲートの入出力端子間に接続され、前記クロック信号によって信号の通過が制御されるフィードバックループを備えることを特徴とする請求項1記載のデュアルモジュラスプリスケーラ。 - 前記フィードバックループは、インバータと、前記クロック信号に基づいて開閉制御される第2のトランスミッションゲートとを備えることを特徴とする請求項2記載のデュアルモジュラスプリスケーラ。
- 前記フィードバックループは、クロックドインバータを備えることを特徴とする請求項2記載のデュアルモジュラスプリスケーラ。
- 前記分周比切替信号が入力されるフリップフロップのスレイブは、
第1のインバータと、
前記第1のインバータの入力端子に接続され、前記クロック信号に基づいて開閉制御される第3のトランスミッションゲートと、
前記第1のインバータの入出力端子間に接続され、前記クロック信号によって信号の通過が制御されるフィードバックループとを備えることを特徴とする請求項1〜4のいずれかに記載のデュアルモジュラスプリスケーラ。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009019285A JP5223704B2 (ja) | 2009-01-30 | 2009-01-30 | デュアルモジュラスプリスケーラ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009019285A JP5223704B2 (ja) | 2009-01-30 | 2009-01-30 | デュアルモジュラスプリスケーラ |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010178120A JP2010178120A (ja) | 2010-08-12 |
| JP5223704B2 true JP5223704B2 (ja) | 2013-06-26 |
Family
ID=42708618
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009019285A Expired - Fee Related JP5223704B2 (ja) | 2009-01-30 | 2009-01-30 | デュアルモジュラスプリスケーラ |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5223704B2 (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113131929A (zh) * | 2020-01-15 | 2021-07-16 | 夏泰鑫半导体(青岛)有限公司 | 分频电路及具有该分频电路的环形振荡器 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60145721A (ja) * | 1984-01-10 | 1985-08-01 | Toshiba Corp | フリツプフロツプ回路 |
| JP2687325B2 (ja) * | 1984-12-18 | 1997-12-08 | 日本電気株式会社 | 分周回路 |
| JPS62198726U (ja) * | 1986-06-09 | 1987-12-17 | ||
| JPS6348014A (ja) * | 1986-08-18 | 1988-02-29 | Nec Corp | プリスケ−ラ |
| JPH01303926A (ja) * | 1988-06-01 | 1989-12-07 | Japan Radio Co Ltd | 2係数切り替え分周回路 |
| JPH04162817A (ja) * | 1990-10-26 | 1992-06-08 | Matsushita Electric Ind Co Ltd | ラッチ回路 |
-
2009
- 2009-01-30 JP JP2009019285A patent/JP5223704B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JP2010178120A (ja) | 2010-08-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5807333B2 (ja) | ディレイラッチ回路、および、ディレイフリップフロップ | |
| US9887698B2 (en) | Internal clock gated cell | |
| US9853630B2 (en) | Skew-tolerant flip-flop | |
| US9214925B2 (en) | Clock gated circuit and digital system having the same | |
| US20090309641A1 (en) | Dual mode edge triggered flip-flop | |
| US20050225372A1 (en) | High speed flip-flops and complex gates using the same | |
| CN104124943A (zh) | 触发器 | |
| TWI486607B (zh) | 掃描測試電路 | |
| KR100612417B1 (ko) | 펄스-기반 고속 저전력 게이티드 플롭플롭 회로 | |
| KR102580172B1 (ko) | 정밀한 듀티 사이클 제어를 구현하는 더블 데이터 레이트 회로 및 데이터 생성 방법 | |
| US6911845B2 (en) | Pulse triggered static flip-flop having scan test | |
| US7353441B2 (en) | Flip flop circuit and apparatus using a flip flop circuit | |
| US9755618B1 (en) | Low-area low clock-power flip-flop | |
| US8026754B2 (en) | Low latency flop circuit | |
| CN102215034B (zh) | 触发器 | |
| WO2007046368A1 (ja) | 半導体集積回路 | |
| JP5223704B2 (ja) | デュアルモジュラスプリスケーラ | |
| US7492205B2 (en) | Clock generator | |
| JP2008172779A (ja) | 高速動作のためのフリップフロップ | |
| JP2016201623A (ja) | フリップフロップ回路および半導体集積回路装置 | |
| JP6565325B2 (ja) | セレクタ回路、イコライザ回路、受信回路、及び半導体集積回路 | |
| JPWO2009069597A1 (ja) | 同期化装置および同期化方法 | |
| JP2007188395A (ja) | クロック信号発生回路 | |
| US6741100B2 (en) | Semiconductor integrated circuit capable of high-speed circuit operation | |
| JP7052971B2 (ja) | 半導体集積回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110413 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130129 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130212 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130225 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5223704 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160322 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |