JP5220034B2 - シリアル・ストリームにおける堅牢な制御及び描写方法 - Google Patents

シリアル・ストリームにおける堅牢な制御及び描写方法 Download PDF

Info

Publication number
JP5220034B2
JP5220034B2 JP2009550653A JP2009550653A JP5220034B2 JP 5220034 B2 JP5220034 B2 JP 5220034B2 JP 2009550653 A JP2009550653 A JP 2009550653A JP 2009550653 A JP2009550653 A JP 2009550653A JP 5220034 B2 JP5220034 B2 JP 5220034B2
Authority
JP
Japan
Prior art keywords
control
bit
serial stream
word
transmitter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2009550653A
Other languages
English (en)
Other versions
JP2010519836A (ja
Inventor
コリス・キュー・カーター
ニコラス・ジェー・コーニー
ジェームズ・アール・グッドマン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ATI Technologies ULC
Original Assignee
ATI Technologies ULC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ATI Technologies ULC filed Critical ATI Technologies ULC
Publication of JP2010519836A publication Critical patent/JP2010519836A/ja
Application granted granted Critical
Publication of JP5220034B2 publication Critical patent/JP5220034B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/14Conversion to or from non-weighted codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • H04L25/4908Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • H04L27/2607Cyclic extensions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0092Indication of how the channel is divided
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
    • H04N19/89Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression involving methods or arrangements for detection of transmission errors at the decoder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4122Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4367Establishing a secure communication between the client and a peripheral device or smart card
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/4408Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video stream encryption, e.g. re-encrypting a decrypted video stream for redistribution in a home network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation
    • H04N7/52Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L2007/045Fill bit or bits, idle words

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Communication Control (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Television Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

本発明は、概してシリアル・ストリームに関し、より詳細には、データの描写およびストリーム・データの同期に適する強化された描写およびコントロール記号に関する。
情報のデジタル処理および呈示は、現在、消費者エレクトロニクスおよびパーソナル・コンピューティング産業において広く行き渡って使用されている。ビデオ、オーディオ、およびテキストは、現在、多様な応用の中でデジタル的に操作され、かつ呈示されている。
特に、デジタル表示端末は、急速に一般的なものとなりつつあり、迅速に、より古い陰極線管モニタ等のアナログ・デバイスに置き換わっている。所定のディスプレイ・デバイス内の2つの集積回路の間において、または2つの外部デバイスの間においてデジタル・ビデオ送信が生じることがある。デバイス対デバイスのデジタル・ビデオ交換が、コンピュータとモニタ、セット‐トップ・ボックスとテレビジョン・ディスプレイ、およびプロジェクタとディスプレイ端末の間において観察されることがある。
送信デバイスと受信機の間におけるデジタル・ビデオ・データの柔軟な送信を容易にするために、適切な通信を定義する多様な標準が開発されている。現在の傾向は、シリアル・リンクを使用して1つまたは複数のデータ・ストリームを伝達する。
たとえばディスプレイポート(DisplayPort)標準は、高帯域幅(現在、2.7Gbps毎ストリーム)の、ビット誤り率が10‐9毎レーンを超えないマルチ‐ストリーム順方向送信チャンネルをデータ・リンクにわたって提供する。それぞれのシリアル・ストリームは、レーンと呼ばれる。ディスプレイポート(DisplayPort)は、さらに、双方向補助チャンネルおよび受信機から送信デバイスへの割り込み要求ラインを提供し、リンクのトレーニングおよびコントロール・データの交換を容易にする。
デジタル・ビデオ・フレーム内のピクセルは、すべてのレーンにわたり記号を使用してパラレルに送信される。受信機は、フレームを識別できなければならず、また一緒に送信される異なるレーンからの記号を処理できなければならない。ビデオが1フレームずつ送信されるとき、コントロール・コマンドおよび同期情報を伝達するコントロール記号が必要になる。コントロール記号によって伝達される情報は、垂直および水平の帰線消去区間の開始および終了、スクランブラのリセットまたはデータ・リンクの再設定を行うコマンド、および/または受信機に対する送信機の同期に使用される記号を含むことができる。
残念なことに、そのように高い送信レートにおいては誤りがストリームおよびコントロール記号を転化させることがあり、それが受信機と送信機の間における同期の喪失を生じさせることがある。
再同期のための現在のメカニズムは、受信機が送信機に、補助チャンネルを使用して同期の喪失の警報を発することを必要とする。しかしながらこれは、貧弱なユーザ経験を導く許容不能な遅延を必然的に伴うおそれがある。
したがって、再同期、データの描写、またはそのほかのコントロールのために使用することができるコントロール記号を交換するより堅牢なテクニックが必要である。
本発明の例では、{k1‐k2‐k2‐k1}または{k1‐k1‐k2‐k2}の形式をとるコントロール記号が、mビットのデータ・ワードを含むシリアル・ストリーム内に挿入される。k1およびk2は、それぞれmビットのデータ・ワードとは異なる、あらかじめ定義済みのmビットのコントロール・ワードである。k1とk2の間におけるハミング距離は少なくとも2である。この種のコントロール記号は、当該記号または当該記号の直前または直後に続くデータ・ワード内に1ビット誤りが存在する中で堅牢に検出され得る。コントロール記号は、データの描写、ストリームの同期、送信機/受信機の同期、またはそのほかのコントロールの合図のために使用できる。
本発明のある態様によれば、送信機から受信機へシリアル・ストリームを送信することであって、それにおいてm>nとするとき、ストリーム内のmビットのデータ・ワードがnビットのデータ・ワードを表すこと、およびシリアル・ストリーム内にコントロール記号を含めることであって、それにおいてコントロール記号のそれぞれが形式{k1‐k2‐k2‐k1}をとり、k1およびk2が、それぞれmビットのデータ・ワードとは異なるあらかじめ定義済みのmビットのコントロール・ワードであり、かつk1とk2の間におけるハミング距離が少なくとも2であること、を包含する方法が提供される。
本発明の別の態様によれば、シリアル・ストリーム内においてデータを受信機に送信するための、データがシリアル・ストリーム内においてmビットのワードとしてアレンジされる送信機が提供され、当該送信機は、m>nとするとき、送信されるべきnビットのデータ・ワードをmビットのデータ・ワードとしてエンコードするためのエンコーダ、および当該エンコーダと通信してシリアル・ストリーム内にコントロール記号を挿入するコントローラを包含し、それにおいてはコントロール記号が形式{k1‐k2‐k2‐k1}をとり、k1およびk2が、それぞれmビットのデータ・ワードとは異なるあらかじめ定義済みのmビットのコントロール・ワードであり、かつk1とk2が、少なくとも2のハミング距離によって離隔される。
本発明の追加の態様によれば、複数のシリアル・ストリーム内においてデータを受信機に送信するための、データがシリアル・ストリームのそれぞれの中においてmビットのワードとしてアレンジされる送信機が提供され、当該送信機は、それぞれがシリアル・ストリームのうちの1つをエンコードするための少なくとも2つのレーン・エンコーダであって、それぞれが、m>nとするとき、送信されるべきnビットのデータ・ワードをmビットのデータ・ワードとしてエンコードするためのm/nエンコーダを包含するレーン・エンコーダ、およびm/nエンコーダと通信してシリアル・ストリームのそれぞれの中にコントロール記号を挿入するコントローラを包含し、それにおいてはコントロール記号が形式{k1‐k2‐k2‐k1}をとり、k1およびk2が、それぞれmビットのデータ・ワードとは異なるあらかじめ定義済みのmビットのコントロール・ワードであり、かつk1とk2が、少なくとも2のハミング距離によって離隔される。
本発明の別の態様によれば、シリアル・ビットストリームを受信するための受信機が提供され、当該受信機は、シリアル・ビットストリームをmビットのワードに変換するための、当該mビットのワードがmビットのデータ・ワードおよびmビットのコントロール・ワードを包含する、シリアル‐パラレル(S/P)コンバータ、m>nとするとき、mビットのデータ・ワードをnビットのデータ・ワードにデコードするため、およびmビットのコントロール・ワードを検出するための、S/Pコンバータと相互接続されるデコーダ、およびデコーダと通信する、形式{k1‐k2‐k2‐k1}のコントロール記号を検出するためのコントローラを包含し、それにおいてはk1およびk2が、それぞれ少なくとも2のハミング距離によって離隔されるあらかじめ定義済みのmビットのコントロール・ワードである。
本発明のさらに別の態様によれば、複数のシリアル・ストリーム内においてデータを受信するための、データがシリアル・ストリームのそれぞれの中においてmビットのワードとしてアレンジされる受信機が提供され、当該受信機が、それぞれがシリアル・ストリームのうちの1つをデコードするための少なくとも2つのレーン・デコーダであって、それぞれのレーン・デコーダが、シリアル・ビットストリームのうちの1つをmビットのワードに変換するための、当該mビットのワードがmビットのデータ・ワードおよびmビットのコントロール・ワードを包含する、シリアル‐パラレル(S/P)コンバータ、およびm>nとするとき、mビットのデータ・ワードをnビットのデータ・ワードにデコードするため、およびmビットのコントロール・ワードを検出するための、S/Pコンバータと相互接続されるデコーダを包含するレーン・デコーダ、およびデコーダのうちの少なくとも1つと通信する、シリアル・ストリーム内の形式{k1‐k2‐k2‐k1}のコントロール記号を検出するためのコントローラを包含し、それにおいてはk1およびk2が、それぞれ少なくとも2のハミング距離によって離隔されるあらかじめ定義済みのmビットのコントロール・ワードである。
本発明の追加の態様によれば、送信機から複数のシリアル・ストリームを受信する方法が提供され、当該方法が、シリアル・ストリームのそれぞれをシリアル‐パラレル変換し、mビットのコントロール・ワードおよびmビットのデータ・ワードを形成すること、mビットのデータ・ワードのそれぞれをnビットのデータ・ワードとしてデコードすること、およびシリアル・ストリームのそれぞれの中において形式{k1‐k2‐k2‐k1}のコントロール記号を検出することを包含し、それにおいてはk1およびk2が、それぞれmビットのデータ・ワードとは異なるあらかじめ定義済みのmビットのコントロール・ワードであり、かつk1とk2の間のハミング距離が少なくとも2である。
本発明の別の態様によれば、送信機から受信機へシリアル・ストリームを送信することであって、それにおいてm>nとするとき、ストリーム内のmビットのデータ・ワードがnビットのデータ・ワードを表すこと、およびシリアル・ストリーム内にコントロール記号を含めることを包含する方法が提供され、それにおいてはコントロール記号のそれぞれが形式{k1‐k1‐k2‐k2}をとり、k1およびk2が、それぞれmビットのデータ・ワードとは異なるあらかじめ定義済みのmビットのコントロール・ワードであり、かつk1とk2の間におけるハミング距離が少なくとも2である。
本発明のこのほかの態様および特徴は、以下の本発明の特定の実施態様の説明を添付図面とともに検討したときに当業者に明らかなものとなるであろう。
例としてのみ本発明の実施態様を図解する図面は、以下のとおりである。
本発明の実施態様の具体例としての、少なくとも1つのシリアル・ストリームを伝達するチャンネルによって相互接続されたデジタル送信機および受信機のブロック図である。 図1の送信機/受信機において使用可能な単一レーン送信機の簡略化された回路図である。 図1の送信機/受信機において使用可能な相補的な単一レーン受信機のブロック図である。 図2および3の送信機/受信機の間において送信されるストリーム内のデータおよびコントロール記号の構成を図解したブロック図である。 図3の受信機によるコントロール記号の検出を図解した状態図である。 図1の送信機/受信機において使用可能な多レーン送信機の簡略化された回路図である。 図1の送信機/受信機において使用可能な相補的な多レーン受信機のブロック図である。 図6および7の送信機/受信機の間において送信される複数のレーン内のデータおよびコントロール記号の構成を図解したブロック図である。 図7の受信機における整列されたストリーム内のデータおよびコントロール記号の構成を図解したブロック図である。
図1は、シリアル・リンクによって相互接続された送信機102/102’および受信機104/104’を含むデジタル送信機/受信機ペアの略図的なブロック図である。単方向一次リンク100が、送信機102/102’から受信機104/104’へのシリアル・データ・ストリームを提供する。明らかとなろうが、送信機102/102’および受信機104/104’は、ビデオおよびオーディオの交換に適したものとし得る。したがって、送信機102/102’は、パーソナル・ビデオ・レコーダ、ケーブル‐テレビジョンまたは地上波テレビジョン受信機、DVDプレーヤ、テレビ・ゲーム、コンピューティング・デバイス、またはこれらの類といったデジタル・ビデオ・ソースの部分を形成できる。受信機104/104’は、液晶ディスプレイ(LCD)、プラズマ、表面伝導型電子放出素子ディスプレイ(SED)、または類似のパネル等のディスプレイの部分を形成できる。
図解されているとおり、メインの順方向送信チャンネル100は、データの送信に使用されるとしてよく、双方向補助チャンネル108は、送信機102/102’および受信機104/104’の両方によって、それらの間におけるステータスおよびコントロール・データの通信に使用されるとしてよい。
図2は、図1の送信機102の略図的なブロック図である。図示されている送信機102は、単一のシリアル・ストリームを送信する。明らかとなろうが、図1の送信機/受信機は、容易に多レーン送信機として構成することができる。
このために送信機102は、単一のシリアル・チャンネル・エンコーダ130を含む。チャンネル・エンコーダ130は、複数のソースからデータを受信するマルチプレクサ112、一次チャンネル・データ・バッファ110、二次チャンネル・データ・バッファ106、およびスタッフィング・データ・ソース108を含む。一次チャンネル・データ・バッファ110は、ビデオ・ピクセル・ストリームのソース等の送信するデータの一次ソースによって供給される。二次チャンネル・データ・バッファ106は、適切にエンコードされたオーディオ・データを提供するオーディオ・データのソース等の、送信する二次データのソースを用いて同様に供給される。
一次データ・ソースおよび二次データ・ソースからのデータは、nビットのデータ・ワードで提供される。図示されている実施態様においてはn=8である。
マルチプレクサ112の出力は、mビット・ワードのストリームで暗号化ブロック116に提供され、そこでデータが、可能性としては安全でないチャンネルにわたる安全な送信のために暗号化される。暗号化ブロック116は、当業者によって理解されるとおり、暗号化されていないmビット・ワードを対応するmビットの暗号化されたワードに変換する公開または秘密鍵暗号化ブロックとすることができる。
スクランブラ118は、暗号化ブロック116の出力を受信し、スクランブラ118の出力におけるnビットのデータ・ワードの特定の統計的分布を確保するべく当該データを決定論的にスクランブルする。スクランブラ118は、たとえばデータ・ストリーム内において反復するパターンによって引き起こされる電磁干渉を低減できる。スクランブラ118の出力は、オプションの先入れ先出し(FIFO)バッファ120に供給され、それがFIFO 120によって出力されるデータ・ワードの出力ストリーム内に望ましい遅延(またはスキュー)を導入できる。FIFO 120の出力は、m/nビット・エンコーダ122に提供される。
m/nビット・エンコーダ122は、それの入力に提供されるそれぞれのnビットのデータ・ワードについてmビットのデータ・ワードを生成する(mはnより大きい)。エンコーダ122は、たとえばANSI 8B/10Bエンコーダ(すなわち、n=8、m=10)とすることができる。出力の10ビットのデータ・ワードは、エンコードされたmビットのデータ・ワードのシーケンスで出力されるビット内の1および0の概略のバランスを確保するべく選択される。DCバランスを維持するために、それぞれ8ビットのデータ・ワードを、一方がバイナリの“1”を“0”より多く有し、他方がバイナリの“0”を“1”より多く有する2つの可能な10ビットのデータ・ワードとしてエンコードすることができる。
コントロール回路126は、シリアル・ストリーム・エンコーダ130の動作を、したがってエンコーダ130によって作成されるシリアル・ストリームの全体的なフォーマットをコントロールする。特にコントロール回路126は、任意の瞬間において、バッファ106、110、またはスタッフィング・ソース108のうちのいずれが選択されるかをコントロールする。より詳細に述べれば、コントロール回路126は、一次および二次チャンネルのデータが時分割多重化されることを確保する。一次および二次チャンネルのためのデータがないときには、スタッフィング・データがマルチプレクサ112に提供される。さらにコントロール回路126は、後述するとおり、作成されたストリーム内におけるコントロール記号の挿入、暗号化ブロック116のサイクル、スクランブラ118のサイクル、およびバッファ120によって作り出されるスキューをコントロールすることができる。
m/nエンコーダ122は、さらに、コントロール回路126によってエンコーダ122に提供されるコントロール信号の結果として定義済みのmビットのコントロール・ワードを出力する。特に、表明されたコントロール信号が存在するとき、エンコーダ122は、nビットのデータ入力のエンコードに使用されることがなく、かつ、したがってエンコード後のデータ・ワードと容易に区別できる予約済みのmビットのワードを出力する。ANSI 8B/10B(参照によって内容がこれに援用されているANSI INCITS 230‐1994(R1999):インフォメーション・テクノロジ‐ファイバ・チャンネル‐フィジカル・アンド・シグナリング・インターフェース(Information Technology‐Fibre Channel‐Physical and Signaling Interface)(FC‐PH)(以前のANSI X3.230‐1994(R1999))に詳説されているとおり)は、Kコードと呼ばれる多数のコントロール・ワードを定義する。
Kコードの例を次の表1に示す。
Figure 0005220034
認識されるとおり、上記のKコードのそれぞれは、2つの別々のバイナリ・コードによって表され、一方はストリーム内に過剰な0が存在するときに使用でき、他方はストリーム内に過剰な1が存在するときに使用できる。
特にコントロール回路126によってエンコーダ122へのコントロール入力に提供されるコントロール信号が、エンコーダ122の出力に、エンコーダ122の入力におけるデータとは独立した定義済みの10ビットの出力の作成を強制することがある。
パラレル‐シリアル・コンバータ124は、mビットのワードのストリームをシリアルのバイナリ・ストリームに変換する。好都合なことに、シリアル・コンバータ124に提供される10ビットのワードのストリームが概してDCバランスされているとき、結果として得られる、パラレル‐シリアル・コンバータ124によって作成されるシリアル・ビットストリームもまたDCバランスされる。
作成されるストリームの例示的なフォーマットが図4に図示されている。図解されているとおり、このストリームは、バッファ110からの一次データ402を含むことができ、かつオプションとしてバッファ106からの二次データ408を含むことができる。一次データ402および二次データ408は、スタッフィング・データ・ソース108から生じるスタッフィング・データ406を用いて散在させることができる。
図示されている実施態様においては、一次データ402(および、任意の付随するスタッフィング・データ)がワードのライン内に組織化されている。ラインは、デジタル・ビデオ画像のラインに対応することができる。ラインは、帰線消去区間によって区切られる。図4には、ラインN内のデータが図示されている。二次チャンネル・データ408は、帰線消去区間内に伝達できる。一次データ402は、コントロール記号BS(帰線消去の開始)およびBE(帰線消去の終了)によってフレーム設定される。二次データ408は、コントロール記号SS(二次の開始)およびSE(二次の終了)によってフレーム設定される。コントロール記号BEおよびBSは、帰線消去区間の終了及び開始をそれぞれ定義する。明らかになるとおり、記号BEおよび/またはBSは、送信機102によって出力されるシリアル・ストリーム内におけるデータの描写、および送信機102に対する受信機104の同期に都合よく使用され得る。本発明の実施態様の例としては、誤りが存在するときにストリーム400内におけるデータの堅牢な描写を可能にするべく描写記号が選択される。
堅牢な検出および描写のための能力を確保するために、BSは、4つのmビットのコントロール・ワードとして選択される。たとえば、{k1‐k2‐k2‐k1}で表現される記号としてBSを選択することができる。k1およびk2は、少なくとも2のハミング距離を有するべく選択される。認識されるとおり、少なくとも2のハミング距離の選択は、1ビット誤りが存在するときにk1がk2に転化されること、およびk2がk1に転化されることを防止する。好都合なことに、その種のk1およびk2の選択は、コントロール記号BSに先行するデータ・ワード内、BS記号自体の中、またはBSに続くデータ・ワード内における単一ビット誤りに帰するノイズの存在時に、曖昧でなく、かつ適時的なBS検出を可能にする。
対照してみると、コントロール記号としての単一のコントロール・ワードの使用では、コントロール記号内の単一ビット誤りの存在時にコントロール記号の検出が可能にならない。
同様に、反復されるコントロール記号(たとえば、{k1‐k1})を使用するコントロール記号の形成は、単一ビット誤りがストリーム内の記号の位置を曖昧にすることがあるため、堅牢な検出を可能にしないであろう。たとえば、コントロール記号の直前のデータ・ワードDがコントロール・ワードk1に転化されると、結果として曖昧性が生じることになる。すなわち、
{…D,k1,k1 k1,D,D…}または
{…D,D,k1 k1,k1,D…}
以上の2つが存在するときのコントロール記号の検出およびデータの描写/同期は不可能である。
k1およびk2を使用する2コントロール・ワード記号(たとえば{k1‐k2})も同様に曖昧性を低減しないことになる。たとえば、コントロール記号k1またはk2へのデータ記号の転化は、コントロール記号の偽検出に帰着することになる。同様に、k1およびk2から形成されるほかのコントロール・ワードも使用に有効となり得ない。
好都合なことに、少なくとも2のハミング距離を有するコントロール記号k1、k2を用いて{k1‐k2‐k2‐k1}として形成されたコントロール記号の使用は、コントロール記号内のk1、k2、k2、またはk1のうちのいずれかにおける単一ビット誤りが、それにもかかわらず明確に検出され得ることを保証する。
当該要件を満たすコントロール記号{k1‐k2‐k2‐k1}の例示的なリストは、ANSI 8B/10Bコントロール記号の{K28.5‐K28.3‐K28.3‐K28.5}、{K28.0‐K28.3‐K28.3‐K28.0}、{K28.5‐K28.1‐K28.1‐K28.5}、および{K28.0‐K28.1‐K28.1‐K28.0}を含む。
オプションとしてコントロール回路126は、データ・ストリームのほかの部分を描写できるか、または相補的な受信機においてそのほかの形で扱うことができる追加のコントロール記号を挿入できる。たとえば、前述したとおり二次データ408は、コントロール記号404 SS(二次の開始)およびSE(二次の終了)によって区切ることができ、フィリング・データ406は、コントロール記号FS(フィリングの開始)およびFE(フィリングの終了)を用いて区切ることができる。同様にデータ・ストリームは、受信機104において暗号化シーケンスをリセットする記号CPSRまたはスクランブル・シーケンスをリセットするSRを含むことができる。これらの記号が堅牢である必要があるか否かに応じて、SS、SE、FS、FE、CPSR、およびSRを、1つのコントロール・ワードまたは複数のコントロール・ワードを使用して形成することができる。
図3は、送信機102に相補的な図1の受信機104の略図的なブロック図を図示する。図示されている受信機104は、単一ストリーム・デコーダ230を含む。単一ストリーム・デコーダ230は、送信機102のパラレル‐シリアル・コンバータ124によって出力され、送信機100からシリアル・チャンネルを介して渡される単一シリアル・ストリームを受信する。したがってストリーム・デコーダ230は、受信されたシリアル・ビットストリームをmビットのワードのストリームに変換するシリアル‐パラレル(S/P)コンバータ224を含む。コントロール回路226は、受信機104の全体的な動作をコントロールする。
n/mデコーダ222は、それの入力にS/Pコンバータ224によって提供されるmビットのデータ・ワードのそれぞれについて、nビットのデータ・ワードを生成する。n/mデコーダ222は、送信機102のエンコーダ122に相補的である。したがってn/mデコーダ222は、たとえばANSI 8B/10Bデコーダとすることができる。
さらにn/mデコーダ222は、任意のmビットのコントロール・ワードの受信をコントロール回路226に合図する。コントロール回路226は、mビットのコントロール・ワードを使用して、受信されたデータを描写するか、またはそのほかの形で受信機104の動作をコントロールするコントロール記号を検出することができる。
nビットのデコードされたデータ・ワードは、デスクランブラ218に供給するFIFOバッファ220に提供され、それがスクランブルされたデータをデスクランブルする。デスクランブラ218は、スクランブラ118に相補的であり、スクランブラ118によって実行されたあらゆるスクランブルを取り消す。FIFO 220は、後述するとおり、コントロール回路226のコントロールの下に使用されて、複数のレーンが使用されているときにスキューされたデータ・ストリームを再整列させる。
デスクランブラ218の出力は、コントロール回路226との通信の下に、受信されたストリームを平文化する平文化ブロックに提供され、デマルチプレクサ212に提供される。平文化ブロック216は、送信機102の暗号化ブロック116と相補的であり、暗号化ブロック116によって以前に暗号化されたnビットのデータ・ワードの平文化に使用され得る平文化シーケンスを生成する。平文化ブロック216は、平文化ブロック216によって作成される平文化シーケンスをリセットし、または再同期させることができるコントロール回路226によってコントロールされ得る。
デマルチプレクサ212は、平文化された出力を受け取り、それの入力データを一次/メイン・ストリームおよび二次ストリームに逆多重化する。コントロール回路226は、デマルチプレクサ212の動作をコントロールすることができる。たとえば、BEおよび/またはBS記号によって描写されたデータをピクセル・データとして逆多重化し、メイン・データ・バッファ210に出力できる。同様に、SSおよびSE記号によって描写されるデータを二次ストリーム・データとして逆多重化し、二次データ・バッファ206に出力できる。同様に、記号FSおよびFEによって描写されるデータをフィリング・データとして逆多重化できる。
好都合なことに、説明されている4コントロール・ワード・エンコーディングを使用して堅牢にエンコードされた任意のコントロール記号は、図5に図解されるとおり、コントロール回路226によって検出できる。特に、コントロール回路226は、コントロール記号{k1‐k2‐k2‐k1}またはそれのあらゆる1ビット変位を検出するべく状態マシン500を維持する。したがって状態マシン500は、当初、それの待機状態502にある。n/mデコーダ222によってコントロール・ワードk1またはk2の到来が合図されると、状態マシン500が状態504または状態518に入る。その後、続く3つの到来データまたはコントロール・ワードが、状態マシン500の状態遷移をコントロールする。つまりk1の受信の後に、到来ストリーム内においてデータまたはk2以外のコントロール・ワード(集合的に記号xとして示されている)が到着すると、状態マシン500は状態510と見なし、その後に続くコントロール・ワードk2(状態512)およびその後のk1を、{k1‐x‐k2‐k1}の検出のために待機し、状態516においてコントロール記号{k1‐k2‐k2‐k1}としてそれを解釈する。同様にk1の受信の後にワードk2、x’(データまたはk2以外のコントロール・ワード)、k1が受信されると{k1‐k2‐x’‐k1}が検出され、状態508を介して状態516において{k1‐k2‐k2‐k1}として解釈される。同様に状態522を介して{k1‐k2‐k2‐k1}が検出される。記号非検出状態(または、誤り状態)514へは、ワード・シーケンス{k1‐x‐x}または{k1‐x‐k2‐x}の検出に応答して入る。
同様に記号k2の受信時にワード・シーケンス{x‐k2‐k2‐k1}が検出され、状態518および520を介し、状態516においてコントロール記号{k1‐k2‐k2‐k1}として解釈される。
好都合なことに、状態516であると見なされるとすぐにコントロールまたは描写の記号{k1‐k2‐k2‐k1}が検出され、かつタイミング信号がコントロール回路216によって生成される。このタイミング信号を使用して、受信されたストリーム内のデータを区切ること、または送信機102に対して受信機104を同期させることができる。
受信機104によって認識されることになる{k1‐k2‐k2‐k1}の形式のそれぞれのコントロール記号について、受信機104は、状態マシン500の形式を有する追加の状態マシンを含むことができる。この場合もまた、それぞれの状態マシンが、それの4コントロール・ワードのコントロール記号の検出時にタイミング信号を生成できる。
送信機102と受信機104の間に、たとえば高いビット誤り率によって引き起こされた同期の喪失が存在する場合には、代替として受信機104が、補助チャンネル108(図1)を経由して、送信済みストリームの再同期または再送信を合図できる。
認識されるとおり、10‐9のビット誤り率においては、頻繁な単一ビット誤りが生じ得る。たとえば、1.62Gbpsのデータ・レートにおいては、単一ビット誤りが、受信機において0.62秒ごとに検出される誤りを導く。2.70Gbpsのデータ・レートにおいては、単一ビット誤りが、受信機において0.37秒ごとに検出される誤りを導く。好都合なことに、堅牢な描写/コントロール記号の存在時には、その種の単一ビット誤りを許容可能とすることができ、同期の喪失またはそのほかの誤りに帰着させるには及ばない。
オプションとして、ほかの、SRおよびCPSR等のコントロール記号の受信時にコントロール回路226が、デスクランブラ218または平文化ブロック216によって生成されたサイクルをリセットし、送信機102におけるそれらの送信機側の対となる部品(すなわちスクランブラ118、暗号化ブロック116)とそれらのブロックの正確な同期を可能にすることができる。認識されるとおり、状態マシン500は、検出されることになるそれぞれのコントロール記号のために複製されることが許される。
別の例示的な送信機/受信機ペア102’/104’が図6および図7に図解されている。図解されているとおり、例示の送信機102’は、図2の送信機102の単一レーン・エンコーダ130と類似に形成される複数の単一レーン・エンコーダ130’‐1、130’‐2…130’‐n(個別的および集合的にレーン・エンコーダ130’)から形成できる。さらに、コントロール回路140のコントロールの下にデマルチプレクサ136、138が、一次および二次データ・ソースからの一次および二次データを複数の単一レーン・エンコーダ130’の間にわたって逆多重化できる。このようにして一次ソースおよび二次ソースからのペイロード・データを、いくつかのシリアル・ストリーム(またはレーン)にわたって多重化することができる。それぞれのストリームは、別々のケーブルまたは有線で伝達できる。
結果として得られるペイロード・データが図8に図解されている。図解されているとおり、複数のレーンにわたるペイロード・データは、それぞれのレーン・エンコーダ130’のFIFOバッファ120を使用してスキューすることができる。図示されている実施態様においては、それぞれのレーン・エンコーダ130’が、送信機102のそれぞれのレーン・エンコーダ130とまったく同じ態様で形成される。しかしながら単一のコントローラ140が複数のレーン・エンコーダの、およびデマルチプレクサ136および138の全体的な動作をコントロールする。コントローラ140は、図4のストリームを参照して説明したとおりに複数のレーンのそれぞれがコントロール記号を含むことを保証する。コントローラ140はまた、それぞれのFIFO 120の有効ワード・サイズをコントロールすることによってレーン間のスキューもコントロールする。
この場合もまた、複数のレーンのそれぞれの中の記号BS等のコントロール記号を、前述したとおりの4コントロール・ワード{k1‐k2‐k2‐k1}を使用して形成することができる。レーン間のスキューは、外部ノイズに対するリンクの不感性を増加できる。
相補的な多レーン受信機が図7に略図的に示されている。図解されているとおり、多レーン受信機は、それぞれが図3の受信機104のシリアル・レーン・デコーダ230とまったく同じ複数のシリアル・レーン・デコーダ230’‐1、230’‐2…230’‐n(個別的および集合的にレーン・デコーダ230’)を含む。
コントロール回路240からのコントロール信号がそれぞれのレーン・デコーダ230の各n/mビット・デコーダ222に提供される。コントロール回路240は、それぞれのレーンの、およびオプションとして互いの、検出されるべきコントロール記号(4ワード・コントロール記号を含む)のために状態マシン500(図5)に類似の状態マシンを含むことができる。それぞれのレーン内のコントロール記号BS={k1‐k2‐k2‐k1}の検出は、コントロール回路240によって、それぞれのレーンのFIFOバッファ220によって導入される遅延をコントロールするべく使用され得る。特にFIFOバッファ220については、それぞれのFIFOバッファのサイズが調整され、図9に図解されているとおり、それぞれのレーン内のBS記号の整列を保証できる。複数のストリーム内のデータが、その結果として整列される。好都合なことにBS記号の検出は、整列された後に、メイン・データおよび二次データが逆多重化され、かつそれぞれのレーン・デコーダ230のバッファ210および206に呈示され得るようにそれぞれのレーン・デコーダ230のデマルチプレクサ212をコントロールするべく使用されることもできる。複数のレーン・デコーダ230からのメインおよび二次データは、すべてコントロール回路240のコントロールの下に、さらにマルチプレクサ236および238によって多重化され、メインおよび二次のデータ・ストリームを生成することができる。
ここで認識されるとおり、形式{k1‐k2‐k2‐k1}のコントロール記号は、受信機/送信機ペア102/104または102’/104’内における使用に適した唯一の記号ではない。それに代えて形式{k1‐k1‐k2‐k2}のコントロール記号を使用することができる。状態マシン500は、適切に適合させることができる。
当然のことながら、上記の実施態様は、いかなる形においても限定ではなく例示のみが意図されている。説明されている本発明を実施する実施態様は、形式、部品の構成、動作の詳細および順序について多くの変更が可能である。むしろ本発明は、請求項によって定義されるところのその範囲内におけるあらゆるその種の変更を包含することが意図されている。

Claims (19)

  1. 送信機から受信機へシリアル・ストリームを送信するステップと、
    前記シリアル・ストリーム内に複数のコントロール記号を含めるステップと、
    を含み、
    前記シリアル・ストリームは、mビットのデータ・ワードと、mビットのコントロール・ワードと、からなり、前記mビットのデータ・ワードの各々は、nビットのデータを表しており、mとnとは、m>nで示される関係を有しており、
    前記コントロール記号の各々は、前記コントロール記号に、或いは前記コントロール記号に隣接する前記mビットのデータ・ワードのいずれかに1ビット送信誤りが発生したときに、前記シリアル・ストリーム内で前記受信機によって検出できるように形成されており、
    前記複数のコントロール記号の各々は、前記mビットのコントロール・ワードの4個を使ってk1‐k2‐k2‐k1形態をとるよう形成されており、
    k1およびk2は、それぞれ、前記mビットのデータ・ワードのいずれとも異なる、あらかじめ定義された前記mビットのコントロール・ワードであり、
    k1とk2の間におけるハミング距離は、少なくとも2であることを特徴とする方法。
  2. 前記複数のコントロール記号は、前記シリアル・ストリーム内において前記mビットのデータ・ワードに対して定められた位置に在る同期記号である請求項1に記載の方法。
  3. 前記複数のコントロール記号は、前記送信機に前記受信機を同期させるために使用される請求項1に記載の方法。
  4. m=10およびn=8である請求項1に記載の方法。
  5. 前記送信するステップは、8B/10Bエンコーディングから成る請求項3に記載の方法。
  6. 前記送信するステップは、前記シリアル・ストリーム内においてDCバランスを維持する請求項1に記載の方法。
  7. k1及びk2は、それぞれ、mビットのコントロール・ワードまたはそれの2の補数として選択される請求項1に記載の方法。
  8. k1及びk2は、K28.0と、K28.1と、K28.3と、K28.5とからなる8B/10Bコントロール・ワードのグループから選択される請求項1に記載の方法。
  9. k2=K28.5およびk1=K28.3は、ANSI 8B/10コントロール・ワードである請求項1に記載の方法。
  10. 前記同期記号の各々は、前記シリアル・ストリーム内の前記nビットのデータ・ワードのラインの開始の位置決定する請求項2に記載の方法。
  11. 更に、前記送信機から前記受信機への第2のシリアル・ストリームが提供されており、前記第2のシリアル・ストリームは、前記第2のシリアル・ストリーム内のデータ・ワードにして定義された位置に在る複数の同期記号を含み、前記複数の同期記号は、それぞれ、k1‐k2‐k2‐k1で示される形態を有している請求項2に記載の方法。
  12. 前記シリアル・ストリーム及び前記第2のシリアル・ストリーム内の前記複数の同期記号は、前記シリアル・ストリームと前記第2のシリアル・ストリームとを同期させる請求項11に記載の方法。
  13. データをシリアル・ストリームで受信機に送信するための送信機であって、
    前記データは、前記シリアル・ストリームにおけるmビットのワードとして構成されており、
    前記送信機は、
    m>nとするとき、送信されるべきnビットのデータの各々をmビットのデータ・ワードとしてエンコードするためのエンコーダと、
    前記エンコーダと通信して前記シリアル・ストリーム内に複数のコントロール記号を挿入するコントローラと、
    を備えており、
    前記コントロール記号の各々は、前記コントロール記号に、或いは前記コントロール記号に隣接する前記mビットのデータ・ワードのいずれかに1ビット送信誤りが発生したときに、前記シリアル・ストリーム内で前記受信機によって検出できるように形成されており、
    前記コントロール記号の各々は、4個のmビットのコントロール・ワードを使ってk1‐k2‐k2‐k1形態をとるよう形成されており、
    k1及びk2は、それぞれ、前記mビットのデータ・ワードのそれぞれとは異なる、あらかじめ定義されたmビットのコントロール・ワードであり、
    k1とk2とは、少なくとも2のハミング距離だけ離隔していることを特徴とする送信機。
  14. 前記コントローラは、前記コントロール記号を、前記シリアル・ストリーム内の前記mビットのデータ・ワードに関係して定められた位置に挿入する請求項13に記載の送信機。
  15. m=10およびn=8である請求項14に記載の送信機。
  16. 前記エンコーダは、前記シリアル・ストリーム内においてDCバランスを維持する請求項13に記載の送信機。
  17. 前記エンコーダは、8B/10Bエンコーダから成る請求項16に記載の送信機。
  18. 多数のシリアル・ストリームでデータを受信機に送信するための送信機であって、
    前記データは、前記多数のシリアル・ストリームのそれぞれにおいてmビットのワードとして構成されており、
    前記送信機は、
    少なくとも2つのレーン・エンコーダと、
    コントローラと、
    を備えており、
    前記少なくとも2つのレーン・エンコーダの各々は、前記多数のシリアル・ストリームのうちの1つをエンコードし、
    前記少なくとも2つのレーン・エンコーダの各々は、
    m>nとするとき、送信されるべきnビットのデータを前記mビットのデータ・ワードの1つとしてエンコードするためのm/nエンコーダから成り、
    前記コントローラは、前記m/nエンコーダと通信して、前記多数のシリアル・ストリームのそれぞれに複数のコントロール記号を挿入し、
    前記コントロール記号の各々は、前記コントロール記号に、或いは前記コントロール記号に隣接する前記mビットのデータ・ワードのいずれかに1ビット送信誤りが発生したときに、前記シリアル・ストリーム内で前記受信機によって検出できるように形成されており、
    前記複数のコントロール記号の各々は、4個の前記mビットのコントロール・ワードを使ってk1‐k2‐k2‐k1形態をとるよう形成されており、
    k1およびk2は、それぞれ、前記mビットのデータ・ワードとは異なる、あらかじめ定義されたmビットのコントロール・ワードであり、
    k1とk2とは、少なくとも2のハミング距離だけ離隔していることを特徴とする送信機。
  19. 送信機から受信機へシリアル・ストリームを送信するステップと、
    前記シリアル・ストリーム内に複数のコントロール記号を含めるステップと、
    を含んでおり、
    前記シリアル・ストリームは、mビットのデータ・ワードと、mビットのコントロール・ワードとからなり、前記mビットのデータ・ワードはそれぞれnビットのデータを表し、m及びnは、m>nで示される関係を有しており、
    前記コントロール記号の各々は、前記コントロール記号に、或いは前記コントロール記号に隣接する前記mビットのデータ・ワードのいずれかに1ビット送信誤りが発生したときに、前記シリアル・ストリーム内で前記受信機によって検出できるように形成されており、
    前記複数のコントロール記号の各々は、4個の前記mビットのコントロール・ワードを使ってk1‐k1‐k2‐k2形態をとるよう形成されており、
    k1およびk2は、それぞれ、前記mビットのデータ・ワードのいずれとも異なる、あらかじめ定義された前記mビットのコントロール・ワードであり、
    k1とk2との間におけるハミング距離は少なくとも2であることを特徴とする方法。
JP2009550653A 2007-02-26 2008-02-26 シリアル・ストリームにおける堅牢な制御及び描写方法 Active JP5220034B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/678,825 US7477169B2 (en) 2007-02-26 2007-02-26 Robust control/delineation in serial streams
US11/678,825 2007-02-26
PCT/CA2008/000372 WO2008104069A1 (en) 2007-02-26 2008-02-26 Robust control/delineation in serial streams

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2012236588A Division JP5474160B2 (ja) 2007-02-26 2012-10-26 シリアル・ストリームにおける堅牢な制御及び描写方法

Publications (2)

Publication Number Publication Date
JP2010519836A JP2010519836A (ja) 2010-06-03
JP5220034B2 true JP5220034B2 (ja) 2013-06-26

Family

ID=39715275

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2009550653A Active JP5220034B2 (ja) 2007-02-26 2008-02-26 シリアル・ストリームにおける堅牢な制御及び描写方法
JP2012236588A Active JP5474160B2 (ja) 2007-02-26 2012-10-26 シリアル・ストリームにおける堅牢な制御及び描写方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2012236588A Active JP5474160B2 (ja) 2007-02-26 2012-10-26 シリアル・ストリームにおける堅牢な制御及び描写方法

Country Status (6)

Country Link
US (1) US7477169B2 (ja)
EP (1) EP2122961B1 (ja)
JP (2) JP5220034B2 (ja)
KR (1) KR101565561B1 (ja)
CN (1) CN101669345B (ja)
WO (1) WO2008104069A1 (ja)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8589770B2 (en) * 2007-02-26 2013-11-19 Ati Technologies Ulc Robust control/delineation in serial streams
TWI365615B (en) * 2007-03-22 2012-06-01 Realtek Semiconductor Corp Receiver of a displayport interface having an error correction circuit and method applied to the receiver
WO2010016894A1 (en) * 2008-08-05 2010-02-11 Analogix Semiconductor, Inc. Multi-stream digital display interface
US8237721B2 (en) * 2009-04-22 2012-08-07 Dell Products, Lp Information handling system and method for using main link data channels
JP5535672B2 (ja) * 2010-02-02 2014-07-02 エヌイーシーコンピュータテクノ株式会社 シリアル転送装置及び方法
US8432408B2 (en) * 2010-04-07 2013-04-30 Synaptics Incorporated Data rate buffering in display port links
US8750176B2 (en) * 2010-12-22 2014-06-10 Apple Inc. Methods and apparatus for the intelligent association of control symbols
US8989277B1 (en) 2011-11-03 2015-03-24 Xilinx, Inc. Reducing artifacts within a video processing system
US8990645B2 (en) 2012-01-27 2015-03-24 Apple Inc. Methods and apparatus for error rate estimation
US9838226B2 (en) 2012-01-27 2017-12-05 Apple Inc. Methods and apparatus for the intelligent scrambling of control symbols
US8897398B2 (en) 2012-01-27 2014-11-25 Apple Inc. Methods and apparatus for error rate estimation
US9450790B2 (en) 2013-01-31 2016-09-20 Apple Inc. Methods and apparatus for enabling and disabling scrambling of control symbols
US8917194B2 (en) 2013-03-15 2014-12-23 Apple, Inc. Methods and apparatus for context based line coding
US9210010B2 (en) 2013-03-15 2015-12-08 Apple, Inc. Methods and apparatus for scrambling symbols over multi-lane serial interfaces
CN105227969B (zh) * 2013-05-09 2016-09-14 青岛青知企业管理咨询有限公司 兼容有线电视传输和网络电视传输的电视信号发射装置
US9401729B2 (en) * 2014-02-03 2016-07-26 Valens Semiconductor Ltd. Maintaining running disparity while utilizing different line-codes
US9621467B1 (en) * 2014-08-27 2017-04-11 Altera Corporation Iterative frame synchronization for multiple-lane transmission
CN104378648B (zh) * 2014-10-31 2017-10-10 广东威创视讯科技股份有限公司 图像编码、解码、传输方法和系统
KR101825301B1 (ko) 2016-08-22 2018-02-02 한양대학교 산학협력단 신호 전송 장치 및 방법과, 신호 수신 장치
US11356379B1 (en) * 2018-10-01 2022-06-07 Xilinx, Inc. Channelized rate adaptation

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2559629B1 (fr) * 1984-02-15 1986-06-13 Telediffusion Fse Systeme de radiodiffusion de donnees, notamment vers des postes mobiles
JPS62241449A (ja) * 1986-04-14 1987-10-22 Nippon Telegr & Teleph Corp <Ntt> 同期ワ−ドデ−タ列の制御符号伝送方式
US4745605A (en) * 1986-08-19 1988-05-17 Amadahl Corporation Control word error detection and classification
US5625644A (en) * 1991-12-20 1997-04-29 Myers; David J. DC balanced 4B/8B binary block code for digital data communications
US5347547A (en) * 1992-02-21 1994-09-13 Advanced Micro Devices, Inc. Method and apparatus for synchronizing transmitter and receiver for high speed data communication
US5511096A (en) 1994-01-18 1996-04-23 Gi Corporation Quadrature amplitude modulated data for standard bandwidth television channel
US5825824A (en) * 1995-10-05 1998-10-20 Silicon Image, Inc. DC-balanced and transition-controlled encoding method and apparatus
US5999571A (en) * 1995-10-05 1999-12-07 Silicon Image, Inc. Transition-controlled digital encoding and signal transmission system
DE19614737A1 (de) 1996-04-15 1997-10-16 Bosch Gmbh Robert Fehlerrobustes Multiplexverfahren mit möglicher Retransmission
US7010607B1 (en) * 1999-09-15 2006-03-07 Hewlett-Packard Development Company, L.P. Method for training a communication link between ports to correct for errors
JP2001144822A (ja) * 1999-11-12 2001-05-25 Sony Corp データ伝送方法及びデータ伝送装置
JP2001223592A (ja) * 2000-02-10 2001-08-17 Sony Corp データ伝送方法及びデータ伝送装置
US6650638B1 (en) * 2000-03-06 2003-11-18 Agilent Technologies, Inc. Decoding method and decoder for 64b/66b coded packetized serial data
US6718491B1 (en) * 2000-03-06 2004-04-06 Agilent Technologies, Inc. Coding method and coder for coding packetized serial data with low overhead
JP3639184B2 (ja) * 2000-04-18 2005-04-20 日本電信電話株式会社 通信システムにおける制御情報の符号化方法
JP2002154240A (ja) * 2000-11-17 2002-05-28 Canon Inc 画像処理方法およびプリント装置
US6862701B2 (en) * 2001-03-06 2005-03-01 Agilent Technologies, Inc. Data communication system with self-test facility
US7076724B2 (en) 2002-06-25 2006-07-11 Lockheed Martin Corporation System and method for forward error correction
JP4062078B2 (ja) * 2002-12-10 2008-03-19 株式会社日立製作所 スキュー調整装置
JP3930823B2 (ja) * 2003-03-24 2007-06-13 日本電信電話株式会社 フレーム信号符号化通信方法及び符号化装置並びに符号化送信装置及び符号化受信装置
ATE416525T1 (de) 2004-01-08 2008-12-15 Mitsubishi Electric Corp Fehlerprüfungsverfahren und system mit rückkopplung des ressourcezuteilungsschemas
CN1319278C (zh) * 2004-03-05 2007-05-30 上海交通大学 Turbo乘积码串行级联NR码的信道编码方法
JP4413797B2 (ja) * 2005-02-23 2010-02-10 富士通テレコムネットワークス株式会社 受動型光ネットワークシステム
WO2007006128A1 (en) 2005-04-18 2007-01-18 Research In Motion Limited Method for handling a detected error in a script-based application

Also Published As

Publication number Publication date
KR20090122431A (ko) 2009-11-30
KR101565561B1 (ko) 2015-11-03
EP2122961A1 (en) 2009-11-25
JP2010519836A (ja) 2010-06-03
EP2122961B1 (en) 2015-11-04
CN101669345A (zh) 2010-03-10
JP5474160B2 (ja) 2014-04-16
CN101669345B (zh) 2013-05-15
US20080204285A1 (en) 2008-08-28
EP2122961A4 (en) 2012-01-18
US7477169B2 (en) 2009-01-13
JP2013031227A (ja) 2013-02-07
WO2008104069A1 (en) 2008-09-04

Similar Documents

Publication Publication Date Title
JP5220034B2 (ja) シリアル・ストリームにおける堅牢な制御及び描写方法
US8589770B2 (en) Robust control/delineation in serial streams
KR101514413B1 (ko) 정보 스큐 및 리던던트 콘트롤 정보에 의한 데이터 송신 장치 및 방법
EP1836783B1 (en) Methods and apparatus for optical wireless communication
US7483717B2 (en) Method and system for processing wireless digital multimedia
EP2719169B1 (en) Method and system for video data extension
JP3984590B2 (ja) サイドチャネルデータの送信方法およびその送信システム
US8000350B2 (en) Reducing bandwidth of a data stream transmitted via a digital multimedia link without losing data
US20090219932A1 (en) Multi-stream data transport and methods of use
JP6514333B2 (ja) 送信装置、dpソース機器、受信装置及びdpシンク機器
TW200942032A (en) Bi-directional digital interface for video and audio (DIVA)
JP5309041B2 (ja) インターフェース装置
CN112583771A (zh) 数据映射器与数据映射方法
JP2011146816A (ja) インターフェース装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110217

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111028

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111122

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120220

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120228

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120319

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120327

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120417

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120424

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120522

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120626

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121026

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121221

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20130118

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130305

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160315

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5220034

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250