JP5124004B2 - 液晶表示装置の電源供給回路 - Google Patents

液晶表示装置の電源供給回路 Download PDF

Info

Publication number
JP5124004B2
JP5124004B2 JP2010234601A JP2010234601A JP5124004B2 JP 5124004 B2 JP5124004 B2 JP 5124004B2 JP 2010234601 A JP2010234601 A JP 2010234601A JP 2010234601 A JP2010234601 A JP 2010234601A JP 5124004 B2 JP5124004 B2 JP 5124004B2
Authority
JP
Japan
Prior art keywords
signal
charging
power supply
loading
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010234601A
Other languages
English (en)
Other versions
JP2012042908A (ja
Inventor
容星 安
正▲みん▼ 崔
相録 車
大根 韓
亨錫 呉
容▲スク▼ 金
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LX Semicon Co Ltd
Original Assignee
Silicon Works Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Works Co Ltd filed Critical Silicon Works Co Ltd
Publication of JP2012042908A publication Critical patent/JP2012042908A/ja
Application granted granted Critical
Publication of JP5124004B2 publication Critical patent/JP5124004B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Dc-Dc Converters (AREA)
  • Liquid Crystal (AREA)

Description

本発明は、液晶表示装置のパネル駆動に必要な電源を供給する技術に関し、特に、ゲート電圧を生成する時に周期的にまたは不規則的に変化されるチャージング制御信号及びローディング制御信号を使用して電磁波干渉を低減することができるようにした液晶表示装置の電源供給回路に関する。
図1は、従来液晶表示装置の概略ブロック図として、これに示したように、複数個のゲートラインとデータラインがお互いに垂直した方向に配列されて、マトリックス形態のピクセル領域を有する液晶パネル110;該液晶パネル110に駆動信号とデータ信号を供給する駆動回路部121及び、その駆動回路部121で要する電源を供給する電源供給部122で構成されたLDI(LCD Driver IC)120を具備する。
前記駆動回路部121は、ゲートドライバー121A、ソースドライバー121B、タイミングコントローラ121Cを具備する。
ゲートドライバー121Aは、前記液晶パネル110の各ゲートラインを駆動するためのゲート駆動信号を出力する。
ソースドライバー121Bは、前記液晶パネル110の各データラインにデータ信号を出力する。
タイミングコントローラ121Cは、前記ゲートドライバー121A及びソースドライバー121Bの駆動を制御すると共に、電源供給部122の駆動を制御する。
電源供給部122は電源制御部122A、ソース電源駆動部122B及びゲート電源駆動部122Cを具備する。
電源制御部122Aは、前記タイミングコントローラ121Cの制御を受けてソース電源駆動部122B及びゲート電源駆動部122Cの駆動を制御する。
この時、前記ゲート電源駆動部122Cは、前記ゲートドライバー121Aで前記ゲート駆動信号を生成するために必要とするゲートハイ電圧(VGH)とゲートロー電圧(VGL)を生成して供給する。
特開平11−167366号公報。
ところが、前記ゲート電源駆動部に具備された電源供給回路においては前記ゲートハイ電圧(VGH)とゲートロー電圧(VGL)を生成するためのチャージング制御信号及びローディング制御信号を出力する時、図2の(a)のように常に同一位相のスイッチングパルスを出力した。これによって図2の(b)のようにスペクトラムが中心周波数(f0)帯域に集中された。
そして、ソース電源駆動部122Bは、前記ソースドライバー121Bで前記データ信号を生成するために必要とする正、負極性のパネル駆動電圧(VDDP)、(VDDN)を供給する。
このように、従来のゲート電源駆動部に具備された電源供給回路においては、ゲートハイ電圧やゲートロー電圧を生成するためのチャージング制御信号及びローディング制御信号を出力する時固定された位相のチャージング制御信号及びローディング制御信号を出力して電磁波干渉(EMI:Electro Magnetic Interference)がひどく現われる問題点があった。
また、新しいフレームが始まる度に他の位相のチャージング制御信号及びローディング制御信号を使用して画像が不安定にディスプレイされる問題点があった。
したがって、本発明が解決しようとする課題は、ゲート電源駆動部に具備された電源供給回路でゲートハイ電圧やゲートロー電圧を生成する場合において、チャージング制御信号及びローディング制御信号を出力する時にチャージング制御信号及びローディング制御信号の区間を周期的にまたは不規則的に変化させて、新しいフレームが始まる度に同一の位相のチャージング制御信号及びローディング制御信号を使用することにある。
本発明が解決しようとする課題は、前述した課題に制限されない。本発明の他の課題及び長所は下記の説明によってさらに明らかに理解されるであろう。
前記のような課題を達成するための本発明は、
第1コンデンサーの両端がそれぞれスイッチを通じて正電源端子、負電源端子にそれぞれ接続されて電荷をチャージングする第1正極性電荷チャージング部;
第2コンデンサーの両端がそれぞれスイッチを通じて正電源端子、グラウンド端子にそれぞれ接続されて電荷をチャージングする第2正極性電荷チャージング部;
正電源端子を通じて供給される電荷を前記第1正極性電荷チャージング部の第1コンデンサーの負極性端子側にローディングする第1正極性電荷ローディング部;
前記第1正極性電荷チャージング部の第1コンデンサーにチャージングされた電荷を第2正極性電荷チャージング部の第2コンデンサーの負極性端子側にローディングする第2正極性電荷ローディング部;
前記第2正極性電荷チャージング部の第2コンデンサーにチャージングされた電荷をゲー端子に接続された第3コンデンサーにローディングする第3正極性電荷ローディング部;
新しいフレームが始まる度に同一の位相のチャージング制御信号を前記第1、2正極性電荷チャージング部の第1、2スイッチに出力して、そのチャージング制御信号の区間及び前記第1−3正極性電荷ローディング部の各スイッチに出力するローディング制御信号の区間を周期的にまたは不規則的に変化させる正極性電荷チャージング/ローディング制御部;を具備した液晶表示装置の電源供給回路を提供することにある。
前記のような課題を達成するための他の本発明は、
第1コンデンサーの両端がそれぞれスイッチを通じて正電源端子、負電源端子にそれぞれ接続されて電荷をチャージングする負極性電荷チャージング部;
グラウンド端子を通じて供給される電荷を前記負極性電荷チャージング部の第1コンデンサーの正極性端子側にローディングする第1負極性電荷ローディング部;
前記負極性電荷チャージング部の第1コンデンサーにチャージングされた負極性電荷をゲー端子に接続された第2コンデンサーにローディングする第2負極性電荷ローディング部;
新しいフレームが始まる度に同一の位相のチャージング制御信号を前記負極性電荷チャージング部の第1スイッチに出力して、そのチャージング制御信号の区間及び前記第1、2負極性電荷ローディング部の各スイッチに出力するローディング制御信号の区間を周期的にまたは不規則的に変化させる負極性電荷チャージング/ローディング制御部;を具備した液晶表示装置の電源供給回路を提供することにある。
本発明は、ゲート電源駆動部に具備された電源供給回路でゲートハイ電圧やゲートロー電圧を生成するにおいて、チャージング制御信号及びローディング制御信号の区間を周期的に、またはランダムに可変することで電磁波干渉が低減される効果がある。
また、新しいフレームが始まる度に同一の位相のチャージング制御信号及びローディング制御信号を使用して画像が安定された状態にディスプレイされる効果がある。
従来液晶表示装置の概略ブロック図である。 (a)は、従来電源供給回路でのスイッチングパルスの波形図であり、(b)は、従来電源供給回路によるスペクトラムである。 本発明による液晶表示装置の電源供給回路図である。 本発明による液晶表示装置のまた他の電源供給回路図である。 (a)−(g)は、図3及び図4各部の波形図である。 (a)は、同期信号の波形図であり、(b)は、パワー信号の波形図である。 図3の正極性電荷チャージング/ローディング制御部または図4の負極性電荷チャージング/ローディング制御部の詳細ブロック図である。 (a)は、本発明によって周波数が一定なパターンに変化されることを示したグラフであり、(b)は、本発明によって周波数がランダムなパターンに変化されることを示したグラフであり、(c)は、本発明によって周波数が可変されてエネルギーがスプレッド(拡散)されたスペクトラムを示したグラフであり、(d)は、本発明によって周波数が可変されて現われたスイッチングパルスの波形図である。 図7でPWM発生器の詳細ブロック図である。 (a)、(b)は、本発明が適用される前後の電磁波干渉信号に対するシミュレーション結果図である。
以下、添付した図面を参照して本発明の望ましい実施例を詳しく説明すれば次のようである。
図3は、本発明による液晶表示装置の電源供給回路図として、これに図示したように、第1正極性電荷チャージング部301及び第2正極性電荷チャージング部302、第1−3正極性電荷ローディング部303−305、及び正極性電荷チャージング/ローディング制御部306を具備する。前記図3の電源供給回路は図1でゲート電源供給部122に具備されることで、正極性電荷をチャージング(充電)して出力するための回路である。
第1正極性電荷チャージング部301は、正(+)電源端子(VSP)と負(−)電源端子(VSN)の間に直列接続されたスイッチSW301、コンデンサーC301及びスイッチSW302を具備する。
第2正極性電荷チャージング部302は、正電源端子(VSP)とグラウンド端子(VSS)の間に直列接続されたスイッチSW303、コンデンサーC302及びスイッチSW304を具備する。
第1正極性電荷ローディング部303は、前記第1正極性電荷チャージング部301の負極性ポートC1Mと正電源端子(VSP)との間に接続されたスイッチSW305を具備する。
第2正極性電荷ローディング部304は、前記第1正極性電荷チャージング部301の正極性ポートC1Pと第2正極性電荷チャージング部302の負極性ポートC2Mを接続するスイッチSW306を具備する。
第3正極性電荷ローディング部305は、前記第2正極性電荷チャージング部302の正極性ポートC2Pとグラウンド端子(VSS)との間に直列接続されたスイッチSW307及びコンデンサーC303を具備する。
正極性電荷チャージング/ローディング制御部306は、図5の(a)のように垂直同期信号(VSYNC)のロー区間が経過された後に図5の(b)のような水平同期信号(HSYNC)に同期して、図5の(d)のようなチャージング制御信号CP1、CP2を出力する。これによって、前記チャージング制御信号CP1、CP2の’ハイ’区間で前記第1、2正極性電荷チャージング部301、302のスイッチSW301−SW304がターンオンされる。よって、前記正電源端子(VSP)、負電源端子(VSN)に供給される電源電圧によって前記コンデンサーC301に電荷がチャージングされて、前記正電源端子(VSP)、グラウンド端子(VSS)に供給される電源電圧によって前記コンデンサーC302に電荷がチャージング(充電)される。
また、前記正極性電荷チャージング/ローディング制御部306は、前記水平同期信号(HSYNC)に同期して、図5の(d)、(e)のように前記チャージング制御信号CP1、CP2と位相が反対であるローディング制御信号(LP1−LP3)を出力する。これによって、前記ローディング制御信号(LP1−LP3)の’ハイ’区間で第1−3正極性電荷ローディング部303−305のスイッチSW305−SW307がそれぞれターンオンされる。
したがって、前記正電源端子(VSP)の電源電圧が前記スイッチSW305を通じて前記第1正極性電荷チャージング部301のコンデンサーC301の負極性端子に接続された負極性ポートC1Mに供給されて、そのコンデンサーC301の充電電圧レベルが上昇される。
そして、前記レベルが上昇されたコンデンサーC301の充電電圧が前記スイッチSW306を通じて第2正極性電荷チャージング部302のコンデンサーC302の負極性端子に接続された負極性ポートC2Mに供給されて、そのコンデンサーC302の充電電圧レベルが上昇される。
そして、前記のように二度のローディング動作によってレベルが上昇された前記第2正極性電荷チャージング部302のコンデンサーC302のチャージング電圧が前記スイッチSW307を通じてコンデンサーC303にチャージングされる。前記コンデンサーC303にチャージングされた電圧は、ゲー端子(VGH)を通じて外部に出力される。
ところが、前記正極性電荷チャージング/ローディング制御部306は、図5の(d)−(g)のように新しいフレームが始まる度に一番目の水平ラインで同一の位相(例:フェーズ1(phase1))のチャージング制御信号CP1、CP2及びローディング制御信号LP1−LP3を出力する。
これによって、図6の(a)、(b)のように毎フレームが始める度に同一の駆動電圧で液晶パネルを駆動することができるようになる。参照で、前記図6の(a)は、垂直同期信号(VSYNC)の波形図であり、図6の(b)は正、負電源端子(VSP)、(VSN)によって生成されたゲートハイ電圧(VGH)、ゲートロー電圧(VGL)に対する波形図である。
以後、前記正極性電荷チャージング/ローディング制御部306は、図5の(d)−(f)のように前記チャージング制御信号CP1、CP2のチャージング(充電)区間及びローディング制御信号LP1−LP3のローディング(出力)区間を周期的にまたは不規則的に変化させて、スプレッド(拡散)スペクトラムが具現される。
また、図5のように垂直同期信号(VSYNC)の’ロー’区間は、ディスプレイ動作がなされない区間であることを勘案して、前記スイッチのスイッチング動作を停止させて、電力が無駄使いされることを防止するようにした。
一方、図4は、本発明による液晶表示装置の電源供給回路のまた他の具現例示図として、これに示したように、負極性電荷チャージング部401、第1負極性電荷ローディング部402、第2負極性電荷ローディング部403及び、負極性電荷チャージング/ローディング制御部404を具備する。
前記図4の電源供給回路の基本的な動作原理は、前記図3の電源供給回路の動作原理と類似なものであり、これに対して説明すれば次のようである。
負極性電荷チャージング部401は、正電源端子(VSP)、負電源端子(VSN)の間に直列接続されたスイッチSW401、コンデンサーC401及びスイッチSW402を具備する。
第1負極性電荷ローディング部402は、前記負極性電荷チャージング部401の正極性ポートC1Pとグラウンド端子(VSS)との間に接続されたスイッチSW403を具備する。
第2負極性電荷ローディング部403は、前記負極性電荷チャージング部401の負極性ポートC1Mとグラウンド端子(VSS)との間に直列接続されたスイッチSW404及びコンデンサーC402を具備する。
負極性電荷チャージング/ローディング制御部404は、図5の(a)のように垂直同期信号(VSYNC)のロー区間が経過された後に図5の(b)のような水平同期信号(HSYNC)に同期して、図5の(d)のようなチャージング制御信号CP1、CP2を出力する。これによって、前記チャージング制御信号CP1、CP2の’ハイ’区間で前記負極性電荷チャージング部401のスイッチSW401、SW402がターンオンされる。よって、前記正電源端子(VSP)、負電源端子(VSN)の電源電圧によって前記コンデンサーC401に電荷がチャージングされる。
また、前記負極性電荷チャージング/ローディング制御部404は、前記水平同期信号(HSYNC)に同期して、図5の(e)のようなローディング制御信号LP1、LP2を出力する。これによって、前記ローディング制御信号LP1、LP2の’ハイ’区間で第1負極性電荷ローディング部402のスイッチSW403と第2負極性電荷ローディング部403のスイッチSW404がターンオンされる。
したがって、グラウンド端子(VSS)の電源電圧が前記スイッチSW403を通じて前記第1負極性電荷チャージング部401のコンデンサーC401の正極性端子に接続された正極性ポートC1Pに供給されて、そのコンデンサーC401の充電電圧レベルが下降される。
そして、前記のようなローディング動作によってレベルが下降された前記負極性電荷チャージング部401のコンデンサーC401のチャージング電圧が前記スイッチSW404を通じてコンデンサーC402にチャージングされる。前記コンデンサーC402にチャージングされた電圧はゲー端子(VGL)を通じて外部に出力される。

ところが、前記負極性電荷チャージング/ローディング制御部404は、図5の(d)−(g)のように新しいフレームが始まる度に一番目の水平ラインで同一の位相(例:フェーズ1(phase1))のチャージング制御信号CP1、CP2及びローディング制御信号LP1、LP2を出力する。これによって、前記図6の説明のように毎フレームが始める度に同一の駆動電圧で液晶パネルを駆動することができるようになる。
以後、前記負極性電荷チャージング/ローディング制御部404は、図5の(d)−(g)のように前記チャージング制御信号CP1、CP2のチャージング区間及びローディング制御信号(LP1)、(LP2)のローディング区間を周期的にまたは不規則的に変化させて、スプレッド(拡散)スペクトラムが具現される。
また、図5のように垂直同期信号(VSYNC)の’ロー’区間は、ディスプレイ動作がなされない区間であることを勘案して、前記スイッチのスイッチング動作を停止(Halt)させて、電力が無駄使いされることを防止される。
図7は、前記図3の正極性電荷チャージング/ローディング制御部306または図4の負極性電荷チャージング/ローディング制御部404の具現例を示した詳細ブロック図であり、これに示したように、水平同期信号発生器701、マルチプレクサ(MUX701)、リセット信号発生部702、カウンター703及びPWM発生器704を具備する。
水平同期信号発生器701は、実際入力される垂直同期信号(VSYNC)、データイネーブル信号(DE)及び水平同期信号(HSYNC)を参照して、それと類似な形態の水平同期信号(HSYNC’)を生成する。
マルチプレクサ(MUX701)は、選択信号(SEL)によって前記水平同期信号(HSYNC)、(HSYNC’)のうちで一つの信号を選択して出力する。
リセット信号発生部702は、前記マルチプレクサ(MUX701)から入力される水平同期信号を遅延器(D701)で所定時間遅延して、NANDゲート(ND701)を通じてNAND組み合せて、それによるリセット信号を生成する。
カウンター703は、nビットの出力(COUT)を発生して、前記リセット信号発生部702から入力されるリセット信号によって水平同期信号(HSYNC)と同一の周期でリセットされる。PWM発生器704は、前記カウンター703の出力(COUT)を受けて期設定されたパルス幅(Pulse width)の位相(フェーズ(phase)1,2,3,…,n)を有するチャージング制御信号CP1、CP2とローディング制御信号LP1、LP2、LP3を発生させる。
図8の(a)−(d)は、前記PWM発生器704から出力される前記チャージング制御信号CP1、CP2及びローディング制御信号LP1−LP3の周波数パターン及びスペクトラムを示したものである。すなわち、PWM発生器704は、図8の(a)のように中心周波数(f)を基準で一定なパターンに変化される周波数の前記チャージング制御信号CP1、CP2及びローディング制御信号LP1−LP3を生成するか、または図8の(b)のように中心周波数(f)を基準で不規則的にホッピング(hopping)する周波数の前記チャージング制御信号CP1、CP2及びローディング制御信号LP1−LP3を生成する。
これによって、本発明の電源供給回路によるスペクトラムが図8の(c)のように中心周波数(f)帯域に集中されないで、広く開かれた形態になる。図8の(d)は、前記PWM発生器704から出力される前記チャージング制御信号CP1、CP2及びローディング制御信号(LP1−LP3)が可変周波数形態に出力されることを示した波形図である。
図9は、前記PWM発生器704の具現例を示したものであり、順次発生器901、ランダム信号発生器902及びマルチプレクサ903、904を具備する。
順次信号発生器901は、チャージング制御信号CP1、CP2とローディング制御信号LP1、LP2、LP3の位相を図5の(f)のように規則的に変化させる。ランダム信号発生器902は、前記チャージング制御信号CP1、CP2とローディング制御信号LP1、LP2、LP3の位相を図5の(g)のように不規則的に変化させる。
前記順次信号発生器901の出力信号及びランダム信号発生器902の出力信号は、マルチプレクサ903で選択信号(SS_SEL)によって選択されて、前記チャージング制御信号CP1、CP2やローディング制御信号LP1−LP3に出力される。すなわち、前記順次信号発生器901の出力信号及びランダム信号発生器902の出力信号は、マルチプレクサ903、904で選択信号(SS_SEL)によって選択されて、前記図3及び図4のチャージング制御信号CP1、CP2やローディング制御信号LP1−LP3に出力される。
図10の(a)は、本発明が適用されない電源供給回路で発生される電磁波干渉(EMI)を示したものであり、図10の(b)は、本発明による電源供給回路で電磁波干渉が低減されたことを示した実験結果として、本発明によって電磁波干渉が多く低減されたことが分かる。
以上で本発明の望ましい実施例に対して詳しく説明したが、本発明の権利範囲がこれに限定されるものではなく、次の請求範囲で定義する本発明の基本概念を土台でより多様な実施例で具現されることができるし、このような実施例もまた本発明の権利範囲に属するものである。
以上説明したように、本発明は、ゲート電源駆動部に具備された電源供給回路でゲートハイ電圧やゲートロー電圧を生成するにおいて、チャージング制御信号及びローディング制御信号の区間を周期的に、またはランダムに可変することで電磁波干渉が低減される効果がある。また、新しいフレームが始まる度に同一の位相のチャージング制御信号及びローディング制御信号を使用して画像が安定された状態にディスプレイされる効果がある。
301…第1正極性電荷チャージング部、
302…第2正極性電荷チャージング部、
303−305…第1−3正極性電荷ローディング部、
306…正極性電荷チャージング/ローディング制御部、
401…負極性電荷チャージング部、
402…第1負極性電荷ローディング部、
403…第2負極性電荷ローディング部、
404…負極性電荷チャージング/ローディング制御部、
701…水平同期信号発生器、
702…リセット信号発生部、
703…カウンター、
704…PWM発生器。

Claims (17)

  1. 第1コンデンサーの両端がそれぞれスイッチを通じて正電源端子、負電源端子にそれぞれ接続されて電荷をチャージングする第1正極性電荷チャージング部;
    第2コンデンサーの両端がそれぞれスイッチを通じて正電源端子、グラウンド端子にそれぞれ接続されて電荷をチャージングする第2正極性電荷チャージング部;
    正電源端子を通じて供給される電荷を前記第1正極性電荷チャージング部の第1コンデンサーの負極性端子側にローディングする第1正極性電荷ローディング部;
    前記第1正極性電荷チャージング部の第1コンデンサーにチャージングされた電荷を第2正極性電荷チャージング部の第2コンデンサーの負極性端子側にローディングする第2正極性電荷ローディング部;
    前記第2正極性電荷チャージング部の第2コンデンサーにチャージングされた電荷をゲー端子に接続された第3コンデンサーにローディングする第3正極性電荷ローディング部;
    新しいフレームが始まる度に同一の位相のチャージング制御信号を前記第1、2正極性電荷チャージング部の第1、2スイッチに出力して、そのチャージング制御信号の区間及び前記第1−3正極性電荷ローディング部の各スイッチに出力するローディング制御信号の区間を周期的にまたは不規則的に変化させる正極性電荷チャージング/ローディング制御部;で構成したことを特徴とする液晶表示装置の電源供給回路。
  2. 第1正極性電荷ローディング部は、前記正電源端子と第1正極性電荷チャージング部の第1コンデンサーの負極性端子との間に接続された第5スイッチを具備したことを特徴とする請求項1に記載の液晶表示装置の電源供給回路。
  3. 第2正極性電荷ローディング部は、前記第1正極性電荷チャージング部の第1スイッチの正極性端子と前記第2正極性電荷チャージング部の第2スイッチの負極性端子との間に接続された第6スイッチを具備したことを特徴とする請求項1に記載の液晶表示装置の電源供給回路。
  4. 第3正極性電荷ローディング部は、前記第2正極性電荷チャージング部の第2コンデンサーの正極性端子とグラウンド端子との間に直列接続された第7スイッチ及び第3コンデンサーを具備したことを特徴とする請求項1に記載の液晶表示装置の電源供給回路。
  5. チャージング制御信号とローディング制御信号は、位相が反対であることを特徴とする請求項1に記載の液晶表示装置の電源供給回路。
  6. 正極性電荷チャージング/ローディング制御部は、
    実際入力される水平同期信号を参照して、それと類似な形態の水平同期信号を生成する水平同期信号発生器;
    選択信号によって前記実際入力される水平同期信号や類似な形態の水平同期信号のうちで一つの信号を選択して出力するマルチプレクサ;
    前記マルチプレクサから入力される水平同期信号を遅延器で所定時間遅延して、NANDゲートを通じてNAND組み合せて、それによるリセット信号を出力するリセット信号発生部;
    前記リセット信号によってリセットされて、水平同期信号と同一の周期を有するnビットの出力を発生するカウンター;
    前記カウンターの出力を受けて、前記チャージング制御信号及びローディング制御信号を発生するPWM発生器;を具備したことを特徴とする請求項1に記載の液晶表示装置の電源供給回路。
  7. PWM発生器は、
    前記チャージング/ローディング制御信号を順次に変化させて発生するが、毎フレームが始まる度に同一の値で制御信号を発生させて、垂直同期信号がローである区間では動作をしない順次信号発生器;
    前記チャージング/ローディング制御信号を不規則的に変化させて発生するが、毎フレームが始まる度に同一の値で制御信号を発生させて、垂直同期信号がローである区間では動作をしないランダム信号発生器;
    選択信号によって前記順次信号発生器の出力信号やランダム信号発生器の出力信号を選択して出力するマルチプレクサ;を含んで構成されたことを特徴とする請求項6に記載の液晶表示装置の電源供給回路。
  8. 順次信号発生器は前記チャージング制御信号及びローディング制御信号の位相を規則的に変化させることを特徴とする請求項7に記載の液晶表示装置の電源供給回路。
  9. ランダム信号発生器は、前記チャージング制御信号及びローディング制御信号の位相を不規則的に発生させることを特徴とする請求項7に記載の液晶表示装置の電源供給回路。
  10. 第1コンデンサーの両端がそれぞれスイッチを通じて正電源端子、負電源端子にそれぞれ接続されて、電荷をチャージングする負極性電荷チャージング部;
    グラウンド端子を通じて供給される電荷を前記負極性電荷チャージング部の第1コンデンサーの正極性端子側にローディングする第1負極性電荷ローディング部;
    前記負極性電荷チャージング部の第1コンデンサーにチャージングされた負極性電荷をゲー端子に接続された第2コンデンサーにローディングする第2負極性電荷ローディング部;
    新しいフレームが始まる度に同一の位相のチャージング制御信号を前記負極性電荷チャージング部の第1スイッチに出力して、そのチャージング制御信号の区間及び前記第1、2負極性電荷ローディング部の各スイッチに出力するローディング制御信号の区間を周期的にまたは不規則的に変化させる負極性電荷チャージング/ローディング制御部;で構成したことを特徴とする液晶表示装置の電源供給回路。
  11. 第1負極性電荷ローディング部は、グラウンド端子と前記負極性電荷チャージング部の第1コンデンサーの正極性端子との間に第3スイッチを具備したことを特徴とする請求項10に記載の液晶表示装置の電源供給回路。
  12. 第2負極性電荷ローディング部は、前記負極性電荷チャージング部の第1コンデンサーの負極性端子とグラウンド端子との間に直列接続された第4スイッチ及び第2コンデンサーを具備したことを特徴とする請求項10に記載の液晶表示装置の電源供給回路。
  13. チャージング制御信号とローディング制御信号は、位相が反対であることを特徴とする請求項10に記載の液晶表示装置の電源供給回路。
  14. 負極性電荷チャージング/ローディング制御部は、
    実際入力される水平同期信号を参照して、それと類似な形態の水平同期信号を生成する水平同期信号発生器;
    選択信号によって前記実際入力される水平同期信号や類似な形態の水平同期信号のうちで一つの信号を選択して出力するマルチプレクサ;
    前記マルチプレクサから入力される水平同期信号を遅延器で所定時間遅延して、NANDゲートを通じてNAND組み合せて、それによるリセット信号を出力するリセット信号発生部;
    前記リセット信号によってリセットされて、水平同期信号と同一の周期を有するnビットの出力を発生するカウンター;
    前記カウンターの出力を受けて前記チャージング制御信号及びローディング制御信号を発生するPWM発生器;を具備したことを特徴とする請求項10に記載の液晶表示装置の電源供給回路。
  15. PWM発生器は、
    前記チャージング/ローディング制御信号を順次に変化させて発生するが、毎フレームが始まる度に同一の値で制御信号を発生させて、垂直同期信号がローである区間では動作をしない順次信号発生器;
    前記チャージング/ローディング制御信号を不規則的に変化させて発生するが、毎フレームが始まる度に同一の値で制御信号を発生させて、垂直同期信号がローである区間では動作をしないランダム信号発生器;
    選択信号によって前記順次信号発生器の出力信号やランダム信号発生器の出力信号を選択して出力するマルチプレクサ;を含んで構成されたことを特徴とする請求項14に記載の液晶表示装置の電源供給回路。
  16. 順次信号発生器は、前記チャージング制御信号及びローディング制御信号の位相を規則的に変化させることを特徴とする請求項14に記載の液晶表示装置の電源供給回路。
  17. ランダム信号発生器は、前記チャージング制御信号及びローディング制御信号の位相を不規則的に変化させることを特徴とする請求項14に記載の液晶表示装置の電源供給回路。
JP2010234601A 2010-08-18 2010-10-19 液晶表示装置の電源供給回路 Active JP5124004B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20100079919A KR101197463B1 (ko) 2010-08-18 2010-08-18 액정표시장치의 전원공급 회로
KR10-2010-0079919 2010-08-18

Publications (2)

Publication Number Publication Date
JP2012042908A JP2012042908A (ja) 2012-03-01
JP5124004B2 true JP5124004B2 (ja) 2013-01-23

Family

ID=44835013

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010234601A Active JP5124004B2 (ja) 2010-08-18 2010-10-19 液晶表示装置の電源供給回路

Country Status (6)

Country Link
US (1) US8854354B2 (ja)
EP (1) EP2420992A1 (ja)
JP (1) JP5124004B2 (ja)
KR (1) KR101197463B1 (ja)
CN (1) CN102377329B (ja)
TW (1) TWI435308B (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140064170A (ko) 2012-11-19 2014-05-28 삼성디스플레이 주식회사 표시장치, 전원제어장치 및 그 구동 방법

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6236394B1 (en) * 1997-03-28 2001-05-22 Seiko Epson Corporation Power supply circuit, display device, and electronic instrument
KR100387266B1 (ko) * 1999-12-28 2003-06-11 주식회사 하이닉스반도체 전압제어회로
JP2001282164A (ja) * 2000-03-31 2001-10-12 Sanyo Electric Co Ltd 表示装置用駆動装置
JP2001286126A (ja) * 2000-03-31 2001-10-12 Sanyo Electric Co Ltd チャージポンプ型電源回路及びこれを用いた表示装置用駆動装置及び表示装置
JP3854905B2 (ja) * 2002-07-30 2006-12-06 株式会社 日立ディスプレイズ 液晶表示装置
JP2004361841A (ja) 2003-06-06 2004-12-24 Mitsubishi Electric Corp 表示装置
JP4627672B2 (ja) * 2005-03-23 2011-02-09 シャープ株式会社 表示装置の駆動方法
JP4974520B2 (ja) * 2005-12-08 2012-07-11 ローム株式会社 チャージポンプ回路、lcdドライバic、電子機器
JP2008271471A (ja) * 2007-04-25 2008-11-06 Sanyo Electric Co Ltd チャージポンプ回路
JP4902872B2 (ja) * 2007-08-21 2012-03-21 株式会社ナナオ 駆動装置及び表示装置
TW200923892A (en) 2007-11-23 2009-06-01 Novatek Microelectronics Corp Voltage generating system
JP2009168970A (ja) * 2008-01-15 2009-07-30 Renesas Technology Corp 電源回路及び表示装置
JP2009300728A (ja) * 2008-06-13 2009-12-24 Panasonic Corp 画像表示装置
JP2010081686A (ja) * 2008-09-24 2010-04-08 Panasonic Corp スイッチング制御回路及びスイッチング電源装置
US8194060B2 (en) 2008-10-29 2012-06-05 Himax Technologies Limited Display system
KR101135871B1 (ko) * 2010-05-07 2012-04-19 주식회사 실리콘웍스 액정표시장치의 부스트 컨버터

Also Published As

Publication number Publication date
KR101197463B1 (ko) 2012-11-09
US8854354B2 (en) 2014-10-07
TWI435308B (zh) 2014-04-21
JP2012042908A (ja) 2012-03-01
TW201209797A (en) 2012-03-01
EP2420992A1 (en) 2012-02-22
US20120044227A1 (en) 2012-02-23
CN102377329B (zh) 2015-04-01
KR20120017305A (ko) 2012-02-28
CN102377329A (zh) 2012-03-14

Similar Documents

Publication Publication Date Title
KR100878244B1 (ko) 구동 전압 생성 회로 및 이를 이용한 액정 표시 장치
JP5738824B2 (ja) 表示装置及びその駆動方法
TW575758B (en) Liquid crystal display
JP5406131B2 (ja) 液晶表示装置のブーストコンバータ
KR101398121B1 (ko) 표시 장치
KR101265333B1 (ko) 액정표시장치 및 그의 구동 방법
TW201021012A (en) Liquid crystal display
CN102930845B (zh) 液晶显示时序驱动器
CN106297689A (zh) 驱动显示面板的方法、执行该方法的显示设备及驱动设备
KR102193053B1 (ko) 표시 패널
CN103871380B (zh) 集成电路设备、集成电路、面板显示设备及显示面板驱动器
KR20150069591A (ko) 표시장치를 위한 타이밍 제어장치 및 방법
US20070279350A1 (en) Method and apparatus for driving bistable liquid crystal display
JP5124004B2 (ja) 液晶表示装置の電源供給回路
KR102284049B1 (ko) 표시장치
JP2005039829A (ja) 信号処理装置及び方法
KR101415572B1 (ko) 디스플레이장치 및 그 제어방법
CN209515172U (zh) 驱动电路及显示装置
CN116403543B (zh) 显示面板的驱动方法、驱动装置、显示设备及存储介质
KR20050116310A (ko) 액정 표시 장치
JP6612703B2 (ja) 液晶駆動装置、及び、液晶駆動方法
KR20070074791A (ko) 액정 표시 장치 및 이의 구동 방법
KR20150041308A (ko) 유기전계발광 표시장치
KR20070079487A (ko) 표시 장치 및 이의 구동 방법
JP2001195041A (ja) Lcdドライバ内蔵マイクロコンピュータ

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120514

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120522

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120821

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120824

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120905

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121002

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121026

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151102

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5124004

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250