JP5068362B2 - 実装構造体 - Google Patents
実装構造体 Download PDFInfo
- Publication number
- JP5068362B2 JP5068362B2 JP2010251704A JP2010251704A JP5068362B2 JP 5068362 B2 JP5068362 B2 JP 5068362B2 JP 2010251704 A JP2010251704 A JP 2010251704A JP 2010251704 A JP2010251704 A JP 2010251704A JP 5068362 B2 JP5068362 B2 JP 5068362B2
- Authority
- JP
- Japan
- Prior art keywords
- acceleration sensor
- sensor chip
- sealing
- external terminal
- mounting substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/1615—Shape
- H01L2924/16152—Cap comprising a cavity for hosting the device, e.g. U-shaped cap
Landscapes
- Micromachines (AREA)
- Pressure Sensors (AREA)
Description
(加速度センサチップパッケージの構成)
まず、図1及び図2を参照して、この発明の第1の実施の形態の構成例につき説明する。ここでは機能素子として、いわゆるピエゾ抵抗素子を備えたピエゾ型加速度センサチップを含む加速度センサチップパッケージを例にとって説明する。
次に、図3〜図7を参照して、上述した加速度センサチップパッケージ10の製造方法について説明する。
具体的には、図6(A)に示す例では、第1封止部20は、チップ領域80c毎に、一続きの閉環状に形成する。
次に、加速度センサチップパッケージが実装基板に実装されている実装構造体につき説明する。この実装形態(実装構造体)及び実装方法につき、図8及び図9を参照して説明する。なお、加速度センサチップパッケージは、既に説明した加速度センサチップパッケージ10の構成を有するものとし、構成要素それぞれについては、同一番号を付してその詳細な説明は省略する。
この発明の加速度センサチップパッケージ10の実装基板30への具体的な実装工程につき、図8及び図9を参照して説明する。
図8(A)に示すように、複数の外部端子70、すなわちこの例では半田ボール60それぞれと、実装基板電極パッド34とを、1対1の対応関係で対向させて、加速度センサチップパッケージ10を、実装基板30上に載置する。なお、この例では、実装基板電極パッド34には、図示しない半田ペーストが予め塗布してあるものとする。
第2の方法は、いわゆる圧接工法による実装方法である。
(加速度センサチップパッケージの構成)
図10及び図11を参照して、この発明の第2の実施の形態の構成例につき説明する。
次に、図12、図13及び図14を参照して、第2の実施の形態の加速度センサチップパッケージ10の製造方法について説明する。
次に、加速度センサチップパッケージが実装基板に実装されている実装構造体につき説明する。この実装形態(実装構造体)につき、図15及び図16を参照して説明する。なお、加速度センサチップパッケージは、既に説明した第2の実施の形態の加速度センサチップパッケージ10の構成を有するものとし、構成要素それぞれについては、同一番号を付してその詳細な説明は省略する。
第2の実施の形態の加速度センサチップパッケージ10の実装基板30への具体的な実装工程につき、図15及び図16を参照して説明する。
図15(A)に示すように、複数の外部端子70の頂面70aそれぞれと、実装基板電極パッド32とを、1対1の対応関係で対向させて、加速度センサチップパッケージ10を、実装基板30上に載置する。なお、この例では、実装基板電極パッド32には、半田ペーストが予め塗布してあるものとする。
第2の方法は、いわゆる圧接工法による実装方法である。
11、110:加速度センサチップ
12、120:基板
12a:上面
12b:下面
13:フレーム部
13a:上面
13b:下面
14a:梁部
14b:可動(錘)部
14ba:上面
14bb:底面
15、114:可動構造体
16:開口部
16a:間隙
17:再配線層
17a:配線部
18、112:電極パッド
19:検出素子(ピエゾ抵抗素子)
20:第1封止部
20a:第1部分封止部
30:実装基板
32:実装基板電極パッド
34:第2封止部
34a:第2部分封止部
36:バンプ
40:電極ポスト
40a:頂面
60:半田ボール
70X:前駆外部端子
70、150:外部端子
70a:頂面
70b:露出面
72:フィレット(半田ペースト)
80:シリコンウェハ
80a:第1の面(表面)
80b:第2の面(裏面)
80c:チップ領域
90:実装構造体
116:封止基板
122:接着剤
130:保護カバー
140:閉空間
Claims (4)
- 上面及び該上面と対向する下面を有していて、前記上面から前記下面に至る開口部を画成するフレーム部、該フレーム部から前記開口部内に延在している梁部及び前記開口部内に納められていて、前記梁部により可動に支持されている可動部を含む可動構造体、当該可動構造体の変位を検出する検出素子、及び該検出素子と電気的に接続されていて、前記フレーム部の前記上面から露出して設けられている複数の電極パッドを有する加速度センサチップ、前記フレーム部上に延在させて設けられていて、その一端側が前記電極パッドに電気的に接続されている複数の配線部を有する再配線層、前記配線部の他端側に接続されていて、前記フレーム部の前記上面上に設けられている複数の外部端子、複数の前記外部端子それぞれの一部分と前記梁部及び前記可動部とを露出させて、前記加速度センサチップ上に設けられていて、前記電極パッド及び前記再配線層を封止する、閉環状の第1封止部、及び前記加速度センサチップの下面に接して、前記開口部を前記下面側から封止する基板を具えている加速度センサチップパッケージと、
前記加速度センサチップパッケージの前記外部端子が接続されている、複数の実装基板電極パッドを有している実装基板と、
前記第1封止部の一部分、及び前記外部端子を覆って封止する第2封止部と
を具えていて、
前記第2封止部は、複数の前記外部端子、当該外部端子と接続されている複数の前記実装基板電極パッド及び前記実装基板の表面の一部を一続きに封止することを特徴とする実装構造体。 - 前記第2封止部は、複数の前記外部端子、当該外部端子と接続されている複数の前記実装基板電極パッド及び前記実装基板の表面の一部を閉環状に封止することを特徴とする請求項1に記載の実装構造体。
- 前記第2封止部は、複数の前記外部端子及び当該外部端子と接続されている複数の前記実装基板電極パッドのうち、1つの前記外部端子及びこれと接続されている1つの前記実装基板電極パッドを一組として、当該一組毎に封止する複数の第2部分封止部を含むことを特徴とする請求項1に記載の実装構造体。
- 前記外部端子は、頂面、及び側面の一部分が前記第1封止部から露出する柱状の外部端子であり、前記第2封止部は、前記第1封止部から露出する前記外部端子の露出面を封止している封止部であることを特徴とする請求項1〜3の何れか一項に記載の実装構造体。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010251704A JP5068362B2 (ja) | 2010-11-10 | 2010-11-10 | 実装構造体 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010251704A JP5068362B2 (ja) | 2010-11-10 | 2010-11-10 | 実装構造体 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004299568A Division JP4683897B2 (ja) | 2004-10-14 | 2004-10-14 | 加速度センサチップパッケージ及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011085591A JP2011085591A (ja) | 2011-04-28 |
JP5068362B2 true JP5068362B2 (ja) | 2012-11-07 |
Family
ID=44078618
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010251704A Expired - Fee Related JP5068362B2 (ja) | 2010-11-10 | 2010-11-10 | 実装構造体 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5068362B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017044492A (ja) * | 2015-08-24 | 2017-03-02 | 京セラ株式会社 | センサおよび接合構造体 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2730201B2 (ja) * | 1989-08-07 | 1998-03-25 | 株式会社デンソー | 半導体加速度センサ |
JPH0817860A (ja) * | 1994-06-30 | 1996-01-19 | Oki Electric Ind Co Ltd | 電子部品の製造方法 |
JP2842361B2 (ja) * | 1996-02-28 | 1999-01-06 | 日本電気株式会社 | 半導体装置 |
JP3644205B2 (ja) * | 1997-08-08 | 2005-04-27 | 株式会社デンソー | 半導体装置及びその製造方法 |
JP2001035869A (ja) * | 1999-07-21 | 2001-02-09 | Shinko Electric Ind Co Ltd | 半導体装置の製造方法 |
JP2002261582A (ja) * | 2000-10-04 | 2002-09-13 | Matsushita Electric Ind Co Ltd | 弾性表面波デバイスおよびその製造方法ならびにそれを用いた回路モジュール |
JP2004233080A (ja) * | 2003-01-28 | 2004-08-19 | Matsushita Electric Works Ltd | 半導体加速度センサ |
JP2004266117A (ja) * | 2003-03-03 | 2004-09-24 | Fujikura Ltd | 半導体パッケージ及びその製造方法 |
-
2010
- 2010-11-10 JP JP2010251704A patent/JP5068362B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2011085591A (ja) | 2011-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2006119042A (ja) | 加速度センサチップパッケージ及びその製造方法 | |
JP4518992B2 (ja) | 半導体チップパッケージ及びその製造方法 | |
US7299696B2 (en) | Acceleration sensor chip package | |
EP2852974B1 (en) | Method of making a substrate-less stackable package with wire-bond interconnect | |
US8399940B2 (en) | Package structure having MEMS elements and fabrication method thereof | |
US20050205951A1 (en) | Flip chip bonded micro-electromechanical system (MEMS) device | |
US9040355B2 (en) | Sensor package and method of forming same | |
JP5466820B2 (ja) | 半導体基板、及び半導体装置の製造方法 | |
KR100620810B1 (ko) | Mems 소자 패키지 및 그 제조방법 | |
TWI431732B (zh) | 半導體封裝件及其製法 | |
JP4553720B2 (ja) | 半導体装置及びその製造方法 | |
US7849743B2 (en) | Acceleration sensing device | |
JP5389752B2 (ja) | 電子部品パッケージの製造方法 | |
JP2008034515A (ja) | 電子装置およびパッケージ | |
JP5068362B2 (ja) | 実装構造体 | |
KR101753087B1 (ko) | 미소 전자 기계 디바이스 및 제조 방법 | |
JP2007043134A (ja) | 半導体チップパッケージ及びその製造方法 | |
US7985697B2 (en) | Wafer level package and method of fabricating the same | |
JP2013173221A (ja) | 伝導性ピラーに関するシステムおよび方法 | |
CN118782596A (zh) | 具有凹入安装表面的多装置封装 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120724 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120814 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150824 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |