JP4878871B2 - 電源回路 - Google Patents
電源回路 Download PDFInfo
- Publication number
- JP4878871B2 JP4878871B2 JP2006055203A JP2006055203A JP4878871B2 JP 4878871 B2 JP4878871 B2 JP 4878871B2 JP 2006055203 A JP2006055203 A JP 2006055203A JP 2006055203 A JP2006055203 A JP 2006055203A JP 4878871 B2 JP4878871 B2 JP 4878871B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- power supply
- output
- predetermined
- circuit unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Description
図5は、ボルテージレギュレータを使用した電源回路の従来例を示した回路図である。図5のボルテージレギュレータ100において、各種電池(2次電池も含む)等の直流電源101から電源電圧VDDが印加される電源端と接地との間にPチャネル型MOSトランジスタ(以下、PMOSトランジスタと呼ぶ)102、抵抗103及び104が直列に接続されている。
上記直流電源からの電源電圧を所定の電圧Vaに降圧して出力するDC−DCコンバータと、
該DC−DCコンバータからの出力電圧を少なくとも1つの所定の電圧Vbに降圧して上記システム装置に電源供給を行うボルテージレギュレータと、
を備え、
上記DC−DCコンバータは、
直流電源からの電源電圧をスイッチングして出力するスイッチング回路部と、
該スイッチング回路部から出力される脈流電圧を平滑して上記ボルテージレギュレータに出力する平滑回路部と、
該平滑回路部から出力された電圧を検出し、該検出した電圧に応じて、平滑回路部からの出力電圧が所定の電圧Vaになるように上記スイッチング回路部におけるスイッチング動作の制御を行う制御部と、
を備え、
上記制御部は、上記所定の信号が入力されると、上記スイッチング回路部に対して、スイッチング動作を停止させ直流電源からの電源電圧を上記平滑回路部に出力させ、電源供給先の上記システム装置から、低消費電力の動作モードを解除して通常動作を行う際に出力される所定の解除信号が入力され、上記平滑回路部からの出力電圧が上記所定の電圧Vaを超えていると、上記平滑回路部の出力端に負荷を接続し、該負荷に流れる電流を制御して平滑回路部から出力される電圧を上記所定の電圧Vaまで低下させるものである。
上記直流電源からの電源電圧を所定の電圧Vaに降圧して出力するDC−DCコンバータと、
該DC−DCコンバータからの出力電圧を少なくとも1つの所定の電圧Vbに降圧して上記システム装置に電源供給を行うボルテージレギュレータと、
を備え、
上記DC−DCコンバータは、電源供給先の上記システム装置から、低消費電力の動作モードを実行する際に出力される所定の信号が入力されると、直流電源からの電源電圧を出力し、
上記DC−DCコンバータは、
直流電源からの電源電圧をスイッチングして出力するスイッチング回路部と、
該スイッチング回路部から出力される脈流電圧を平滑して上記ボルテージレギュレータに出力する平滑回路部と、
該平滑回路部から出力された電圧を検出し、該検出した電圧に応じて、平滑回路部からの出力電圧が所定の電圧Vaになるように上記スイッチング回路部におけるスイッチング動作の制御を行う制御部と、
を備え、
上記制御部は、上記所定の信号が入力されると、上記スイッチング回路部に対して、スイッチング動作を停止させ直流電源からの電源電圧を上記平滑回路部に出力させ、電源供給先の上記システム装置から、低消費電力の動作モードを解除して通常動作を行う際に出力される所定の解除信号が入力され、上記平滑回路部からの出力電圧が上記所定の電圧Vaを超えていると、上記平滑回路部の出力端に負荷を接続し、該負荷に流れる電流を制御して平滑回路部から出力される電圧を上記所定の電圧Vaまで低下させるものである。
第1の実施の形態.
図1は、本発明の第1の実施の形態における電源回路の構成例を示した図である。
図1において、電源回路1は、各種電池(2次電池も含む)等の直流電源10から印加される電源電圧VDDを降圧して所定の電圧Vaを出力するDC−DCコンバータ2と、DC−DCコンバータ2からの出力電圧を降圧して所定の電圧Vbを出力するボルテージレギュレータ3とで構成されている。
図2において、DC−DCコンバータ2は、直流電源10から供給される電源をスイッチングして出力するスイッチング回路部31と、該スイッチング回路部31から出力される脈流電圧を平滑する平滑回路部32と、スイッチング回路部31のスイッチング動作の制御を行う制御部33とで構成されている。
上記第1の実施の形態では、DC−DCコンバータ2は、スリープ状態になると非活性化状態となって動作を停止し、電源電圧VDDをスルーしてボルテージレギュレータ3に出力するようにした。しかし、このようにすると、スリープモードから通常動作に移行する際に、DC−DCコンバータ2の出力電圧にアンダシュートが発生する可能性があると共に、通常動作からスリープモードに移行する際にDC−DCコンバータ2の出力電圧にオーバシュートが発生する可能性があった。このことから、DC−DCコンバータにこのようなアンダシュート及びオーバシュートを防止する機能を付加するようにしてもよく、このようにしたものを本発明の第2の実施の形態とする。
図7において、DC−DCコンバータ2aは、スイッチング回路部31、平滑回路部32及びスイッチング回路部31のスイッチング動作の制御を行う制御部33aとで構成されている。
2,2a DC−DCコンバータ
3 ボルテージレギュレータ
10 直流電源
11 CPU
31 スイッチング回路部
32 平滑回路部
33,33a 制御部
61,61a デューティ制御回路部
62 アンダシュート防止回路部
63 オーバシュート防止回路部
71,71a 出力電圧検出部
72 デューティ制御部
73,82,93 演算増幅器
74 分圧回路
75 Vr1発生回路
81 NMOSトランジスタ
83 電流制御回路
91 Vr2発生回路
92 切替回路
Claims (10)
- 直流電源からの電源電圧を所定の電圧に降圧して、所定の機能を有するシステム装置に電源供給を行う電源回路において、
上記直流電源からの電源電圧を所定の電圧Vaに降圧して出力するDC−DCコンバータと、
該DC−DCコンバータからの出力電圧を少なくとも1つの所定の電圧Vbに降圧して上記システム装置に電源供給を行うボルテージレギュレータと、
を備え、
上記DC−DCコンバータは、
直流電源からの電源電圧をスイッチングして出力するスイッチング回路部と、
該スイッチング回路部から出力される脈流電圧を平滑して上記ボルテージレギュレータに出力する平滑回路部と、
該平滑回路部から出力された電圧を検出し、該検出した電圧に応じて、平滑回路部からの出力電圧が所定の電圧Vaになるように上記スイッチング回路部におけるスイッチング動作の制御を行う制御部と、
を備え、
上記制御部は、上記所定の信号が入力されると、上記スイッチング回路部に対して、スイッチング動作を停止させ直流電源からの電源電圧を上記平滑回路部に出力させ、電源供給先の上記システム装置から、低消費電力の動作モードを解除して通常動作を行う際に出力される所定の解除信号が入力され、上記平滑回路部からの出力電圧が上記所定の電圧Vaを超えていると、上記平滑回路部の出力端に負荷を接続し、該負荷に流れる電流を制御して平滑回路部から出力される電圧を上記所定の電圧Vaまで低下させることを特徴とする電源回路。 - 直流電源からの電源電圧を所定の電圧に降圧して、所定の機能を有するシステム装置に電源供給を行う電源回路において、
上記直流電源からの電源電圧を所定の電圧Vaに降圧して出力するDC−DCコンバータと、
該DC−DCコンバータからの出力電圧を少なくとも1つの所定の電圧Vbに降圧して上記システム装置に電源供給を行うボルテージレギュレータと、
を備え、
上記DC−DCコンバータは、電源供給先の上記システム装置から、低消費電力の動作モードを実行する際に出力される所定の信号が入力されると、直流電源からの電源電圧を出力し、
上記DC−DCコンバータは、
直流電源からの電源電圧をスイッチングして出力するスイッチング回路部と、
該スイッチング回路部から出力される脈流電圧を平滑して上記ボルテージレギュレータに出力する平滑回路部と、
該平滑回路部から出力された電圧を検出し、該検出した電圧に応じて、平滑回路部からの出力電圧が所定の電圧Vaになるように上記スイッチング回路部におけるスイッチング動作の制御を行う制御部と、
を備え、
上記制御部は、上記所定の信号が入力されると、上記スイッチング回路部に対して、スイッチング動作を停止させ直流電源からの電源電圧を上記平滑回路部に出力させ、電源供給先の上記システム装置から、低消費電力の動作モードを解除して通常動作を行う際に出力される所定の解除信号が入力され、上記平滑回路部からの出力電圧が上記所定の電圧Vaを超えていると、上記平滑回路部の出力端に負荷を接続し、該負荷に流れる電流を制御して平滑回路部から出力される電圧を上記所定の電圧Vaまで低下させることを特徴とする電源回路。 - 上記制御部は、
上記負荷をなすトランジスタと、
上記所定の解除信号が入力されると、平滑回路部から出力された電圧が所定の電圧Va以下であるか否かを判定し、該判定結果を出力する出力電圧判定回路と、
上記所定の解除信号が入力されると、該出力電圧判定回路からの判定結果に応じて上記トランジスタの動作制御を行い、該トランジスタに流れる電流を制御する電流制御回路と、
を備えることを特徴とする請求項1又は2記載の電源回路。 - 上記電流制御回路は、出力電圧判定回路によって平滑回路部の出力電圧が所定の電圧Vaを超えていると判定された場合、上記トランジスタに流れる電流を所定の速さで増加させることを特徴とする請求項3記載の電源回路。
- 上記電流制御回路は、出力電圧判定回路によって平滑回路部の出力電圧が所定の電圧Vaになったと判定されてから、所定の時間t2の間、引き続き上記トランジスタに流れる電流を所定の速さで増加させた後、所定の時間t3の間、上記トランジスタに対して飽和電流が流れるように制御することを特徴とする請求項4記載の電源回路。
- 上記電流制御回路は、上記所定の時間t3経過後、上記トランジスタに流れる電流を所定の速さで減少させることを特徴とする請求項5記載の電源回路。
- 上記制御部は、電源供給先の上記システム装置から、低消費電力の動作モードを実行する際に出力される上記所定の信号が入力されると、上記スイッチング回路部から出力される電流を検出し、該検出した電流値に応じてスイッチング回路部に対して出力電流の制御を行うことを特徴とする請求項1、2、3、4、5又は6記載の電源回路。
- 上記制御部は、検出した電流値が所定値α未満のときは、上記スイッチング回路部に対して電源電圧を平滑回路部に出力させ、検出した電流値が所定値α以上のときは、該電流値が所定値α未満になるまで上記スイッチング回路部に対して出力電流を所定の方法で低下させることを特徴とする請求項7記載の電源回路。
- 上記制御部は、電源供給先の上記システム装置から、低消費電力の動作モードを解除して通常動作を行う際に出力される所定の解除信号が入力されると、上記平滑回路部からの出力電圧が所定の電圧Vaに低下するまでの間、一定速度で低下する基準電圧Vr2と、上記平滑回路部からの出力電圧に応じた電圧とを比較し、該比較結果に応じて上記スイッチング回路部におけるスイッチング動作のデューティサイクルを制御することを特徴とする請求項1、2、3、4、5、6、7又は8記載の電源回路。
- 上記制御部は、上記平滑回路部からの出力電圧が所定の電圧Vaまで低下すると、所定の基準電圧Vr1と、上記平滑回路部からの出力電圧に応じた電圧とを比較し、該比較結果に応じて上記スイッチング回路部におけるスイッチング動作のデューティサイクルを制御することを特徴とする請求項9記載の電源回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006055203A JP4878871B2 (ja) | 2001-02-15 | 2006-03-01 | 電源回路 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001038394 | 2001-02-15 | ||
JP2001038394 | 2001-02-15 | ||
JP2006055203A JP4878871B2 (ja) | 2001-02-15 | 2006-03-01 | 電源回路 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001189792A Division JP3817446B2 (ja) | 2001-02-15 | 2001-06-22 | 電源回路及びdc−dcコンバータの出力電圧制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006149198A JP2006149198A (ja) | 2006-06-08 |
JP4878871B2 true JP4878871B2 (ja) | 2012-02-15 |
Family
ID=36628213
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006055203A Expired - Fee Related JP4878871B2 (ja) | 2001-02-15 | 2006-03-01 | 電源回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4878871B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10044354B2 (en) | 2016-07-11 | 2018-08-07 | Ricoh Company, Ltd. | I/O cell |
JP7223486B2 (ja) * | 2019-04-01 | 2023-02-16 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1141825A (ja) * | 1997-07-14 | 1999-02-12 | Victor Co Of Japan Ltd | 電源切替装置 |
JP2001045749A (ja) * | 1999-07-29 | 2001-02-16 | Canon Inc | スイッチング電源装置およびその動作方法 |
-
2006
- 2006-03-01 JP JP2006055203A patent/JP4878871B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2006149198A (ja) | 2006-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3817446B2 (ja) | 電源回路及びdc−dcコンバータの出力電圧制御方法 | |
JP4685531B2 (ja) | 降圧型スイッチングレギュレータおよびその制御回路ならびにそれを用いた電子機器 | |
JP4689377B2 (ja) | 降圧型スイッチングレギュレータおよびその制御回路ならびにそれを用いた電子機器 | |
JP4907275B2 (ja) | 電源装置及びその動作制御方法 | |
US7940031B2 (en) | Switching power supply circuitry | |
US7148665B2 (en) | Power supplying methods and apparatus that provide stable output voltage | |
JP4319661B2 (ja) | パルス幅変調モードおよび低ドロップアウト待機モードを備えるデュアルモード電圧調整器 | |
US7893667B2 (en) | PWM power supply apparatus having a controlled duty ratio without causing overall system oscillation | |
EP1690331B1 (en) | Power circuit and method of rising output voltage of power circuit | |
US20050088856A1 (en) | Power supply apparatus capable of supplying a stable converted voltage | |
JP2006304512A (ja) | 昇降圧型dc−dcコンバータ、昇降圧型dc−dcコンバータの制御回路、昇降圧型dc−dcコンバータの制御方法 | |
US7579817B2 (en) | Constant-voltage circuit capable of reducing time required for starting, semiconductor apparatus including constant-voltage circuit, and control method of constant-voltage circuit | |
JP2008072872A (ja) | スイッチングレギュレータ | |
JP2006054955A (ja) | 電源装置 | |
JP4592408B2 (ja) | 電源回路 | |
JP4673350B2 (ja) | 直流電源装置 | |
JP4328290B2 (ja) | 電源回路、半導体集積回路装置、電子機器及び電源回路の制御方法 | |
JP4282673B2 (ja) | スイッチング電源装置 | |
JP2010081748A (ja) | 昇圧型dc−dcコンバータの制御回路、昇圧型dc−dcコンバータの制御方法及び昇圧型dc−dcコンバータ | |
JP4878871B2 (ja) | 電源回路 | |
JP2006149104A (ja) | スイッチング電源装置 | |
JP2021013227A (ja) | 電子回路及び制御システム、並びに電子回路の制御方法 | |
JP4545526B2 (ja) | 電源制御用半導体集積回路およびスイッチング電源装置 | |
JP2006325281A (ja) | スイッチング電源回路とスイッチング電源制御方法 | |
JP2005124269A (ja) | 高効率な電源システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080527 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110426 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110608 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111122 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111129 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4878871 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141209 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |