JP4789636B2 - 半導体素子収納用パッケージおよび半導体装置 - Google Patents

半導体素子収納用パッケージおよび半導体装置 Download PDF

Info

Publication number
JP4789636B2
JP4789636B2 JP2006020952A JP2006020952A JP4789636B2 JP 4789636 B2 JP4789636 B2 JP 4789636B2 JP 2006020952 A JP2006020952 A JP 2006020952A JP 2006020952 A JP2006020952 A JP 2006020952A JP 4789636 B2 JP4789636 B2 JP 4789636B2
Authority
JP
Japan
Prior art keywords
semiconductor element
conductor
insulating substrate
base
package
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006020952A
Other languages
English (en)
Other versions
JP2007201362A (ja
Inventor
道信 飯野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2006020952A priority Critical patent/JP4789636B2/ja
Publication of JP2007201362A publication Critical patent/JP2007201362A/ja
Application granted granted Critical
Publication of JP4789636B2 publication Critical patent/JP4789636B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Landscapes

  • Semiconductor Lasers (AREA)

Description

本発明は、光通信やマイクロ波通信,ミリ波通信等で使用される、特に10GHz以上の高い周波数で作動する各種半導体素子を収納する半導体素子収納用パッケージおよびそれを用いた半導体装置に関する。
従来の半導体収納用パッケージの使用例として、光通信や無線通信分野に用いられる半導体装置を例に説明する。
各種半導体素子を収納する半導体素子収納用パッケージには、半導体素子を電気的に接続するための導体パターンとしての線路導体等の配線導体が設けられている。このような半導体素子収納用パッケージの断面図を図4、要部拡大断面図を図5に示す。同図において、101は基体、102は金属製の枠体、103は蓋体、104は絶縁基板である。
基体101は鉄(Fe)−ニッケル(Ni)−コバルト(Co)合金や銅(Cu)−タングステン(W)等の金属から成る四角形状の板状体であり、その上側主面には、IC,LSI,半導体レーザ(LD),フォトダイオード(PD)等の半導体素子106や、絶縁基板104を載置する載置部101aが形成されている。半導体素子106や絶縁基板104は、載置部101aに、例えば銀(Ag)ろう,Ag−Cuろう等のろう材や半田、樹脂接着剤によって強固に接着固定される。
半導体素子106は、その電極が絶縁基板104の上面に被着されている線路導体104aにボンディングワイヤ105を介して電気的に接続されている。
基体101の上側主面の外周部には載置部101aを囲繞するようにして枠体102が立設されており、枠体102は基体101とともにその内側に半導体素子106を収容する空所を形成する。枠体102は基体101と同様にFe−Ni−Co合金やCu−Wの焼結材等から成り、基体101と一体成形されるか、または基体101にAgろう,Ag−Cuろう等のろう材を介してろう付けされるか、またはシーム溶接法等の溶接法により接合されることによって、基体101の上側主面の外周部に立設される。
枠体102の側面には同軸コネクタ107が嵌着される貫通孔102aが形成されており、貫通孔102a内に同軸コネクタ107を嵌め込むとともに半田等の封着材を貫通孔102a内の隙間に挿入し、しかる後、加熱して封着材を溶融させ、溶融した封着材を毛細管現象により同軸コネクタ107と貫通孔102aの内壁との隙間に充填させることによって、同軸コネクタ107が貫通孔102a内に封着材を介して嵌着接合される。
同軸コネクタ107には、中心軸部分に信号線路としてFe−Ni−Co合金等の金属から成る棒状の中心導体が絶縁体であるホウケイ酸ガラスなどを介して固定されている。中心導体は半田等から成る導電性接着材を介して絶縁基板104の線路導体104aに電気的に接続される。この同軸コネクタ107には、外部電気回路(図示せず)に接続された同軸ケーブル(図示せず)が装着されることによって、内部に収納された半導体素子106が同軸コネクタ107の中心導体を介して外部電気回路に電気的に接続されることとなる。
最後に、基体101および枠体102から成る容器内部に半導体素子106を収容し、枠体102の上面に蓋体103をろう付け法やシームウエルド法等の溶接法により接合し、容器内部を気密に封止することによって製品としての半導体装置となる。
特開2003−115630
しかしながら、従来の半導体素子収納用パッケージにおいては、半導体素子106の高周波化が進むにつれ、同軸コネクタ107の中心導体と絶縁基板104の接合部における容量成分が大きくなり所望のインピーダンス値が変動し、その部位を伝送する高周波信号の反射損失が増大するという新たな問題が発生してきた。
本発明は上記問題点に鑑み完成されたものであり、その目的は、同軸コネクタの中心導体と絶縁基板部に発生する容量成分を低減することにより、10GHz以上の高周波信号においても、その部位での反射損失を低減し、半導体素子へ高周波信号成分が反射して入り込んで半導体素子の差動に影響を与えるのを防ぐことができる半導体素子収納用パッケージおよび半導体装置を提供することにある。
本発明の半導体素子収納用パッケージは上側主面に半導体素子の載置部を有する基体と、該基体の上側主面に前記載置部を取り囲むように設けられた枠体と、前記基体の上側主面に搭載された絶縁基板と、該絶縁基板の上面に形成された線路導体と、前記枠体に固定されるとともに中心導体が前記線路導体に接続された同軸コネクタとを具備する半導体素子収納用パッケージにおいて、前記中心導体と前記線路導体との接続部の直下における前記基体の上側主面に凹部が形成されているとともに、少なくとも前記基体の前記絶縁基板との接合面および前記凹部の底面が金属面であり、前記絶縁基板の下面の前記凹部に対応する部位を除く部位に接地導体層が形成されており、該接地導体層と前記金属面とがロウ付けされていることを特徴とする。
さらに本発明の半導体素子収納用パッケージは前記基体の前記絶縁基板と接合された部位が上側に突出しており、該突出した部位に前記凹部が形成されていることを特徴とする。
本発明の半導体装置は、上記本発明の半導体素子収納用パッケージと、前記載置部に搭載されるとともに前記線路導体と電気的に接続された半導体素子と、前記枠体の上面に取着された蓋体とを具備することを特徴とする。
本発明の半導体素子収納用パッケージは同軸コネクタの中心導体と線路導体との接続部の直下における前記基体の上側主面に凹部が形成されているとともに、少なくとも基体の絶縁基板との接合面および凹部の底面が金属面であることにより、中心導体と線路導体接続部に発生する容量成分を低減することができ、接続部における特性インピーダンスが所望の値となり、良好な伝送特性が実現でき、10GHz以上の高周波信号においても伝送損失をきわめて少なくして半導体素子を正常に作動させることができる。
本発明の半導体素子収納用パッケージにおいて、好ましくは、基体の絶縁基板と接合された部位が上側に突出しており、この突出した部位に凹部が形成されていることから、基体に凹部を形成しても十分な厚みを確保することができ、半導体素子収納用パッケージの強度を良好に確保することができる。
本発明の半導体素子収納用パッケージにおいて、絶縁基板の下面の凹部に対応する部位を除く部位に接地導体層が形成されており、この接地導体層と基体の上記金属面とがロウ付けされていることから、絶縁基板の上下に線路導体と接地導体層とを形成することにより、精度よくマイクロストリップ線路を構成でき、高周波特性を向上できる。
本発明の半導体装置は、上記本発明の半導体素子収納用パッケージと、載置部に搭載されるとともに線路導体と電気的に接続された半導体素子と、枠体の上面に取着された蓋体とを具備することから、高周波特性に優れた半導体装置となる。
本発明の半導体素子収納用パッケージおよびそれを用いた半導体装置について以下に詳細に説明する。図1は本発明の半導体素子収納用パッケージの実施の形態の一例を示す断面図、図2はその要部拡大断面図であり、1は基体、2は枠体、3は蓋体、4は絶縁基板である。
基体1は、Fe−Ni−Co合金等の金属やCu−Wの焼結材等の金属、またはセラミックス等の誘電体から成る四角形状の板状体であり、そのインゴットに圧延加工や打ち抜き加工等の従来周知の金属加工法、または射出成形と切削加工等を施すことによって、所定の形状に製作される。基体1の上側主面の中央部には、IC,LSI,LD,PD等の半導体素子6、絶縁基板4を載置するための載置部1aが形成されており、例えばAgろう,Ag−Cuろう等のろう材やAu−Sn半田,Pb−Sn半田等の半田、樹脂系接着剤によって強固に接着固定される。
なお、基体1は、セラミックス等の誘電体材料から成る場合、その表面にメタライズ層等の導体層が形成されて成る金属面を有し、接地導体層として機能している必要がある。この金属面は少なくとも絶縁基板4との接合面に形成されている。基体1は、金属から成るか、または表面に導体層が形成された誘電体材料から成ることにより、内部の半導体素子6によって発生する放射ノイズまでも効果的に接地することができ、さらに半導体素子6の動作を安定化させることが可能となる。
絶縁基板4は、例えば、アルミナ(Al)質セラミックスから成る場合、以下のようにして作製される。まず、Al,酸化珪素(SiO),酸化カルシウム(CaO),酸化マグネシウム(MgO)等の原料粉末に適当な有機バインダや可塑剤,分散剤,溶剤等を添加混合して泥漿状となす。これを従来周知のドクターブレード法でシート状となすことによってセラミックグリーンシートを得る。しかる後、このセラミックグリーンシートに適当な打ち抜き加工を施すことによって所定の形状に成形する。または、Al,SiO,CaO,MgO等の原料粉末を金型に充填しプレス成型することによって所定の形状に成形する。そして、このセラミックグリーンシートに上面の線路導体4aとなる金属ペーストを印刷塗布し、還元雰囲気中で約1600℃の温度で焼成することによって製作される。
線路導体4aとなる金属ペーストは、W,モリブデン(Mo),マンガン(Mn)等の高融点金属粉末に適当な有機バインダや溶剤を添加混合してペースト状となしたものを従来周知のスクリーン印刷法を採用して印刷することにより、セラミックグリーンシートまたはセラミックスの成形体に印刷塗布される。
なお、線路導体4aは薄膜形成法によって形成されていても良く、その場合、線路導体4aは、窒化タンタル(TaN),ニクロム(Ni−Cr合金),チタン(Ti),パラジウム(Pd),白金(Pt),Au等から形成され、セラミックグリーンシートを焼成した後に形成される。
また、基体1の上側主面の外周部には載置部1aを囲繞するようにして枠体2が立設するように接合されており、枠体2は基体1とともにその内側に半導体素子6を収容する空所を形成する。この枠体2は、基体1と同様にFe−Ni−Co合金やCu−Wの焼結材等の金属やセラミックス等の誘電体から成り、基体1と一体成形される、または基体1にAgろう等のろう材を介してろう付けされる、またはシーム溶接法等の溶接法により接合されることによって、基体1の上側主面の外周部に立設される。
なお、枠体2は、セラミックス等の誘電体材料から成る場合、その表面にメタライズ層等の導体層が形成されているのが好ましい。枠体2は、金属から成るか、または表面に導体層が形成された誘電体材料から成ることにより、内部の半導体素子6によって発生する放射ノイズまでも効果的に接地することができ、さらに半導体素子6の動作を安定化させることが可能となる。
また、外部より半導体素子6に駆動信号等を入力させる入出力端子として、例えば同軸コネクタ7が用いられ、以下のようにして枠体2に設置される。まず、枠体2の側面に同軸コネクタ7が嵌着される貫通孔2aを形成し、貫通孔2a内に同軸コネクタ7を嵌め込むとともにAu−Sn半田やPb−Sn半田等の封着材を貫通孔2aとの隙間に挿入する。しかる後、加熱して封着材を溶融させ、溶融した封着材を毛細管現象により同軸コネクタ7と貫通孔2aの内壁との隙間に充填することによって、同軸コネクタ7が貫通孔2a内に半田等の封着材を介して嵌着接合される。
同軸コネクタ7は、内部に収容する半導体素子6を外部電気回路に接続された同軸ケーブルに電気的に接続するものであり、Fe−Ni−Co合金等の金属から成る円筒形等の筒状の外周導体にガラス等の絶縁体が充填され、中心軸にFe−Ni−Co合金等の金属から成る中心導体9が固定されて成る。この中心導体9は半田等から成る導電性接着材を介して絶縁基板4の線路導体4aに電気的に接続される。この同軸コネクタ7に同軸ケーブルが装着されることによって、半導体素子収納用パッケージの内部に収納された半導体素子6が同軸コネクタ7の中心導体9を介して外部電気回路に電気的に接続されることとなる。
半導体素子6は図1の如く、その電極が、絶縁基板4の上面に被着形成されている線路導体4aの上面にそれぞれボンディングワイヤ6を介して電気的に接続される。
そして、基体1および枠体2から成る容器内部に半導体素子6を収容し、枠体2の上面に金属やセラミックス等から成る蓋体3をろう付け法やシームウエルド法等の溶接法により接合し、容器内部を気密に封止することによって製品としての半導体装置となる。
図1に示すように絶縁基板4は、一主面に形成された高周波信号伝送用の線路導体4aを具備している。
そして、本発明の半導体素子収納用パッケージは、中心導体9と線路導体4aとの接続部の直下における基体1の上側主面に凹部8が形成されている。凹部8は少なくとも底面が金属面となっている。基体1が誘電体から成る場合、凹部8の底面に導体層を形成することにより、凹部8の底面を金属面とすることができる。
基体1が誘電体から成り、凹部8の底面に導体層が形成されている場合、凹部8の底面の導体層と、基体1の絶縁基板4との接合部に形成された導体層とがビア導体や側面導体などにより電気的に接続され、接地導体を形成している。
凹部の線路導体4aの線路方向に直交する方向における幅は同軸コネクタ7の中心導体9の1〜5倍であるのがよく、また、凹部の線路導体4aの線路方向に平行な方向における長さは中心導体9と線路導体4aとの接続部の長さの1〜5倍であり、凹部の深さは0.10〜2mmが望ましい。凹部の幅、長さ、深さともに下限未満の場合は、中心導体9と線路導体4aの接続部における容量成分を相殺するのが困難になり、所望の特性インピーダンスの値にし難くなる。また、凹部の幅、長さ、深さともに上限を超える場合は、中心導体9と線路導体4aの接続部における容量成分を低減しすぎる傾向にあり、誘導成分が大きくなって、所望の特性インピーダンスの値にし難くなる。また凹部はその加工上、線路導体4aに直交する方向における断面形状が円形状でも良く、その場合は直径が中心導体9の1〜5倍であることが望ましい。
これらの構成により、中心導体9と線路導体4aの接続部における容量成分が低減され、その部位の特性インピーダンスが所望の値となり、従来の凹部8がない構成と比較して良好な伝送特性が実現でき、10GHz以上の高周波信号においても伝送損失をきわめて少なくして半導体素子10を正常に作動させることができる。
また、本発明の半導体素子収納用パッケージは、図3に示すように、基体1の絶縁基板4と接合された部位が上側に突出しており、この突出した部位Aに凹部8が形成されているのがよい。これにより、基体1に凹部8を形成しても十分な厚みを確保することができ、半導体素子収納用パッケージの強度を良好に確保することができる。なお、凹部8は図3のように突出した部位Aの上面と側面との間の角部を切り欠いたものでもよい。
このような突出した部位Aは基体1と一体になっていてもよく、基体1の底板部となる板状体に突出した部位Aとなる部材を接合してもよい。なお、突出した部位Aとなる部材は金属でもよく、セラミック等の誘電体でもよいが、少なくとも絶縁基板4との接合面および凹部8の底面は金属面となっている。なお、基体1の底板部となる板状体の材料と突出した部位Aとなる部材とが異なる材料であっても、底板部となる板状体と突出した部位Aとなる部材とを合わせて基体1という。
本発明の半導体素子収納用パッケージにおいて、絶縁基板4の下面の凹部8に対応する部位を除く部位に接地導体層10が形成されており、この接地導体層10と基体1とがロウ付けされている。これにより、絶縁基板4の上下に線路導体4aと接地導体層10とを形成することにより、精度よくマイクロストリップ線路を構成でき、高周波特性を向上できる。
このような接地導体層10は線路導体4aと同様に、金属ペーストを焼成することによって、あるいは薄膜形成方法などによって、形成できる。
なお、本発明は、上述の実施の形態の一例に限定されるものではなく、本発明の要旨を逸脱しない範囲であれば種々の変更は可能である。
本発明および比較例の高周波用配線基板を以下のように構成した。まず、絶縁基板4として、比誘電率が9.8のアルミナ質セラミックからなる縦2mm×横2mm×厚み0.38mmの基板上に、幅が0.38mm、厚みが0.002mmの線路導体4aを形成した。
また、直径が0.38mmの中心導体9と、直径2.01mmの比誘電率4の絶縁体で構成された同軸コネクタ7を枠体2の貫通孔2aに形成した。
ここで、同軸コネクタ7の中心導体9と線路導体4aの直下における基体1の上側主面にある円形状の凹部の直径、深さを表1のように形成した。
これら、本発明および比較例の半導体素子収納用パッケージである試料1〜6を、高周波3次元構造シミュレータ(Ansoft社製HFSS)を用いて1GHz〜20GHzの反射損失S11を得た。
各試料における上記周波数範囲における最も悪い反射損失S11を表1に示す。
表1より、本発明の半導体素子収納用パッケージである、試料2〜6については反射損失が-15dB以下と良好な特性が得られ、特に試料2、3、4については、反射損失S11が-20dB以下と非常に良好な特性が得られることが分かった。これに対し、比較例の凹部がない試料1においては、反射損失S11が増大しており、−15dBを超えていることが分かった。
Figure 0004789636
本発明の高周波用配線基板の実施の形態の一例を示す断面図である。 本発明の絶縁基板と中心導体の接続部の拡大図である。 本発明の高周波用配線基板の実施の形態の他の例を示す要部拡大断面図である。 従来の高周波用配線基板の実施の形態の一例を示す断面図である。 従来の絶縁基板と中心導体の接続部の拡大図である。
符号の説明
1・・・・・・・基体
1a・・・・・・載置部
2・・・・・・・枠体
2a・・・・・・貫通孔
3・・・・・・・蓋体
4・・・・・・・絶縁基板
4a・・・・・・線路導体
5・・・ボンディングワイヤ
6・・・・・・・半導体素子
7・・・・・・・同軸コネクタ
8・・・・・・・凹部
9・・・・・・・中心導体
10・・・・・・・接地導体層

Claims (3)

  1. 上側主面に半導体素子の載置部を有する基体と、該基体の上側主面に前記載置部を取り囲むように設けられた枠体と、前記基体の上側主面に搭載された絶縁基板と、該絶縁基板の上面に形成された線路導体と、前記枠体に固定されるとともに中心導体が前記線路導体に接続された同軸コネクタとを具備する半導体素子収納用パッケージにおいて、前記中心導体と前記線路導体との接続部の直下における前記基体の上側主面に凹部が形成されているとともに、少なくとも前記基体の前記絶縁基板との接合面および前記凹部の底面が金属面であり、前記絶縁基板の下面の前記凹部に対応する部位を除く部位に接地導体層が形成されており、該接地導体層と前記金属面とがロウ付けされていることを特徴とする半導体素子収納用パッケージ。
  2. 前記基体の前記絶縁基板と接合された部位が上側に突出しており、該突出した部位に前記凹部が形成されていることを特徴とする請求項1記載の半導体素子収納用パッケージ。
  3. 請求項1または請求項2記載の半導体素子収納用パッケージと、前記載置部に搭載されるとともに前記線路導体と電気的に接続された半導体素子と、前記枠体の上面に取着された蓋体とを具備することを特徴とする半導体装置。
JP2006020952A 2006-01-30 2006-01-30 半導体素子収納用パッケージおよび半導体装置 Expired - Fee Related JP4789636B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006020952A JP4789636B2 (ja) 2006-01-30 2006-01-30 半導体素子収納用パッケージおよび半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006020952A JP4789636B2 (ja) 2006-01-30 2006-01-30 半導体素子収納用パッケージおよび半導体装置

Publications (2)

Publication Number Publication Date
JP2007201362A JP2007201362A (ja) 2007-08-09
JP4789636B2 true JP4789636B2 (ja) 2011-10-12

Family

ID=38455608

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006020952A Expired - Fee Related JP4789636B2 (ja) 2006-01-30 2006-01-30 半導体素子収納用パッケージおよび半導体装置

Country Status (1)

Country Link
JP (1) JP4789636B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5361637B2 (ja) * 2008-10-06 2013-12-04 京セラ株式会社 電子部品搭載用パッケージおよびそれを用いた電子装置
JP5361609B2 (ja) * 2009-08-25 2013-12-04 京セラ株式会社 電子部品搭載用パッケージおよび電子装置
JP5218491B2 (ja) 2010-07-29 2013-06-26 株式会社デンソー 回転角度検出装置
JP7398877B2 (ja) * 2019-04-18 2023-12-15 新光電気工業株式会社 半導体装置用ステム及び半導体装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3176337B2 (ja) * 1998-03-12 2001-06-18 京セラ株式会社 高周波用半導体パッケージの実装構造
JP3690656B2 (ja) * 2001-04-20 2005-08-31 京セラ株式会社 半導体素子収納用パッケージおよび半導体装置
JP2004165180A (ja) * 2002-09-27 2004-06-10 Kyocera Corp 半導体素子収納用パッケージおよび半導体装置

Also Published As

Publication number Publication date
JP2007201362A (ja) 2007-08-09

Similar Documents

Publication Publication Date Title
JP4789636B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP5309039B2 (ja) 高周波用配線基板、電子部品収納用パッケージ、電子装置および通信機器
JP5241609B2 (ja) 構造体,接続端子,パッケージ、並びに電子装置
JP4903738B2 (ja) 電子部品収納用パッケージおよび電子装置
JP4377768B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3981645B2 (ja) 入出力端子および半導体素子収納用パッケージならびに半導体装置
JP2006128323A (ja) 半導体素子収納用パッケージおよび半導体装置
JP4210207B2 (ja) 高周波用配線基板
JP3690656B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP2002190540A (ja) 半導体素子収納用パッケージ
JP3720726B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3702241B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP2008085699A (ja) 高周波用終端抵抗基板および電子装置
JP4164011B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP2007149955A (ja) 高周波用終端抵抗基板および電子装置
JP3652279B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3652278B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP2004349568A (ja) 入出力端子および半導体素子収納用パッケージならびに半導体装置
JP2009231796A (ja) パッケージ及び電子装置
JP3805272B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3934972B2 (ja) 回路基板、半導体素子収納用パッケージおよび半導体装置
JP4206321B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3934971B2 (ja) 回路基板、半導体素子収納用パッケージおよび半導体装置
JP3780509B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP2004055570A (ja) 高周波用パッケージ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081114

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090702

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110308

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110421

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110621

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110719

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140729

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees