JP4745998B2 - 光パケットスイッチング装置および光スイッチ制御方法 - Google Patents

光パケットスイッチング装置および光スイッチ制御方法 Download PDF

Info

Publication number
JP4745998B2
JP4745998B2 JP2007068522A JP2007068522A JP4745998B2 JP 4745998 B2 JP4745998 B2 JP 4745998B2 JP 2007068522 A JP2007068522 A JP 2007068522A JP 2007068522 A JP2007068522 A JP 2007068522A JP 4745998 B2 JP4745998 B2 JP 4745998B2
Authority
JP
Japan
Prior art keywords
optical
signal transmission
signal
synchronization pattern
switch control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007068522A
Other languages
English (en)
Other versions
JP2008235986A (ja
Inventor
浩二 松永
雄高 甲斐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2007068522A priority Critical patent/JP4745998B2/ja
Priority to US12/045,870 priority patent/US8019219B2/en
Publication of JP2008235986A publication Critical patent/JP2008235986A/ja
Application granted granted Critical
Publication of JP4745998B2 publication Critical patent/JP4745998B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0005Switch and router aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q11/0066Provisions for optical burst or packet networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0005Switch and router aspects
    • H04Q2011/0037Operation
    • H04Q2011/0039Electrical control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0005Switch and router aspects
    • H04Q2011/0037Operation
    • H04Q2011/0045Synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Optical Communication System (AREA)

Description

本発明は、伝送されてきた光パケットをその光パケットの宛先に向けて進路を切り換えて送り出す光パケットスイッチング装置、およびその光パケットスイッチング装置に備えられた光スイッチのオン、オフを制御する光スイッチ制御方法に関する。
高速ルータ内の信号スイッチングにおける電気配線技術のボトルネック(帯域や信号量の制限)を回避するために、光伝送技術の広帯域特性を利用した光パケットスイッチの適用が検討され、現在までに一部導入されている。現在まで導入されている光パケットスイッチシステムにおいては、光信号を一旦電気信号に変換してスイッチングを行なっており、このため、帯域の増加に伴いスイッチ規模が大きく拡大してしまっている。このスイッチ規模の大幅な拡大を回避するために、入力されてきた光パケットを、電気信号には変換せずに、光信号のままスイッチングして送り出す光パケットスイッチング装置が考えられている。
図1は、従来考えられている光パケットスイッチング装置の一例を示す図である。
入力側の光伝送路31を経由してこの光パケットスイッチング装置10Aに入力されてきた光パケット20は、光フィルタ12により、宛先情報を含むヘッダ21と光パケット20の本体であるデータ情報(ペイロード22)とに分離される。光パケット20のヘッダ21とペイロード22は、光の波長が互いに異なっており、光フィルタ12はその波長の違いを利用して光パケットをヘッダ21とペイロード22とに分離するものである。
光パケット20のヘッダ21は、フォトディテクタ13により電気信号に変換されて、スイッチ制御信号生成部14に入力される。このスイッチ制御信号生成部14では、ヘッダ21に書かれていた宛先情報に応じて、光スイッチ部16に備えられている複数の光スイッチのオン、オフを切り換えるためのスイッチ制御信号が生成されて、光スイッチ部16に入力される。
一方、光フィルタ12により分離されたペイロード22は、光カプラ15を経由して光スイッチ部16に入力される。
この図1では、図示の簡単のため入力ポートが1つであるかのように描かれているが、実際には複数の入力ポートおよび複数の出力ポートが存在する(図3には、2つの入力ポートおよび2つの出力ポートを持つ例が示されている)。
この光カプラ15を経由した光パケット(ペイロード22)は、光スイッチ部16に入力される。この光スイッチ部16には、入力されてきた光パケットの進路を切り換えるための複数の光スイッチが配列されており、それらの光スイッチは、スイッチ制御信号生成部14で生成されたスイッチ制御信号によってそれぞれオン、オフが切り換えられる。この光スイッチ部16に入力されてきた光パケットは、スイッチ制御信号生成部14においてその光パケットの宛先に応じて生成されたスイッチ切換信号に従ってオン、オフが切り換えられた光スイッチのうちの、オン状態の光スイッチによって形成された進路を通過し、出力側の光伝送路32から出力される。
図1には、入力データとして、順次入力された#1〜#3の3つの光パケットが示されており、スイッチ制御信号がオン、オフ,オンと変化し、出力側には#1と#3の光パケットが出力されて#2の光パケットは光スイッチ部16で遮断されたことが、模式的な説明のイラストとして示されている。
尚、この図1(および後述する他の図)においては、出力側の光伝送路32には、光パケット20のうちのペイロード22のみが出力されるように示されているが、実際には、ここには示していない構成により、新たなヘッダが付加されて送り出されるようになっている。
ここで、光信号のままスイッチングする場合、光信号を光信号のまま暫らく保持しておくことのできる適当なバッファ素子(遅延素子)が存在しないために、複数の光スイッチそれぞれに到着する複数のスイッチ制御信号間でスキューが生じると、パケット間で待ち時間が発生してしまい、転送効率の劣化を招くことになる。
特許文献1には、光信号のドリフトを制御する技術が開示されているが、この技術ではスイッチ制御信号間のスキューを抑えることはできない。
特開2001−53684号公報
本発明は、上記事情に鑑み、複数の光スイッチのオン、オフを切り換える複数のスイッチ制御信号間のスキューを抑える技術が組み困まれた光パケットスイッチング装置、および複数の光スイッチのオン、オフを切り換える複数のスイッチ制御信号間のスキューを抑えて、スキューが抑えられた複数のスイッチ制御信号で複数の光スイッチを切り換える光スイッチ制御方法を提供することを目的とする。
上記目的を達成する本発明の光パケットスイッチング装置は、伝送されてきた光パケットをその光パケットの宛先に向けて進路を切り換えて送り出す光パケットスイッチング装置において、
電気的な複数のスイッチ制御信号それぞれに応じてオン、オフして光パケットの進路を切り換える複数の光スイッチを有し、伝送されてきた光パケットの進路を複数のスイッチ制御信号に応じて切り換えて光パケットを出力する光スイッチ部と、
伝送されてきた光パケットの宛先を表わすヘッダ部を取り出して光電変換し、その宛先に応じた複数のスイッチ制御信号を生成し、複数のスイッチ制御信号それぞれを複数本の信号伝送路それぞれを介して光スイッチ部に伝送して、複数の光スイッチのオン、オフを制御するコントロール部とを備え、
複数本の信号伝送路間の信号伝送の遅延時間差を計測する遅延計測手段を有し、上記コントロール部は、遅延計測手段で計測された遅延時間差を解消し複数本の信号伝送路を介して伝送される複数のスイッチ制御信号が複数の光スイッチに同時に到達するように該複数のスイッチ制御信号それぞれの送出タイミングを調整して、複数のスイッチ制御信号を送り出すものであることを特徴とする。
本発明の光パケットスイッチング装置は、上記の遅延計測手段を有し、その遅延計測手段で、複数本の信号伝送路内の信号伝送の遅延時間差を計測しておき、光スイッチのオン、オフを実際に制御する段階では、それら複数本の信号伝送路を介して伝送される複数のスイッチ制御信号が複数の光スイッチに同時に到着するように複数のスイッチ制御信号それぞれの送出タイミングを調整して、それら複数のスイッチ制御信号を送り出すものであり、複数のスイッチ制御信号間のスキューが抑えられ、光パケットの進路が正確なタイミングで切り換えられる。
ここで、上記本発明の光パケットスイッチング装置において、上記遅延計測手段は、遅延検出用の同期パターン信号を生成して複数本の信号伝送路に送り込む同期パターン発生回路と、複数本の信号伝送路のそれぞれを介して伝送されてきた同期パターン信号を検出する同期パターン検出回路と、同期パターン検出回路で検出された同期パターン信号の、複数本の信号伝送路間の検出タイミングのずれに基づいて、複数本の信号伝送回路間の信号伝送の遅延時間差を求める遅延時間算出回路とを備えたものであることが好ましい。
また、この場合に、上記同期パターン発生回路は、遅延検出用の同期パターン信号を生成して複数本の信号伝送路に同時に送り込むものであって、上記遅延時間算出回路は、同期パターン検出回路により複数本の信号伝送路それぞれを介して伝送されてきた各同期パターン信号が検出された各タイミングから、複数本の信号伝送路の全てについて同期パターン信号が検出されたタイミングまでの各時間を計測することにより、複数本の信号伝送路間の信号伝送の遅延時間差を求めるものであってもよい。
この構成を備えることにより、複数本の信号伝送路間の信号伝送の遅延時間差を容易に求めることができる。
また、上記目的を達成する本発明の光スイッチ制御方法は、電気的な複数のスイッチ制御信号それぞれに応じてオン、オフして光パケットの進路を切り換える複数の光スイッチを有し、伝送されてきた光パケットの進路を複数のスイッチ制御信号に応じて切り換えて該光パケットを出力する光スイッチ部と、伝送されてきた光パケットの宛先を表わすヘッダ部を取り出して光電変換し、その宛先に応じた複数のスイッチ制御信号を生成し、複数のスイッチ制御信号それぞれを複数本の信号伝送路それぞれを介して光スイッチ部に伝送して、複数の光スイッチのオン、オフを制御するコントロール部とを備えた光パケットスイッチング装置における、複数の光スイッチのオン、オフを制御する光スイッチ制御方法において、
複数本の信号伝送路間の信号伝送の遅延時間差を計測する遅延計測ステップと、
遅延計測ステップで計測された遅延時間差を解消し複数本の信号伝送路を介して伝送される複数のスイッチ制御信号が複数の光スイッチに同時に到達するように複数のスイッチ制御信号それぞれの送出タイミングを調整して、複数のスイッチ制御信号を送り出す制御信号送出ステップとを有することを特徴とする。
ここで、本発明の光スイッチ制御方法において、上記遅延計測ステップは、遅延検出用の同期パターン信号を生成して複数本の信号伝送路に送り込み、複数本の信号伝送路のそれぞれを介して伝送されてきた同期パターン信号を検出し、検出された同期パターン信号の、複数本の信号伝送路間の検出タイミングのずれに基づいて、複数本の信号伝送回路間の信号伝送の遅延時間差を求めるステップであることが好ましく、その場合に、上記遅延計測ステップは、遅延検出用の同期パターン信号を生成して複数本の信号伝送路に同時に送り込み、複数本の信号伝送路それぞれを介して伝送されてきた各同期パターン信号が検出される各タイミングから、複数本の信号伝送路の全てについて同期パターン信号が検出されるタイミングまでの各時間を計測することにより、複数本の信号伝送路間の信号伝送の遅延時間差を求めるステップであってもよい。
以上の本発明によれば、複数のスイッチ制御信号間のスキューが抑えられ、光パケットの進路を正確なタイミングで切り換えて光パケットの宛先に向けて光パケットを送り出すことができる。
以下、本発明の実施形態について説明する。尚、ここでは、本発明の実施形態としての光パケットスイッチング装置の動作を説明することで、本発明の実施形態としての光スイッチ制御方法の説明を兼ねるものとする。
図2は、本発明の第1実施形態としての光パケットスイッチング装置の概略構成図である。この図2において、前述の図1に示す光パケットスイッチング装置10Aの構成要素と同一の構成要素には、図1において付した符号と同一の符号を付して示し、相違点について説明する。
この図2に示す光パケットスイッチング装置10Bには、図1の光パケットスイッチング装置10Aと比べ、複数の同期パターン発生回路41、複数の同期パターン検出回路42、遅延時間算出回路43、および変換テーブル44が配備されている。同期パターン発生回路41は、この光パケットスイッチング装置10Bを実際に使用するよりも前に、信号伝送路141の信号の遅延を検出するための同期パターン信号を生成してスイッチ制御信号生成部14Bに送り、スイッチ制御信号生成部14Bに、その同期パターン信号を信号伝送路141上に送出させる。各信号伝送路141に送出された同期パターン信号は、光スイッチ部16に入力される直前(又は光スイッチ16内)で各同期パターン検出回路42により検出され、各同期パターン検出回路42での同期パターン信号の検出タイミングが遅延時間算出回路43に通知される。遅延時間算出回路43では、それらの同期パターン検出回路42での同期パターン信号の検出タイミングのずれに基づいて、複数本の信号伝送回路間の信号伝送の遅延時間差が求められる。この遅延時間算出回路43で求められた遅延時間差を表わす遅延算出値が、変換テーブル44により遅延設定値に変換されて、スイッチ制御信号生成部14Bに入力される。
スイッチ制御信号生成部14Bでは、この入力された遅延設定値を記憶しておき、この光パケットスイッチング装置10Bが実使用される際に、フォトディテクタ13で電気信号に変換されて入力された宛先情報に基づいて、光スイッチ部16に配置された複数の光スイッチのオン、オフを制御する複数のスイッチ制御信号を生成し、複数の信号伝送路141を経由して伝送される複数のスイッチ制御信号それぞれの送出タイミングが複数の信号伝送路141間での信号伝送のスキューが解消されるように調整されて、それら複数のスイッチ制御信号が信号伝送路141に送り出される。こうすることにより、光スイッチ部16を構成する複数の光スイッチには、複数のスイッチ制御信号が同時に到着し、それら複数の光スイッチのオン、オフが同時に制御される。したがって、光パケットの信号を正確なタイミングで切り換えることができる。
図3は、本発明の第2実施形態としての光パケットスイッチング装置の概略構成図である。
この図3に示す第2実施形態の光パケットスイッチング装置10Cは、図2に示す第1実施形態の光パケットスイッチング装置10Bと比べ、より具体的に示した実施形態である。この図3に示す光パケットスイッチング装置10Cは、2つの入力ポート16_1a,16_1bと2つの出力ポート16_2a,16_2bとを有する光スイッチ部16を備えている。
図4は、図3に示す光パケットスイッチング装置10Cを構成する光スイッチ部16の概略構成図である。ここでは、図3の光パケットスイッチング装置10Cの全体説明に先立って、図4に示す光スイッチ部16の構成について説明する。
図4に示す光スイッチ部16は、2つの入力ポート16_1a,16_1b、2つのフォトカプラ162_1,162_2、4つの前段側の光スイッチ161_1_1,161_1_2,161_2_1,161_2_2,2つのフォトカプラ163_1,163_2、2つの後段側の光スイッチ161_1_0,161_2_0、および2つの出力ポート16_2a,16_2bが備えられている。
第1チャンネルの入力ポート16_1aから光パケットが入力されてくると、その光パケットはフォトカプラ162_1によって2つに分岐されて、前段側の、第1チャンネルの光スイッチ161_1_1と第2チャンネルの光スイッチ161_2_1に入力される。また、これと同様、第2チャンネルの入力ポート16_1bから光パケットが入力されてくると、その光パケットは、フォトカプラ162_2によって2つに分岐されて、前段側の、第2チャンネルの光スイッチ161_1_2と第2チャンネルの光スイッチ161_2_2に入力される。第1チャンネルの2つのスイッチ161_1_1,161_1_2にそれぞれ入力された光パケットは、各光スイッチ161_1_1,161_1_2がオン状態にあるときは、各光スイッチ161_1_1,161_1_2を経由し、さらにフォトカプラ163_1を経由し、さらに後段側の光スイッチ161_1_0がオン状態にあるときのその光スイッチ161_1_0を経由して、第1チャンネルの出力ポート16_2aから出力される。
また、これと同様に、第2チャンネルの2つの光スイッチ161_2_1,161_2_2にそれぞれ入力された光パケットは、各光スイッチ161_2_1,161_2_2がオン状態にあるときは各光スイッチ161_2_1,161_2_2を経由し、さらにフォトカプラ163_2を経由し、さらに後段側の光スイッチ16_1_0がオン状態にあるときはその光スイッチ161_2_0を経由して、第2チャンネルの光出力ポート16_2bから出力される。
したがって、第1チャンネルの入力側の1番目の光スイッチ161_1_1と第1チャンネルの出力側の光スイッチ161_1_0がオン状態にあり、第1チャンネルの2番目の光スイッチ161_1_2がオフ状態にあるときに、第1チャンネルの入力ポート16_1aから入力してきた光パケットが第1チャンネルの出力ポート16_2aから出力され、第1チャンネルの入力側の2番目の光スイッチ161_1_2と第1チャンネルの出力側の光スイッチ161_1_0がオン状態にあり、第1チャンネルの1番目の光スイッチ161_1_1がオフ状態にあるときは、第2チャンネルの入力ポート16_2aから入力してきた光パケットが第1チャンネルの出力ポート16_2aから出力される。また、第2チャンネルに関しても第1チャンネルの場合と同様に、第2チャンネルの入力側の1番目の光スイッチ161_2_1と第2チャンネルの出力側の光スイッチ161_2_0がオン状態にあり、第2チャンネルの入力側の2番目の光スイッチ161_2_2がオフ状態にあるときは、第1チャンネルの入力ポート16_1aから入力されてきた光パケットが第2チャンネルの出力ポート16_2bから出力され、第2チャンネルの入力側の2番目の光スイッチ161_2_2と第2チャンネルの出力側の光スイッチ161_2_0がオン状態にあり、第2チャンネルの入力側の1番目の光スイッチ161_2_1がオフ状態にあるときは、第2チャンネルの入力ポート16_1bから入力されてきた光パケットが第2チャンネルの出力ポート16_2bから出力される。
このように、この光スイッチ部16は、2つの入力ポート16_1a,16_1bと2つの出力ポート16_2a,16_2bを有し、2つの入力ポート16_1a,16_1bのいずれから入力されてきた光パケットであっても2つの出力ポート16_2a,16_2bのいずれからも出力することができる。
また、各光スイッチ161_1_0,161_1_1,161_1_2;161_2_0,161_2_1,161_2_2には、図3に示すスイッチ制御信号生成部14Cから延びる信号伝送路141_1_0,141_1_1,141_1_2;141_2_0,141_2_1,141_2_2が接続されており、各信号伝送路141_1_0,141_1_1,141_1_2;141_2_0,141_2_1,141_2_2を経由して伝送されてきた各スイッチ制御信号により、各光スイッチ161_1_0,161_1_1,161_1_2;161_2_0,161_2_1,161_2_2のオン、オフが制御される。
尚、ここでは、簡単のため入力ポート、出力ポートのいずれも2つの例について示したが、さらに多数の入力ポート、出力ポートを有する光スイッチの場合も同様である。
図3に戻って、図3の光パケットスイッチング装置10Cについて説明を続ける。
この光パケットスイッチング装置10Cは、入力側に2チャンネルの光伝送路31a,31bを有し、それら2チャンネルの光伝送路31a,31bのそれぞれから光パケットが入力される。それら2チャンネルの光伝送路31a,31bそれぞれから入力されてきた各光パケットは、2チャンネルの各光フィルタ12a,12bを通り、各光パケットのヘッダは2チャンネルの各フォトディテクタ13a,13bに入力されそれぞれ光電変換されて、スイッチ制御信号生成部14Cに入力される。
一方、2チャンネルの各光フィルタ12a,12bを通った各光パケットのペイロードは、2チャンネルの各入力ポート16_1a,16_1bから光スイッチ部16に入力される。
スイッチ制御信号生成部14Cでは、入力されてきたヘッダに記述されている宛先に向けて光パケットを出力するための、光スイッチ部16を構成する複数(ここでの例では、図4に示すように6つ)の光スイッチをオン、オフするスイッチ制御信号を生成して、複数本(ここでは6本)の信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141―2_2から光スイッチ部16に向けて送出する。光スイッチ部16内の各光スイッチ161_1_0,161_1_1,161_1_2,161_2_0,161_2_1,161―2_2は、各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141―2_2を経由して伝送されてきたスイッチ制御信号に応じてそれぞれオン又はオフに切り替わり、光パケットの進路が形成され、光パケット部16に入力されてきた光パケット(ペイロード)は、その進路に従って進み、いずれか1つ又は複数の出力ポートから出力される。
尚、前述のとおり、出力される光パケットには新たなヘッダが付加されて出力されるが、ここでは、新たなヘッダを付加する構成については省略している。
また、この図3に示す光パケットスイッチング装置10Cは、6個の同期パターン発生回路41_1,41_2,41_3,41_4,41_5,41_6と、6個の同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6と、遅延時間算出回路43と、変換テーブル44を有する。
各同期パターン発生回路41_1,41_2,41_3,41_4,41_5,41_6は、この光パケットスイッチング装置10Cを実使用するよりも前に、各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141―2_2の信号遅延検出用の各同期パターン信号を生成してスイッチ制御信号生成部14Cに送り、そのスイッチ制御信号生成部14Cに、各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141―2_2上に同期パターン信号を送出させる。各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141―2_2に送り込まれた同期パターン信号は、光スイッチ部16に入力される直前(又は光スイッチ部16の内部)で各同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6で検出され、各同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6での同期パターン信号の検出タイミングが、遅延時間算出回路43に通知される。遅延時間算出回路43では、それらの同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6での同期パターン信号の検出タイミングのずれに基づいて、6本の信号伝送路間の信号伝送の遅延時間差が求められる。この遅延時間算出回路43で求められた遅延時間差を表わす測定値が、変換テーブル44により遅延設定値に変換されて、スイッチ制御信号生成部14Cに入力される。
スイッチ制御信号生成部14Cでは、この遅延設定値を記憶しておき、この光パケットスイッチング装置10Cが実使用される際にフォトディテクタ13a,13bで電気信号に変換されて入力されてきた宛先情報に基づいて、光スイッチ部16を構成する6つの光スイッチ161_1_0,161_1_1,161_1_2,161_2_0,161_2_1,161―2_2のオン、オフを制御する6つのスイッチ制御信号が生成され、6本の信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141―2_2での信号伝送のスキューが解消されるように、送出タイミングが調整された上で、それらのスイッチ制御信号が各光信号路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141―2_2に送り出される。こうすることにより、光スイッチ16を構成する6個の光スイッチ161_1_0,161_1_1,161_1_2,161_2_0,161_2_1,161―2_2に各スイッチ制御信号が同時に到着し、それらの光スイッチ161_1_0,161_1_1,161_1_2,161_2_0,161_2_1,161―2_2のオン、オフが同時に制御される。
図5は、図3に示す6本の信号伝送路の信号伝送の遅延時間差算出の説明図である。
図3に示す6つの同期パターン発生回路41_1,41_2,41_3,41_4,41_5,41_6では、いずれも「aa55」という同期パターンを発生させ、スイッチ制御信号生成部14Cを介して、6本の信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141_2_2それぞれに同時に、かつここでは同一の同期パターン「aa55」を表わす同期パターン信号が送り出される。一方、6個の同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6は、各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141_2_2のそれぞれを介して伝送されてきた同期パターン信号を検出してその検出タイミングが遅延時間算出回路43に通知する。
遅延時間算出回路43では、各同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6からの同期パターン信号の検出の通知を受けると、各同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6のそれぞれについて検出の通知を受けた時点から時間カウントを開始し、6個の同期パターン検出回路42_1,42_2,42_3,42_4,42_5,42_6からの、同期パターン信号検出の通知が揃うタイミングまで(図5に示す例では、(c)の信号伝送路141_1_2を経由して伝送されてきた同期パターン信号の検出が一番遅れている)、時間をカウントする。各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141_2_2についてカウントされた時間が、各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141_2_2についての、最も遅延量の大きい信号伝送路(図5に示す例では信号伝送路141_1_2)を基準としたときの各遅延時間差d1,d2,…,d6(ここに示す例ではd3=0)である。
図6は、遅延時間算出回路の内部構成を中心に示した回路ブロック図である。
各同期パターン検出回路42_1,42_2,…,42_5,42_6で同期パターン信号が検出されると同期パターン検出信号を検出したことを表わす各タイミング信号が、遅延時間算出回路43を構成する各遅延カウント部431_1,431_2,…,431_5,431_6に入力されるとともに、各同期パターン検出回路42_1,42_2,…,42_5,42_6の全てについての検出タイミング信号が到着確立部432に入力される。各遅延カウント部431_1,431_2,…,431_5,431_6では、各同期パターン検出回路42_1,42_2,…,42_5,42_6からの、同期パターン信号の検出の各タイミング信号を受け取った各タイミングから時間カウントを開始して、そのカウント値を、対応する各遅延時間確定部433_1,433_2,…,433_5,433_6に知らせている。
また、到着確立部432では、全ての同期パターン検出回路42_1,42_2,…,42_5,42_6からの同期パターン信号を検出したことを表わすタイミング信号が全て揃ったタイミングで、各遅延時間確定部433_1,433_2,…,433_5,433_6に向けて全て揃った旨通知する。各遅延時間確定部433_1,433_2,…,433_5,433_6では到着確立部432からの通知を受けたタイミングで、対応する各遅延カウント部431_1,431_2,…,431_5,431_6の時間カウント値を読み取る。この、各遅延時間確定部433_1,433_2,…,433_5,433_6で読み取った各時間カウント値が、この遅延時間算出回路43で算出された遅延算出値となる。
図7は、図6に示す遅延時間算出回路の動作説明図である。
各同期パターン検出回路42_1,42_2,…,42_5,42_6では、同期パターン信号を検出すると、図7に示すように遅延カウント部431_1,431_2,…,431_5,431_6に伝える信号を、それぞれ´L´レベルから´H´レベルの信号に変化させる。各遅延カウント部431_1,431_2,…,431_5,431_6では、各同期パターン検出回路42_1,42_2,…,42_5,42_6から伝えられた信号が´L´レベルから´H´レベルに変化したタイミングから時間カウントを開始し、到着確立部432からの信号が´H´レベルに立ち上がったタイミングでの、各遅延カウント部431_1,431_2,…,431_5,431_6の各時間カウント値が、各遅延時間確定部433_1,433_2,…,433_5,433_6で読み取られる。図7に示す例では、各遅延時間確定部433_1,433_2,…,433_5,433_6での遅延算出値は、それぞれ「9」、「7」、…、「4」、「1」である。
図8は、変換テーブルの一例を示す図である。
この変換テーブルでは、遅延算出値と遅延設定値とが対応づけられており、この変換テーブルに基づいて、遅延時間算出部43で求められた遅延算出値が、スイッチ制御信号生成部14Cにセットされる遅延設定値に変換される。
尚、この図8に示す変換テーブルは、遅延カウント部431_1,431_2,…,431_5,431_6でカウントされるクロックが1.0GHzの周波数のクロックであるとして単純計算により遅延算出値と遅延設定値との対応関係を求めたものであるが、例えば、同期パターン検出回路42_1,42_2,…,42_5,42_6による、各信号伝送路141_1_0,141_1_1,…,141_2_1,141_2_2上の、同期パターン信号の検出ポイントと各光スイッチ161_1_0,161_1_1,…,161_2_1,161_2_2への接続点との違いなどを考慮した補正が加えられてもよい。
また、ここでは、2チャンネルの入出力を持つ光パケットスイッチング装置について説明したが、本発明では、さらに多チャンネルの入出力を持つ光パケットスイッチング装置も同様に適用可能である。
各遅延時間確定部433_1,433_2,…,433_5,433_6で求められた各遅延算出値は、変換テーブル44に入力されて各遅延設定値に変換され、それらの遅延設定値がスイッチ制御信号生成部14Cにセットされる。スイッチ制御信号生成部14Cでは、スイッチ制御信号を生成するにあたり、各スイッチ制御信号を、それらのセットされた遅延設定値だけ遅延させて各信号伝送路141_1_0,141_1_1,141_1_2,141_2_0,141_2_1,141_2_2に送り出す。
従来考えられている光パケットスイッチング装置の一例を示す図である。 本発明の第1実施形態としての光パケットスイッチング装置の概略構成図である。 本発明の第2実施形態としての光パケットスイッチング装置の概略構成図である。 図3に示す光パケットスイッチング装置を構成する光スイッチ部の概略構成図である。 図3に示す6本の信号伝送路の信号伝送の遅延時間差算出の説明図である。 遅延時間算出回路の内部構成を中心に示した回路ブロック図である。 図6に示す遅延時間算出回路の動作説明図である。 変換テーブルの一例を示す図である。
符号の説明
10A,10B,10C 光パケットスイッチング装置
12 光フィルタ
13 フォトディテクタ
14,14B,14C スイッチ制御信号生成部
15 光カプラ
16 光スイッチ部
16_1a,16_1b 入力ポート
16_2a,16_2b 出力ポート
21 ヘッダ
22 ペイロード
31 入力側の光伝送路
32 出力側の光伝送路
41,41_1,41_2,…,41_5,41_6 同期パターン発生回路
42,42_1,42_2,…,42_5,42_6 同期パターン検出回路
43 遅延時間算出回路
44 変換テーブル
141,141_1_0,141_1_1,…,141_2_1,141_2_2 信号伝送路
161_1_0,161_1_1,…,161_2_1,161_2_2 光スイッチ
162_1,162_2 フォトカプラ
163_1,163_2 フォトカプラ
431_1,431_2,…,431_5,431_6 遅延カウント部
432 到着確立部
433_1,433_2,…,433_5,433_6 遅延時間確定部

Claims (6)

  1. 伝送されてきた光パケットを該光パケットの宛先に向けて進路を切り換えて送り出す光パケットスイッチング装置において、
    電気的な複数のスイッチ制御信号それぞれに応じてオン、オフして光パケットの進路を切り換える複数の光スイッチを有し、伝送されてきた光パケットの進路を該複数のスイッチ制御信号に応じて切り換えて該光パケットを出力する光スイッチ部と、
    伝送されてきた光パケットの宛先を表わすヘッダ部を取り出して光電変換し、該宛先に応じた複数のスイッチ制御信号を生成し、該複数のスイッチ制御信号それぞれを複数本の信号伝送路それぞれを介して前記光スイッチ部に伝送して、前記複数の光スイッチのオン、オフを制御するコントロール部とを備え、
    前記複数本の信号伝送路間の信号伝送の遅延時間差を計測する遅延計測手段を有し、前記コントロール部は、該遅延計測手段で計測された遅延時間差を解消し前記複数本の信号伝送路を介して伝送される複数のスイッチ制御信号が前記複数の光スイッチに同時に到達するように該複数のスイッチ制御信号それぞれの送出タイミングを調整して、該複数のスイッチ制御信号を送り出すものであることを特徴とする光パケットスイッチング装置。
  2. 前記遅延計測手段は、遅延検出用の同期パターン信号を生成して前記複数本の信号伝送路に送り込む同期パターン発生回路と、該複数本の信号伝送路のそれぞれを介して伝送されてきた同期パターン信号を検出する同期パターン検出回路と、該同期パターン検出回路で検出された同期パターン信号の、該複数本の信号伝送路間の検出タイミングのずれに基づいて、該複数本の信号伝送回路間の信号伝送の遅延時間差を求める遅延時間算出回路とを備えたことを特徴とする請求項1記載の光パケットスイッチング装置。
  3. 前記同期パターン発生回路は、遅延検出用の同期パターン信号を生成して前記複数本の信号伝送路に同時に送り込むものであって、
    前記遅延時間算出回路は、前記同期パターン検出回路により前記複数本の信号伝送路それぞれを介して伝送されてきた各同期パターン信号が検出された各タイミングから、前記複数本の信号伝送路の全てについて同期パターン信号が検出されたタイミングまでの各時間を計測することにより、該複数本の信号伝送路間の信号伝送の遅延時間差を求めるものであることを特徴とする請求項2記載の光パケットスイッチング装置。
  4. 電気的な複数のスイッチ制御信号それぞれに応じてオン、オフして光パケットの進路を切り換える複数の光スイッチを有し、伝送されてきた光パケットの進路を該複数のスイッチ制御信号に応じて切り換えて該光パケットを出力する光スイッチ部と、伝送されてきた光パケットの宛先を表わすヘッダ部を取り出して光電変換し、該宛先に応じた複数のスイッチ制御信号を生成し、該複数のスイッチ制御信号それぞれを複数本の信号伝送路それぞれを介して前記光スイッチ部に伝送して、前記複数の光スイッチのオン、オフを制御するコントロール部とを備えた光パケットスイッチング装置における、前記複数の光スイッチのオン、オフを制御する光スイッチ制御方法において、
    前記複数本の信号伝送路間の信号伝送の遅延時間差を計測する遅延計測ステップと、
    前記遅延計測ステップで計測された遅延時間差を解消し前記複数本の信号伝送路を介して伝送される複数のスイッチ制御信号が前記複数の光スイッチに同時に到達するように該複数のスイッチ制御信号それぞれの送出タイミングを調整して、該複数のスイッチ制御信号を送り出す制御信号送出ステップとを有することを特徴とする光スイッチ制御方法。
  5. 前記遅延計測ステップは、遅延検出用の同期パターン信号を生成して前記複数本の信号伝送路に送り込み、該複数本の信号伝送路のそれぞれを介して伝送されてきた同期パターン信号を検出し、検出された同期パターン信号の、該複数本の信号伝送路間の検出タイミングのずれに基づいて、該複数本の信号伝送回路間の信号伝送の遅延時間差を求めるステップであることを特徴とする請求項4記載の光スイッチ制御方法。
  6. 前記遅延計測ステップは、遅延検出用の同期パターン信号を生成して前記複数本の信号伝送路に同時に送り込み、前記複数本の信号伝送路それぞれを介して伝送されてきた各同期パターン信号が検出される各タイミングから、前記複数本の信号伝送路の全てについて同期パターン信号が検出されるタイミングまでの各時間を計測することにより、該複数本の信号伝送路間の信号伝送の遅延時間差を求めるステップであることを特徴とする請求項5記載の光スイッチ制御方法。
JP2007068522A 2007-03-16 2007-03-16 光パケットスイッチング装置および光スイッチ制御方法 Expired - Fee Related JP4745998B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2007068522A JP4745998B2 (ja) 2007-03-16 2007-03-16 光パケットスイッチング装置および光スイッチ制御方法
US12/045,870 US8019219B2 (en) 2007-03-16 2008-03-11 Optical packet switching apparatus and method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007068522A JP4745998B2 (ja) 2007-03-16 2007-03-16 光パケットスイッチング装置および光スイッチ制御方法

Publications (2)

Publication Number Publication Date
JP2008235986A JP2008235986A (ja) 2008-10-02
JP4745998B2 true JP4745998B2 (ja) 2011-08-10

Family

ID=39908309

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007068522A Expired - Fee Related JP4745998B2 (ja) 2007-03-16 2007-03-16 光パケットスイッチング装置および光スイッチ制御方法

Country Status (2)

Country Link
US (1) US8019219B2 (ja)
JP (1) JP4745998B2 (ja)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5375453B2 (ja) * 2009-09-01 2013-12-25 富士通株式会社 ネットワーク装置
JP2012094975A (ja) * 2010-10-25 2012-05-17 Fujitsu Telecom Networks Ltd 光パケットスイッチ装置
JP5420523B2 (ja) * 2010-11-24 2014-02-19 富士通テレコムネットワークス株式会社 光パケットスイッチ装置
JP5646976B2 (ja) 2010-12-09 2014-12-24 富士通テレコムネットワークス株式会社 光パケット交換装置および光パケット交換システム
JP5520209B2 (ja) 2010-12-16 2014-06-11 富士通テレコムネットワークス株式会社 光パケット交換システムおよび光パケット送信装置
JP5545753B2 (ja) 2010-12-20 2014-07-09 富士通テレコムネットワークス株式会社 光パケット交換システム
JP5545752B2 (ja) 2010-12-20 2014-07-09 富士通テレコムネットワークス株式会社 光パケット交換システム
JP2012165267A (ja) 2011-02-08 2012-08-30 Fujitsu Telecom Networks Ltd 光パケット交換システムおよび光パケット交換装置
JP5588374B2 (ja) 2011-02-08 2014-09-10 富士通テレコムネットワークス株式会社 光パケット交換システム、光パケット交換装置、および光パケット送信装置
JP5439408B2 (ja) 2011-02-09 2014-03-12 富士通テレコムネットワークス株式会社 光パケット交換システムおよび光パケット送信装置
JP5615747B2 (ja) 2011-03-25 2014-10-29 富士通テレコムネットワークス株式会社 光パケット送受信システム
JP5411195B2 (ja) 2011-03-30 2014-02-12 富士通テレコムネットワークス株式会社 光パケット交換システム
JP5426604B2 (ja) 2011-04-26 2014-02-26 富士通テレコムネットワークス株式会社 光パケット交換システム
JP5281119B2 (ja) 2011-05-24 2013-09-04 富士通テレコムネットワークス株式会社 光パケット交換システム
JP5798807B2 (ja) * 2011-06-13 2015-10-21 富士通株式会社 光通信装置および信号調整方法
JP5352627B2 (ja) 2011-06-24 2013-11-27 富士通テレコムネットワークス株式会社 光パケット交換装置
JP5342613B2 (ja) 2011-08-09 2013-11-13 富士通テレコムネットワークス株式会社 光パケット交換システム
JP5688346B2 (ja) 2011-09-02 2015-03-25 富士通テレコムネットワークス株式会社 光パケット交換システムおよびピークパワー制御方法
JP6098089B2 (ja) * 2012-09-26 2017-03-22 日本電気株式会社 逆多重伝送装置および伝送方法
JP2016052080A (ja) * 2014-09-02 2016-04-11 日本電信電話株式会社 通信システムおよびその方法
US9924398B2 (en) * 2015-10-13 2018-03-20 Quanta Computer Inc. Method for reducing load by filtering out broadcast messages
US9935709B2 (en) * 2016-06-22 2018-04-03 Hewlett Packard Enterprise Development Lp Header and payload signals with different optical properties
US20240333411A1 (en) * 2023-03-28 2024-10-03 Google Llc Programmable Delay In Networking Optics

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04178047A (ja) * 1990-11-13 1992-06-25 Fujitsu Ltd スキュー補償方式
JP2000165444A (ja) * 1998-11-30 2000-06-16 Nec Corp 光パケットスイッチ
JP2001024517A (ja) * 1999-07-08 2001-01-26 Sony Corp データ伝送方法及びデータ伝送装置
JP3469511B2 (ja) 1999-08-09 2003-11-25 日本電信電話株式会社 光パルスタイミング検出回路及び光時分割多重装置
JP3448268B2 (ja) * 1999-08-25 2003-09-22 日本電信電話株式会社 多波長光源装置
JP4111020B2 (ja) * 2003-03-17 2008-07-02 横河電機株式会社 光経路制御装置
JP2005295233A (ja) * 2004-03-31 2005-10-20 Rikogaku Shinkokai 光パケットルータ
JP4176061B2 (ja) * 2004-08-03 2008-11-05 富士通株式会社 光ネットワークシステム
US7835649B2 (en) * 2006-02-24 2010-11-16 Cisco Technology, Inc. Optical data synchronization scheme
JP4659656B2 (ja) * 2006-03-24 2011-03-30 富士通株式会社 光伝送装置、光伝送方法および光伝送制御プログラム
KR100871041B1 (ko) * 2006-12-12 2008-11-27 한국정보통신대학교 산학협력단 시간 동기화를 통한 광 스위칭 시스템에서의 광 데이터전달장치

Also Published As

Publication number Publication date
US8019219B2 (en) 2011-09-13
JP2008235986A (ja) 2008-10-02
US20090060506A1 (en) 2009-03-05

Similar Documents

Publication Publication Date Title
JP4745998B2 (ja) 光パケットスイッチング装置および光スイッチ制御方法
US8423823B2 (en) Communications architecture for providing data communication, synchronization and fault detection between isolated modules
JP4908018B2 (ja) 電流差動継電装置とその信号処理方法、および送電線保護システム
US7835649B2 (en) Optical data synchronization scheme
US7817565B2 (en) Method of data integrity control in an AFDX network
JP3715429B2 (ja) パラレル光送信/光受信モジュール
US9967208B2 (en) Optoelectronic switch
US8019228B2 (en) Optical switching transmission system with timing correction
US7280550B1 (en) Bandwidth optimization of ring topology through propagation delay compensation
JP2012165267A (ja) 光パケット交換システムおよび光パケット交換装置
US8737238B2 (en) Congestion detecting method and communication node
CN102439965A (zh) 相机系统、信号延迟量调整方法和程序
JP7310163B2 (ja) 伝送装置、時刻伝送システム、および、遅延補正方法
KR100334774B1 (ko) 광전송 시스템에서 자기진단 전송속도 변환장치
US7751708B2 (en) Optical switching transmission system with timing correction
JP4532950B2 (ja) 光スイッチ及びそれを備えたネットワークシステム
JP4815534B2 (ja) パケット遅延特性計測装置及び方法
JP2008244870A (ja) 通信システムとこれに使用する中継装置及びフレームロスの測定方法
US20120155860A1 (en) Optical packet switching system and optical packet transmitter device
JP7106016B2 (ja) 光通信システムおよび光通信方法
WO2010103710A1 (ja) 光伝送システム
JP4692161B2 (ja) 中継器及び光通信システム
CA2620950C (en) Video transmission system of a ring network
JP5067422B2 (ja) 光パケットスイッチング装置
JP4414413B2 (ja) 波長分離を利用した光バースト交換システムにおけるバースト転送方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091208

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110415

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110510

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110512

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140520

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees