JP4722215B2 - フィールドチェンジアブルグラフィックシステム - Google Patents

フィールドチェンジアブルグラフィックシステム Download PDF

Info

Publication number
JP4722215B2
JP4722215B2 JP2010007283A JP2010007283A JP4722215B2 JP 4722215 B2 JP4722215 B2 JP 4722215B2 JP 2010007283 A JP2010007283 A JP 2010007283A JP 2010007283 A JP2010007283 A JP 2010007283A JP 4722215 B2 JP4722215 B2 JP 4722215B2
Authority
JP
Japan
Prior art keywords
card
connector
signal
motherboard
output display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010007283A
Other languages
English (en)
Other versions
JP2010134949A (ja
Inventor
マイケル, ビー. ダイヤモンド,
ダニエル, ジェイ. ドリスコール,
クレイグ, イー. ドウダル,
チャールズ, イー. バッフィントン,
Original Assignee
エヌヴィディア コーポレイション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エヌヴィディア コーポレイション filed Critical エヌヴィディア コーポレイション
Publication of JP2010134949A publication Critical patent/JP2010134949A/ja
Application granted granted Critical
Publication of JP4722215B2 publication Critical patent/JP4722215B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/184Mounting of motherboards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/185Mounting of expansion boards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/186Securing of expansion boards in correspondence to slots provided at the computer enclosure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Digital Computer Display Output (AREA)
  • Information Transfer Systems (AREA)

Description

[0001]本発明は、コンピュータのハードウェアに関し、より詳細には、コンピューティングデバイスのためのフィールドチェンジアブル(その場で交換可能)なグラフィックシステムに関する。
[0002]最近のコンピューティングデバイスには、一般に、グラフィック処理負荷の高いアプリケーション(例:ゲームアプリケーション)のグラフィック関連データをコンピューティングデバイスが高速で処理できるようにするグラフィックカードが組み込まれている。グラフィックカードは、一般的には、複数の回路コンポーネント(例:メモリチップなど)及びグラフィック処理ユニット(GPU)が取り付けられているプリント基板(PCB)を備えている。ラップトップコンピュータ、携帯電話、携帯情報端末(PDA)などの「クローズドプラットフォーム」のコンピューティングデバイス(すなわちプロセッサを使用しておりユーザによって容易には変更されないデバイス)においては、グラフィックカードは、コンピューティングデバイスのマザーボードに直接且つ永久的に取り付けられている。
[0003]グラフィックカードをマザーボードに直接取り付けることの1つの欠点は、この固定の機器構成では、ユーザがコンピューティングデバイスのグラフィックシステムをアップグレードすることができないことである。具体的には、改良されたグラフィックシステムを利用するためには、ユーザは、一般には新しいコンピューティングデバイス全体を購入しなければならず、これは、既存のコンピューティングデバイスにおけるグラフィックシステムのみを交換するよりもずっとコストがかかる。
[0004]第2の欠点は、グラフィックの新しい技術をコンピューティングデバイスのユーザにただちに提供することができないことであり、なぜなら、オンボードデバイスとして実装するためには一般には約9〜12ヶ月の設計段階が必要とされるためである。
[0005]従って、この技術分野には、コンピューティングデバイスのためのフィールドチェンジアブル(その場で交換可能)なグラフィックシステムのニーズが存在している。
[0006]フィールドチェンジアブルなグラフィックシステムのためのエッジコネクタの1つの実施形態は、グラフィックカードの接点と係合するようにされている複数のコンタクトピンを有する直角エッジコネクタ(rightangle edgeconnector)を含んでいる。このエッジコネクタは、グラフィックカードをコンピューティングデバイスのマザーボードに直接取り付けることなく、グラフィックカードをマザーボードに接続するようにされている。
[0007]開示したエッジコネクタの1つの利点として、このエッジコネクタは、複数のグラフィックカード及びグラフィックシステムと互換性があり、従ってコンピューティングデバイスのユーザは、既存のデバイスのグラフィックシステムをアップグレードすることができる。従って、ユーザは、グラフィックの新しい技術を利用するために新しいコンピューティングデバイス全体を購入する必要がない。この利点は、特に、携帯型のコンピューティングデバイス(例:ラップトップコンピュータ、携帯電話、携帯情報端末、或いは伝統的に固定のグラフィック機能を有するその他のデバイス(ビデオゲームコンソールなど))のユーザにとって大きい。
[0008]開示したエッジコネクタの更なる利点として、このエッジコネクタにより、LVDS(低電圧差動シグナリング)のデータ転送速度で動作することのできる追加の(一般にはコストのかかる)デバイスを必要とすることなく、LVDS機能にアップグレードすることができる。
本発明の1つの実施形態によるフィールドチェンジアブルグラフィックシステムを示している側面図である。 本発明の1つの実施形態による、図1のフィールドチェンジアブルグラフィックシステムにおいて使用するためのグラフィックカードを示している平面図である。 図2に示したエッジコネクタのピン配列の1つの実施形態を示している表である。 図2に示したエッジコネクタのピン配列の1つの実施形態を示している表である。 図3A及び図3Bに識別されている各信号タイプのコンタクトピンについて説明している表である。 図3A及び図3Bに識別されている各信号タイプのコンタクトピンについて説明している表である。 図3A及び図3Bに識別されている各信号タイプのコンタクトピンについて説明している表である。 本発明の1つの実施形態による、マザーボードからエッジコネクタを通じてグラフィックカードに供給しなければならない電力について整理した表である。 本発明の1つの実施形態による構成可能なグラフィックシステムを示している概略図である。 本発明の別の実施形態によるグラフィックシステムを示している概略図である。 本発明の1つの実施形態による、ユーザがアップグレードすることのできるグラフィックシステムを示している概略図である。 本発明の別の実施形態による、ユーザがアップグレードすることのできるグラフィックシステムを示している概略図である。
[0018]図1は、本発明の1つの実施形態によるフィールドチェンジアブル(その場で交換可能)なグラフィックシステム100を示す側面図である。グラフィックシステム100は、任意の種類のコンピューティングデバイス、例えば、以下に限定されないが、デスクトップコンピュータ、サーバ、ラップトップコンピュータ、パームサイズコンピュータ、携帯情報端末、タブレットコンピュータ、ゲームコンソール、携帯電話、コンピュータベースのシミュレータなどとともに使用することができる。図6A〜図7Bを参照して後に更に詳しく説明するように、グラフィックシステム100は、複数のフィールドチェンジアブル(その場で交換可能)なグラフィックカードとの互換性が確保されるように構成されている。
[0019]グラフィックシステム100は、一般的に、従来のグラフィックカードの代わりにコンピューティングデバイスのマザーボード102に接続されるように構成されており、以下に限定されないが、グラフィックカード104とインタフェースアセンブリ150とを含んでいる。グラフィックカード104は、一般にはマザーボード102の反対側を向いている第1の面101に取り付けられたGPU及び複数の回路コンポーネント(例:メモリ)(図示していない)を含んでいる。グラフィックカード104は、グラフィックカード104の縁部105に沿って配置され且つインタフェースアセンブリ150と係合するようにされているカードコネクタ106を更に備えている。グラフィックシステム100において使用するのに適しているフィールドチェンジアブルなグラフィックカードのいくつかの実施形態は、本発明の譲受人に譲渡された同時係属中の米国特許出願第xx/xxx,xxx号(Bissonら、出願日:xxxx年xx月xx日)(整理番号NVDA/P001196)明細書に記載されており、この文書は本明細書に参照により取り込まれる。
[0020]図2〜図5を参照して後に更に詳しく説明するように、グラフィックシステム100は、マザーボード102に直接取り付けられることなくマザーボード102に接続されるように構成されている。これは、1つ以上の支持体108とエッジコネクタ114(ただしこれらに限定されない)とを含んでいるインタフェースアセンブリ150によって可能になっている。支持体108は、マザーボード102に取り付けられており、そこから上方に延びてグラフィックカード104と係合している。支持体108は、マザーボード102から間隔をおいた向きにグラフィックカード104を安定的に維持するようにされている。1つの実施形態においては、支持体108は、グラフィックカード104とマザーボード102との間の距離dとして約4mmが維持されるような寸法を有する。
[0021]図2を参照しながら説明するように、エッジコネクタ114はマザーボード102に取り付けられており、上面118及び下面120に複数の接点が配設されている縦方向の溝116を含んでいる。これらの接点は、外部及び内部のインタフェースをグラフィックカード104からマザーボード102にルーティングするために、グラフィックカード104のカードコネクタ106と係合するようにされている。
[0022]図2は、本発明によるエッジコネクタ200の1つの実施形態を示している等角図である。エッジコネクタ200は、すべての内部インタフェース及び外部インタフェースをグラフィックカード(例:図1のグラフィックカード104)からコンピューティングデバイスのマザーボードにルーティングするようにされている。エッジコネクタ200は、長手溝204が形成されている細長い本体202を備えている。長手溝204は、グラフィックカードのコネクタ(例:カードコネクタ106)の縁部を受け入れるような寸法を有する。1つの実施形態においては、長手溝204は、1.2mmまでのカード厚さを収容するような寸法を有する。長手溝204の上面206及び下面208に配設されているコンタクトピン(図示していない)は、カードコネクタの接点に結合するようにされている。
[0023]図3A及び図3Bは、エッジコネクタ200のピン配列の1つの実施形態を示している表である。エッジコネクタ200の各コンタクトピンは、個々の信号(例:電力入力、グラウンド)に関連付けられている。図示した実施形態においては、エッジコネクタ200は、230ピンのカード−エッジ接続システムを使用し、このシステムにおいては、エッジコネクタ200のコンタクトピンは、定常電流が0.5Aである。図4A〜図4Cは、図3A及び図3Bに識別されている各信号タイプのコンタクトピンについて説明している表である。図4A〜図4Cにおける入出力の分類は、グラフィックカードに取り付けられているGPUを基準とするものである。表中の「MXMモジュール」は、本発明によるグラフィックカードを意味する。
[0024]
図5は、本発明の1つの実施形態による、マザーボードによってグラフィックカードに、すなわちエッジコネクタ200を通じて供給しなければならない電力についてまとめた表である。マザーボードの電源が、図5にまとめた電力要件に等しいか又は超える場合、本発明によるエッジコネクタ(例:エッジコネクタ200)に結合されているグラフィックカードは最大速度にて動作する。しかしながら、このインタフェースでは、グラフィックカードがマザーボードの電源制限を検出して、利用可能な電力の制限を超えないように自身のクロックを自動的に下げることもできる。
[0025]本発明のグラフィックシステムとマザーボードとを有効に接続するためには、マザーボードは、図5にまとめた電力要件に加えて複数の追加のシステム要件を満たさなくてはならない。例えば、1つの実施形態においては、マザーボードには、DDCC_DAT信号及びDDCC_CLK信号(例:図3Bにおけるコネクタピン220及び222)に接続されるシリアルROMを配置することが要求される。更に、マザーボードは、すべてのDDCラインと、VGA_HSYNC信号及びVGA_VSYNC信号(例:コネクタピン151及び153)に対するバックドライブ分離(backdrive isolation)とレベルシフト(levelshifting)とを提供しなければならない。更に、マザーボードは、コンピューティングデバイスのLVDSパネルに電力を供給しなければならず、また、すべてのRGB信号及びTV_out信号を37.5オームのインピーダンスにてルーティングしなければならない。1つの実施形態においては、マザーボードは、すべてのVGA出力ラインとすべてのTV出力ラインにおける出力フィルタ(コネクタピンのできるだけ近くに配置する)を有することも要求される。DVI_B_HPDライン及びDVI_A_HPDライン(例:コネクタピン191及び217)には入力フィルタが要求され、グラフィックカードは、DVI_B_HPD信号及びDVI_A_HPD信号に対するレベルシフトとクランピング(clamping)とを提供する。
[0026]1つの実施形態においては、本発明によるエッジコネクタ(例:エッジコネクタ200)は、コンピューティングデバイスのグラフィックモードを検出し、モードに応じてディスプレイインタフェースをグラフィックカードからマザーボードにルーティングするようにされている。具体的には、エッジコネクタのPRSNT#1コネクタピン(例:図3A及び図3Bのピン配列におけるピン134)は、コンピューティングデバイスにグラフィックのアップグレード(例えば、米国特許出願第xx/xxx,xxx号明細書に開示されているグラフィックカードのいずれか)が実装されているかを検出するようにされている。1つの実施形態においては、PRSNT#1コネクタピンによって検出される電圧は、グラフィックのアップグレードの存在を示す。例えば、PRSNT#1コネクタピンによって検出される高電圧は、後から図6A及び図7Aを参照して詳しく説明するように、「ダミー」カード又は「ループスルー」カード(例:グラフィック処理ユニットを備えていないカード)がエッジコネクタに結合されていることを示す。或いは、PRSNT#1コネクタピンによって検出される低電圧は、後から図6B及び図7Bを参照しながら詳しく説明するように、グラフィックのアップグレード(例:グラフィックカード)がエッジコネクタに結合されていることを示す。
[0027]図6Aは、本発明の1つの実施形態による構成可能なグラフィックシステム600を示している概略図である。図6Aに示した出力トポロジは、製造終了時のグラフィックコンフィギュレーションを示している(すなわちグラフィックシステム600はコンピューティングデバイスの組立て時に組み込まれる)。グラフィックシステム600は、標準の統合グラフィックプロセッサ(IGP)612(1つの実施形態においてはノースブリッジチップセット(図示していない)によって駆動される)と、ループスルーカード650と、VGA(ビデオグラフィックアレイ)信号、TV(テレビ)信号、LVDS(低電圧差動シグナリング)信号、及びDVI(デジタル映像インタフェース)信号用の複数のディスプレイパネル604〜610とを備えている。ディスプレイ出力信号は、後から更に説明するように、ループスルーカード650と連携してIGP612によって生成される。
[0028]ループスルーカード650は、従来のLVDS対応デバイスの代わりにグラフィックシステム600に実装することができる。上述したように、エッジコネクタのPRSNT#1コネクタピンは、高電圧を検出し、ループスルーカード650の存在を示す対応する信号をノースブリッジチップセットに送る。その結果として、ノースブリッジは、エッジコネクタにLVDS信号を出力し、1つの実施形態においてはこの信号はIGP_LVDSコネクタピンに接続される。パッシブループスルーカード650は、この出力信号とLVDSパネル入力信号との間の回路経路を完成させる。このように、エッジコネクタは、ループスルーカード650と協働して、コンピューティングデバイスのユーザが、従来の複雑(且つ高価)なLVDS対応デバイスを実装する必要なしにLVDS機能を実装できるようにする。
[0029]1つの実施形態においては、グラフィックシステム600は、更にDVIをサポートしている。この実施形態においては、DVI信号はエッジコネクタのDVI_Aコネクタピン(図3Bにおけるコネクタピン219、221、225、227、231、233、237、239)に出力され、ループスルーカード650にルーティングされる。ループスルーカード650は、受信信号に対するTMDS出力を駆動するTMDS(遷移最小化差動シグナリング:transmissionminimized differential signaling)送信器を更に備えている。TV信号及びVGA信号は、標準のIGP動作に従ってノースブリッジチップセットからIGP612に出力される。
[0030]1つの実施形態においては、グラフィックシステム600は、IGP 612及びループスルーカード650からディスプレイパネル604〜610までの回路を完成させるようにされている複数のスタッフィング抵抗器(stuffingresistor)614a,614bを更に備えている。製造業者は、コンピューティングシステムの組立て時に、抵抗器614aを経由する回路経路を閉じ、抵抗器614bを経由する回路経路を開いたままにすることによって、説明したモード(例:ループスルーカード650が組み込まれるモード)において動作するようにグラフィックシステム600を構成することができる。
[0031]或いは、図6Bに示したように、製造業者は、アクティブグラフィックカードを実装する目的で、抵抗器614bを経由する回路経路を閉じ、抵抗器614aを経由する回路経路を開いたままにすることができる。この実施形態においては、グラフィックシステム600は、ループスルーカード650の代わりにグラフィックカード660を備えている。グラフィックカード660は、米国特許第xx/xxx,xxx号明細書に記載されているグラフィックカードのいずれかと同様に構成することができる。グラフィックカード660は、後から更に説明するように、実質的にすべての出力信号を生成する。
[0032]上述したように、エッジコネクタのPRSNT#1コネクタピンは、低電圧を検出し、グラフィックカード660の存在を示す対応する信号をノースブリッジチップセットに送る。その結果として、ノースブリッジは、PCI(ペリフェラルコンポーネントインタフェース:PeripheralComponent Interface)エクスプレス信号をエッジコネクタに出力し、エッジコネクタは、その信号をグラフィックカード660にルーティングする。次いで、グラフィックカード660によって、VGA信号、TV信号、LVDS信号、及びDVI信号が生成される。上述したように、スタッフィング抵抗器614bは、グラフィックカード660からディスプレイパネル604〜610までの回路を完成させる。
[0033]図7Aは、本発明の1つの実施形態によるグラフィックシステム700を示している概略図である。図7Aに示した出力トポロジは、ユーザがアップグレードすることのできるコンフィギュレーションを示している。すなわち、ユーザは、フィールドチェンジアブル(その場で交換可能)な1枚のグラフィックカードを別のカードに単に交換することによって、必要時にグラフィックシステム700をアップグレードすることができる。グラフィックシステム700は、図6Aに示したグラフィックシステム600と実質的に同様であり、IGP712と、ループスルーカード702と、VGA信号、TV信号、LVDS信号、及びDVI信号用の複数のディスプレイパネル704〜710とを備えている。ディスプレイ出力信号は、後から更に説明するように、ループスルーカード702と連携してIGP712によって生成される。
[0034]LVDS信号及びDVI信号は、図6Aを参照しながら上述したように、ノースブリッジによってエッジコネクタに出力される。パッシブループスルーカード702は、この出力信号とLVDS及びDVIパネル入力信号との間の回路経路を完成させる。TV信号及びVGA信号は、標準のIGP動作に従ってノースブリッジチップセットからIGP712に出力される。1つの実施形態においては、グラフィックシステム700は、IGPによって生成された信号(例:VGA信号及びTV信号)を受信及び送信するようにされている複数のマルチプレクサ714を更に備えている。製造業者は、コンピューティングシステムの組立て時、初期設定として図7Aに示したモード(例:ループスルーカード702が組み込まれるモード)において動作するようにグラフィックシステム700を構成することができる。
[0035]図7Bは、アップグレードモードにおけるグラフィックシステム700を示している概略図である。グラフィックシステム700は、図6Bに示したグラフィックシステム600と実質的に同様であり、IGP702と、VGA信号、TV信号、LVDS信号、及びDVI信号用の複数のディスプレイパネル704〜710と、ループスルーカード702の代わりのアクティブグラフィックカード760とを備えている。
[0036]グラフィックカード760の存在が検出されると、ノースブリッジは、PCIエクスプレス信号をエッジコネクタを介してグラフィックカード760に送る。マルチプレクサ714は、VGA回路経路及びTV回路経路がグラフィックカード760に接続されるように自動的に再構成するように構成されている。
[0037]従って、本発明によるエッジコネクタは、コンピューティングデバイスのユーザが既存のデバイスのグラフィックシステムを最小限の費用でアップグレードできるように構成することができる。エッジコネクタは複数のフィールドチェンジアブルグラフィックカードと協働するようにされているため、ユーザは、グラフィックの新しい技術を利用するために新しいコンピューティングデバイス全体を購入する必要はない。この利点は、特に、グラフィックシステムを変更することが難しいか又は不可能であることが多い携帯型のコンピューティングデバイス(例:ラップトップコンピュータ、携帯情報端末)のユーザにとって大きい。
[0038]開示したエッジコネクタの更なる利点は、このエッジコネクタにより、LVDS機能にアップグレードできることである。LVDSのデータ転送速度で動作することのできる一般的なデバイスは、かなり高価である傾向にある。しかしながら、LVDS信号がパッシブカードを「ループスルーする」ことができるように本発明のエッジコネクタを構成することによって、ユーザ側の最小限の費用でグラフィックシステムの汎用性が高まる。
[0039]更に、本発明はグラフィックカードに関連して説明したが、当業者には、一般にマザーボードに配線接続される別のデバイス(例:オーディオチップ)とともに本発明を使用できることが理解されるであろう。
[0040]以上のように、本発明は、コンピューティングデバイスのグラフィックシステムの分野における大きな進歩である。単一のコンピューティングデバイスのマザーボードに複数のフィールドチェンジアブルなグラフィックシステムを接続できるようにするエッジコネクタが提供される。従って、本エッジコネクタにより、既存のコンピューティングデバイスに実装することのできるグラフィックオプションが最大となり、コンピューティングデバイスのユーザがグラフィックの新しい技術を利用することができる。
[0041]更に、本発明によって、ボードに実装するための約9〜12ヶ月の設計段階が本発明によって不要となるため、コンピューティングデバイスの製造業者に更なる柔軟性を提供できることになる。また、本発明により、開示したシステムのいずれについても、その受注生産、受注在庫(stock−to−order)、及び現場での修理(fieldrepair)が可能となり、このことは、ジャストインタイムの製造及び在庫管理を必要としている世界経済にとって大きな進歩である。
[0042]本発明は、クローズドプラットフォームのコンピューティングデバイス(例:ラップトップコンピュータ、携帯電話、携帯情報端末)のコンテキストにおいて説明したが、当業者には、プロセッサを使用しておりユーザによって容易には変更されないデバイス(例:カーナビゲーションシステム、エンターテイメントシステム、オールインワンタイプのパーソナルコンピュータ、プリンタ)とともに本発明を使用できることが理解されるであろう。更に、本発明は、標準化されているフィールドチェンジアブルグラフィックカードのコンテキストにおいて説明したが、本発明は、特に、チップが埋め込まれているクレジットカードのポリマー基材や、郵便切手サイズの自己充足型デバイスなど、別のフォームファクタにおいて実施することができる。
[0043]ここまで、本発明について具体的な実施形態を参照しながら説明したが、当業者には、添付の請求項に記載されている本発明の広い精神及び範囲から逸脱することなく、本発明に様々な修正及び変更を行うことができることが理解されるであろう。従って、上記の説明及び図面は、制限ではなく例示を目的としているとみなされるものとする。

Claims (26)

  1. ラップトップコンピューティングデバイスにおいて使用可能なマザーボードと、
    前記マザーボードに取り付けられた中央処理装置と、
    前記マザーボードに取り付けられた統合グラフィックプロセッサ(IGP)と、
    前記マザーボードに接続されたフィールドチェンジアブルグラフィックカードと、
    前記フィールドチェンジアブルグラフィックカードを信号の種類の異なる複数の出力ディスプレイパネルに接続するようにされている信号経路の第1のセット、及び前記統合グラフィックプロセッサを前記複数の出力ディスプレイパネルに接続する信号経路の第2のセット、を少なくとも備えている複数の信号経路と、
    前記フィールドチェンジアブルグラフィックカード及び前記IGPから前記複数の出力ディスプレイパネルまでの回路を完成し、あるいは、前記フィールドチェンジアブルグラフィックカードから前記複数の出力ディスプレイパネルまでの回路を完成することを選択可能に構成された複数のスタッフィング抵抗器と、
    前記マザーボードに取り付けられており、前記マザーボードからの信号を前記フィールドチェンジアブルグラフィックカードにルーティングするために、前記フィールドチェンジアブルグラフィックカードと係合するようにされている複数のコネクタピンを備えているエッジコネクタと、を備え、
    前記複数のコネクタピンの第1のコネクタピンが、前記フィールドチェンジアブルグラフィックカードの存在を検出し、それに応じて前記信号がルーティングされるようにされ、
    前記第1のコネクタピンによって検出される電圧が、グラフィック処理ユニット(GPU)を備えているアクティブグラフィックカードが前記エッジコネクタに接続されていること、または、パッシブループスルーカードが前記エッジコネクタに接続されていることを示し、
    前記フィールドチェンジアブルグラフィックカードとして、前記エッジコネクタに前記パッシブループスルーカードが接続されている場合、前記IGP及び前記パッシブループスルーカードの両方から前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のスタッフィング抵抗器が設定され、
    前記フィールドチェンジアブルグラフィックカードとして、前記アクティブグラフィックカードが接続されている場合、前記アクティブグラフィックカードのみから前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のスタッフィング抵抗器が設定され、
    前記フィールドチェンジアブルグラフィックカードが、前記マザーボードに対して間隔をあけた独立した関係にある装置。
  2. スタッフィング抵抗器の第1のセットが、前記パッシブループスルーカードをLVDS(低電圧差動シグナリング)信号用の出力ディスプレイパネルに接続するようにされている、請求項1に記載の装置。
  3. 前記エッジコネクタにおける第2のコネクタピンが、前記LVDS信号がドライバから前記パッシブループスルーカードを経由してLVDS出力ディスプレイパネルにルーティングされるようにされている、請求項2に記載の装置。
  4. スタッフィング抵抗器の第1のセットが、前記パッシブループスルーカードをDVI(デジタル映像インタフェース)信号用の出力ディスプレイパネルに接続するように更にされている、請求項1に記載の装置。
  5. 前記パッシブループスルーカードが、
    DVI信号に対するTMDS出力を駆動するTMDS(遷移最小化差動シグナリング)送信器、
    を更に備えている、請求項4に記載の装置。
  6. スタッフィング抵抗器の前記第1のセットが、前記IGPをVGA(ビデオグラフィックアレイ)出力ディスプレイパネルとTV(テレビ)出力ディスプレイパネルとに接続するように更にされている、請求項2に記載の装置。
  7. 前記エッジコネクタが、PCI(ペリフェラルコンポーネントインタフェース)エクスプレス信号がドライバから前記アクティブグラフィックカードにルーティングされるようにされている、請求項1に記載の装置。
  8. 前記アクティブグラフィックカードが、VGA信号、TV信号、LVDS信号、及びDVI信号を生成するようにされている、請求項7に記載の装置。
  9. スタッフィング抵抗器の第2のセットが、前記アクティブグラフィックカードを、VGA、TV、DVI、及びLVDS用の出力ディスプレイパネルに接続するようにされている、請求項8に記載の装置。
  10. ラップトップコンピューティングデバイスにおいて使用可能なマザーボードと、
    前記マザーボードに取り付けられた中央処理装置と、
    前記マザーボードに取り付けられた統合グラフィックプロセッサ(IGP)と、
    前記マザーボードに接続されたフィールドチェンジアブルグラフィックカードと、
    前記フィールドチェンジアブルグラフィックカードを信号の種類の異なる複数の出力ディスプレイパネルに接続するようにされている信号経路の第1のセット、及び前記統合グラフィックプロセッサを前記複数の出力ディスプレイパネルに接続する信号経路の第2のセット、を少なくとも備えている複数の信号経路と、
    前記フィールドチェンジアブルグラフィックカード及び前記IGPから前記複数の出力ディスプレイパネルまでの回路を完成し、あるいは、前記フィールドチェンジアブルグラフィックカードから前記複数の出力ディスプレイパネルまでの回路を完成する複数のマルチプレクサと、
    前記マザーボードに取り付けられており、前記マザーボードからの信号を前記フィールドチェンジアブルグラフィックカードにルーティングするために、前記フィールドチェンジアブルグラフィックカードと係合するようにされている複数のコネクタピンを備えているエッジコネクタと、を備え、
    前記複数のコネクタピンの第1のコネクタピンが、前記フィールドチェンジアブルグラフィックカードの存在を検出し、それに応じて前記信号がルーティングされるようにされ、
    前記第1のコネクタピンによって検出される電圧が、グラフィック処理ユニット(GPU)を備えているアクティブグラフィックカードが前記エッジコネクタに接続されていること、または、パッシブループスルーカードが前記エッジコネクタに接続されていることを示し、
    前記フィールドチェンジアブルグラフィックカードとして、前記エッジコネクタに前記パッシブループスルーカードが接続されている場合、前記IGP及び前記パッシブループスルーカードの両方から前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のマルチプレクサが設定され、
    前記フィールドチェンジアブルグラフィックカードとして、前記アクティブグラフィックカードが接続されている場合、前記アクティブグラフィックカードのみから前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のマルチプレクサが設定され、
    前記フィールドチェンジアブルグラフィックカードが、前記マザーボードに対して間隔をあけた独立した関係にある装置。
  11. 前記複数のマルチプレクサが、前記パッシブループスルーカードをLVDS(低電圧差動シグナリング)信号用の出力ディスプレイパネルに接続するようにされている、請求項10に記載の装置。
  12. 前記エッジコネクタにおける第2のコネクタピンが、前記LVDS信号がドライバから前記パッシブループスルーカードを経由してLVDS出力ディスプレイパネルにルーティングされるようにされている、請求項11に記載の装置。
  13. 前記複数のマルチプレクサが、前記パッシブループスルーカードをDVI(デジタル映像インタフェース)信号用の出力ディスプレイパネルに接続するように更にされている、請求項11に記載の装置。
  14. 前記パッシブループスルーカードが、
    DVI信号に対するTMDS出力を駆動するTMDS(遷移最小化差動シグナリング)送信器、
    を更に備えている、請求項13に記載の装置。
  15. 前記複数のマルチプレクサが、前記IGPをVGA(ビデオグラフィックアレイ)出力ディスプレイパネルとTV(テレビ)出力ディスプレイパネルとに接続するように更にされている、請求項11に記載の装置。
  16. 前記複数のマルチプレクサが、前記アクティブグラフィックカードからの信号が受信及び送信されるように自動的に再構成するようにされている、請求項10に記載の装置。
  17. 前記エッジコネクタが、PCI(ペリフェラルコンポーネントインタフェース)エクスプレス信号がドライバから前記アクティブグラフィックカードにルーティングされるようにされている、請求項10に記載の装置。
  18. 前記アクティブグラフィックカードが、VGA信号、TV信号、LVDS信号、及びDVI信号を生成するようにされている、請求項17に記載の装置。
  19. コネクタが、グラフィックカードを前記マザーボードに対して実質的に平行且つ間隔をおいた関係に維持するように更にされている、請求項1に記載の装置。
  20. 前記コネクタが、前記マザーボードに取り付けられている直角エッジコネクタである請求項1に記載の装置。
  21. 前記第1のコネクタピンによって検出される低電圧が、アクティブグラフィックカードが前記コネクタに接続されていることを示す、請求項1に記載の装置。
  22. 前記第1のコネクタピンによって検出される高電圧が、パッシブループスルーカードが前記コネクタに接続されていることを示す、請求項1に記載の装置。
  23. コネクタが、グラフィックカードを前記マザーボードに対して実質的に平行且つ間隔をおいた関係に維持するように更にされている、請求項10に記載の装置。
  24. 前記コネクタが、前記マザーボードに取り付けられている直角エッジコネクタである請求項10に記載の装置。
  25. 前記第1のコネクタピンによって検出される低電圧が、アクティブグラフィックカードが前記コネクタに接続されていることを示す、請求項10に記載の装置。
  26. 前記第1のコネクタピンによって検出される高電圧が、パッシブループスルーカードが前記コネクタに接続されていることを示す、請求項10に記載の装置。
JP2010007283A 2004-04-09 2010-01-15 フィールドチェンジアブルグラフィックシステム Active JP4722215B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/822,013 US7248264B2 (en) 2004-04-09 2004-04-09 Edge connector for field changeable graphics system
US10/822,013 2004-04-09

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2007507552A Division JP2007533010A (ja) 2004-04-09 2005-04-08 フィールドチェンジアブルグラフィックシステム

Publications (2)

Publication Number Publication Date
JP2010134949A JP2010134949A (ja) 2010-06-17
JP4722215B2 true JP4722215B2 (ja) 2011-07-13

Family

ID=34965811

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2007507552A Pending JP2007533010A (ja) 2004-04-09 2005-04-08 フィールドチェンジアブルグラフィックシステム
JP2010007283A Active JP4722215B2 (ja) 2004-04-09 2010-01-15 フィールドチェンジアブルグラフィックシステム

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2007507552A Pending JP2007533010A (ja) 2004-04-09 2005-04-08 フィールドチェンジアブルグラフィックシステム

Country Status (6)

Country Link
US (2) US7248264B2 (ja)
JP (2) JP2007533010A (ja)
KR (2) KR100863400B1 (ja)
CN (2) CN101221458B (ja)
TW (1) TW200541428A (ja)
WO (1) WO2005101158A2 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7248264B2 (en) 2004-04-09 2007-07-24 Nvidia Corporation Edge connector for field changeable graphics system
JPWO2005119745A1 (ja) * 2004-06-04 2008-04-03 松下電器産業株式会社 不純物導入方法
US20060123177A1 (en) * 2004-12-02 2006-06-08 Ati Technologies, Inc. Method and apparatus for transporting and interoperating transition minimized differential signaling over differential serial communication transmitters
US8021193B1 (en) 2005-04-25 2011-09-20 Nvidia Corporation Controlled impedance display adapter
TWI291101B (en) * 2005-12-05 2007-12-11 Ibm Bus adapter, method thereof, and computer system thereof
US20080001955A1 (en) * 2006-06-29 2008-01-03 Inventec Corporation Video output system with co-layout structure
US7626821B1 (en) 2006-12-12 2009-12-01 Nvidia Corporation Adaptor for graphics module
US7850490B2 (en) * 2007-12-13 2010-12-14 Ati Technologies Ulc Electrical connector, cable and apparatus utilizing same
EP2261812B1 (en) * 2009-06-09 2015-08-12 Harman Becker Automotive Systems GmbH Vehicle computing module
CN103123516B (zh) * 2011-11-18 2016-12-21 北京旋极信息技术股份有限公司 一种主板与多个适配卡联合通信的方法及装置
CN103988190A (zh) * 2011-12-16 2014-08-13 英特尔公司 用于通过外部显示-数据i/o端口来扩展图形处理的方法、设备及系统
US9710027B2 (en) * 2012-10-29 2017-07-18 Paladin Innovators Chassis design and component layout for a mini-ITX format computer
CN104853077B (zh) * 2015-05-27 2017-11-07 周毅 一种广播级高速高清摄像机
WO2017074315A1 (en) * 2015-10-27 2017-05-04 Hewlett Packard Enterprise Development Lp Detection of device connection

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0397007U (ja) * 1990-01-19 1991-10-04
JPH0659648A (ja) * 1992-05-27 1994-03-04 Toshiba Corp フレームバッファに画像データを格納するマルチメディア表示制御システム
US20020097234A1 (en) * 2001-01-23 2002-07-25 Sauber William Frederick System for providing a video signal to a display device in a scalable platform
JP2003303036A (ja) * 2002-02-05 2003-10-24 Kiminori Kimura パソコン入力システム

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4200900A (en) 1978-06-30 1980-04-29 Robertshaw Controls Company Circuit board arrangement
US4857002A (en) 1984-01-18 1989-08-15 Methode Electronics, Inc. Terminator assembly for interconnecting computer devices
US4602316A (en) 1985-03-29 1986-07-22 Rca Corporation Structure and method for interconnecting printed circuit boards
DE8808743U1 (de) 1988-07-07 1988-09-01 Siemens AG, 1000 Berlin und 8000 München Elektronik-Baugruppe
SE468533B (sv) 1991-06-28 1993-02-01 Login Europ Ab Tillsatsenhet, dator foersedd med dockningskontaktdon och dockningsstation foer anslutning av en portabel dator i en stationaer miljoe
JPH06141021A (ja) * 1992-10-27 1994-05-20 N T T Idou Tsuushinmou Kk 符号分割多重通信用送受信装置
US5575686A (en) 1993-04-14 1996-11-19 Burndy Corporation Stacked printed circuit boards connected in series
US7137011B1 (en) 1993-09-01 2006-11-14 Sandisk Corporation Removable mother/daughter peripheral card
JP3272896B2 (ja) 1995-02-27 2002-04-08 株式会社東芝 ポータブルコンピュータおよびそれに用いられるカード
US5783870A (en) 1995-03-16 1998-07-21 National Semiconductor Corporation Method for connecting packages of a stacked ball grid array structure
JPH11505323A (ja) * 1995-04-18 1999-05-18 カーティス インスツルメンツ インコーポレイテッド 小型低価格半導体機器
US6570561B1 (en) 1996-06-14 2003-05-27 Texas Instruments Incorporated Portable computer with low voltage differential signaling adapter
JPH10161630A (ja) * 1996-12-05 1998-06-19 Toshiba Corp 動画データ出力デバイスおよびその環境設定方法
JP3304292B2 (ja) 1997-09-12 2002-07-22 インターナショナル・ビジネス・マシーンズ・コーポレーション 外部機器の装着や識別を検出するための自動検出装置、情報処理機器、及び外部機器
US5930496A (en) * 1997-09-26 1999-07-27 Compaq Computer Corporation Computer expansion slot and associated logic for automatically detecting compatibility with an expansion card
US6141021A (en) 1997-12-12 2000-10-31 Intel Corporation Method and apparatus for eliminating contention on an accelerated graphics port
DE19801312A1 (de) 1998-01-15 1999-07-22 Siemens Ag Halbleiterbauelement mit mehreren Substratlagen und zumindest einem Halbleiterchip und einem Verfahren zum Herstellen eines solchen Halbleiterbauelementes
US6222739B1 (en) 1998-01-20 2001-04-24 Viking Components High-density computer module with stacked parallel-plane packaging
US6072233A (en) 1998-05-04 2000-06-06 Micron Technology, Inc. Stackable ball grid array package
US6313984B1 (en) 2000-01-07 2001-11-06 Mobile Storage Technology, Inc. Low profile hard disk drive assembly mounting to computer motherboard
EP1235471A1 (en) * 2001-02-27 2002-08-28 STMicroelectronics Limited A stackable module
US6724389B1 (en) * 2001-03-30 2004-04-20 Intel Corporation Multiplexing digital video out on an accelerated graphics port interface
US6731515B2 (en) 2001-03-30 2004-05-04 Intel Corporation Riser assembly and method for coupling peripheral cards to a motherboard
US6555745B1 (en) * 2001-10-19 2003-04-29 Medtronic, Inc. Electrical interconnect between an articulating display and a PC based planar board
GB2383137B (en) * 2001-12-17 2005-06-29 Micron Technology Inc DVI link with circuit and method for test
US20030131172A1 (en) 2002-01-09 2003-07-10 Johnson Lin Method for switching a control source of a computer display automatically and a main board using the method
AU2003234227A1 (en) 2002-04-25 2003-11-10 August Technology Corporation Sensor with switched fabric interface
US7007159B2 (en) 2002-05-10 2006-02-28 Intel Corporation System and method for loading and integrating a firmware extension onto executable base system firmware during initialization
US20040153778A1 (en) 2002-06-12 2004-08-05 Ati Technologies, Inc. Method, system and software for configuring a graphics processing communication mode
US20040003154A1 (en) 2002-06-28 2004-01-01 Harris Jeffrey M. Computer system and method of communicating
US6797998B2 (en) 2002-07-16 2004-09-28 Nvidia Corporation Multi-configuration GPU interface device
JP2006514758A (ja) 2002-08-12 2006-05-11 ジョーンズ、ジョン、アール.、ジュニア モジュラーコンピュータシステムとそのためのコンポーネント
CN2574235Y (zh) 2002-10-15 2003-09-17 曹惠雯 插卡连接器
US6671177B1 (en) 2002-10-25 2003-12-30 Evga.Com Corporation Graphics card apparatus with improved heat dissipation
US6924437B1 (en) 2003-04-10 2005-08-02 Cisco Technology, Inc. Techniques for coupling an object to a circuit board using a surface mount coupling device
US7733915B2 (en) * 2003-05-01 2010-06-08 Genesis Microchip Inc. Minimizing buffer requirements in a digital video system
JP2004362156A (ja) 2003-06-03 2004-12-24 Toshiba Corp 電子機器及び表示装置電源管理方法
US20050190536A1 (en) 2004-02-26 2005-09-01 Microsoft Corporation Method for expanding PC functionality while maintaining reliability and stability
US7170757B2 (en) 2004-04-09 2007-01-30 Nvidia Corporation Field changeable graphics system for a computing device
US7248264B2 (en) 2004-04-09 2007-07-24 Nvidia Corporation Edge connector for field changeable graphics system
US7265759B2 (en) 2004-04-09 2007-09-04 Nvidia Corporation Field changeable rendering system for a computing device
US7908623B2 (en) 2004-05-12 2011-03-15 Matrox Electronic Systems Ltd. Set top box for PC/HDTV multimedia center
JP2008002009A (ja) * 2006-06-22 2008-01-10 Kureha Ltd フロアマット用裏材及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0397007U (ja) * 1990-01-19 1991-10-04
JPH0659648A (ja) * 1992-05-27 1994-03-04 Toshiba Corp フレームバッファに画像データを格納するマルチメディア表示制御システム
US20020097234A1 (en) * 2001-01-23 2002-07-25 Sauber William Frederick System for providing a video signal to a display device in a scalable platform
JP2003303036A (ja) * 2002-02-05 2003-10-24 Kiminori Kimura パソコン入力システム

Also Published As

Publication number Publication date
WO2005101158A2 (en) 2005-10-27
WO2005101158A9 (en) 2006-06-15
CN101221458A (zh) 2008-07-16
US7248264B2 (en) 2007-07-24
WO2005101158A3 (en) 2005-12-08
US7621769B1 (en) 2009-11-24
TW200541428A (en) 2005-12-16
KR20080080242A (ko) 2008-09-02
US20050227527A1 (en) 2005-10-13
KR20070020028A (ko) 2007-02-16
KR100912559B1 (ko) 2009-08-19
CN1957314A (zh) 2007-05-02
CN101221458B (zh) 2012-08-22
JP2007533010A (ja) 2007-11-15
CN1957314B (zh) 2011-03-16
KR100863400B1 (ko) 2008-10-14
JP2010134949A (ja) 2010-06-17

Similar Documents

Publication Publication Date Title
JP4722215B2 (ja) フィールドチェンジアブルグラフィックシステム
US8643657B2 (en) Field changeable rendering system for a computing device
US7793029B1 (en) Translation device apparatus for configuring printed circuit board connectors
US7262961B2 (en) Information processing apparatus and method for controlling the same
US7596649B2 (en) Motherboard
US7420819B2 (en) Expanding high speed transport interface hardware method for motherboard
CN101446697B (zh) 金属片部件、信息显示设备和面板单元制造方法
US20050172044A1 (en) Portable computer
US10672316B2 (en) COF circuit board, display device, signal processing method and bridging chip
JP2008118206A (ja) Tvキャプチャユニットおよび情報処理装置
US7159104B2 (en) Simplified memory detection
CN110113869B (zh) 模块化装置及其控制方法
JP5237228B2 (ja) 電子機器および回路基板
EP2099015B1 (en) Apparatus and method for distinguishing panel of display device
WO2005099397A2 (en) Method and apparatus for routing graphics processing signals to a stand-alone module
JP2003256360A (ja) 拡張ボード装置
KR20010078856A (ko) 통합형 메인보드
CN201429969Y (zh) 一种主板接口电路及具有该电路的电视机
JPH11328101A (ja) ディジタル信号処理装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100914

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20101214

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20101217

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20110114

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20110119

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110214

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110308

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110405

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140415

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4722215

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250