JP4722215B2 - フィールドチェンジアブルグラフィックシステム - Google Patents
フィールドチェンジアブルグラフィックシステム Download PDFInfo
- Publication number
- JP4722215B2 JP4722215B2 JP2010007283A JP2010007283A JP4722215B2 JP 4722215 B2 JP4722215 B2 JP 4722215B2 JP 2010007283 A JP2010007283 A JP 2010007283A JP 2010007283 A JP2010007283 A JP 2010007283A JP 4722215 B2 JP4722215 B2 JP 4722215B2
- Authority
- JP
- Japan
- Prior art keywords
- card
- connector
- signal
- motherboard
- output display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000011664 signaling Effects 0.000 claims description 6
- 230000002093 peripheral effect Effects 0.000 claims description 3
- 230000007704 transition Effects 0.000 claims 2
- 230000008901 benefit Effects 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 4
- 230000008859 change Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 241000283726 Bison Species 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920000307 polymer substrate Polymers 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/183—Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
- G06F1/184—Mounting of motherboards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/183—Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
- G06F1/185—Mounting of expansion boards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/183—Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
- G06F1/186—Securing of expansion boards in correspondence to slots provided at the computer enclosure
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01R—ELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
- H01R12/00—Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
- H01R12/70—Coupling devices
- H01R12/71—Coupling devices for rigid printing circuits or like structures
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Controls And Circuits For Display Device (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Digital Computer Display Output (AREA)
- Information Transfer Systems (AREA)
Description
図5は、本発明の1つの実施形態による、マザーボードによってグラフィックカードに、すなわちエッジコネクタ200を通じて供給しなければならない電力についてまとめた表である。マザーボードの電源が、図5にまとめた電力要件に等しいか又は超える場合、本発明によるエッジコネクタ(例:エッジコネクタ200)に結合されているグラフィックカードは最大速度にて動作する。しかしながら、このインタフェースでは、グラフィックカードがマザーボードの電源制限を検出して、利用可能な電力の制限を超えないように自身のクロックを自動的に下げることもできる。
Claims (26)
- ラップトップコンピューティングデバイスにおいて使用可能なマザーボードと、
前記マザーボードに取り付けられた中央処理装置と、
前記マザーボードに取り付けられた統合グラフィックプロセッサ(IGP)と、
前記マザーボードに接続されたフィールドチェンジアブルグラフィックカードと、
前記フィールドチェンジアブルグラフィックカードを信号の種類の異なる複数の出力ディスプレイパネルに接続するようにされている信号経路の第1のセット、及び前記統合グラフィックプロセッサを前記複数の出力ディスプレイパネルに接続する信号経路の第2のセット、を少なくとも備えている複数の信号経路と、
前記フィールドチェンジアブルグラフィックカード及び前記IGPから前記複数の出力ディスプレイパネルまでの回路を完成し、あるいは、前記フィールドチェンジアブルグラフィックカードから前記複数の出力ディスプレイパネルまでの回路を完成することを選択可能に構成された複数のスタッフィング抵抗器と、
前記マザーボードに取り付けられており、前記マザーボードからの信号を前記フィールドチェンジアブルグラフィックカードにルーティングするために、前記フィールドチェンジアブルグラフィックカードと係合するようにされている複数のコネクタピンを備えているエッジコネクタと、を備え、
前記複数のコネクタピンの第1のコネクタピンが、前記フィールドチェンジアブルグラフィックカードの存在を検出し、それに応じて前記信号がルーティングされるようにされ、
前記第1のコネクタピンによって検出される電圧が、グラフィック処理ユニット(GPU)を備えているアクティブグラフィックカードが前記エッジコネクタに接続されていること、または、パッシブループスルーカードが前記エッジコネクタに接続されていることを示し、
前記フィールドチェンジアブルグラフィックカードとして、前記エッジコネクタに前記パッシブループスルーカードが接続されている場合、前記IGP及び前記パッシブループスルーカードの両方から前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のスタッフィング抵抗器が設定され、
前記フィールドチェンジアブルグラフィックカードとして、前記アクティブグラフィックカードが接続されている場合、前記アクティブグラフィックカードのみから前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のスタッフィング抵抗器が設定され、
前記フィールドチェンジアブルグラフィックカードが、前記マザーボードに対して間隔をあけた独立した関係にある装置。 - スタッフィング抵抗器の第1のセットが、前記パッシブループスルーカードをLVDS(低電圧差動シグナリング)信号用の出力ディスプレイパネルに接続するようにされている、請求項1に記載の装置。
- 前記エッジコネクタにおける第2のコネクタピンが、前記LVDS信号がドライバから前記パッシブループスルーカードを経由してLVDS出力ディスプレイパネルにルーティングされるようにされている、請求項2に記載の装置。
- スタッフィング抵抗器の第1のセットが、前記パッシブループスルーカードをDVI(デジタル映像インタフェース)信号用の出力ディスプレイパネルに接続するように更にされている、請求項1に記載の装置。
- 前記パッシブループスルーカードが、
DVI信号に対するTMDS出力を駆動するTMDS(遷移最小化差動シグナリング)送信器、
を更に備えている、請求項4に記載の装置。 - スタッフィング抵抗器の前記第1のセットが、前記IGPをVGA(ビデオグラフィックアレイ)出力ディスプレイパネルとTV(テレビ)出力ディスプレイパネルとに接続するように更にされている、請求項2に記載の装置。
- 前記エッジコネクタが、PCI(ペリフェラルコンポーネントインタフェース)エクスプレス信号がドライバから前記アクティブグラフィックカードにルーティングされるようにされている、請求項1に記載の装置。
- 前記アクティブグラフィックカードが、VGA信号、TV信号、LVDS信号、及びDVI信号を生成するようにされている、請求項7に記載の装置。
- スタッフィング抵抗器の第2のセットが、前記アクティブグラフィックカードを、VGA、TV、DVI、及びLVDS用の出力ディスプレイパネルに接続するようにされている、請求項8に記載の装置。
- ラップトップコンピューティングデバイスにおいて使用可能なマザーボードと、
前記マザーボードに取り付けられた中央処理装置と、
前記マザーボードに取り付けられた統合グラフィックプロセッサ(IGP)と、
前記マザーボードに接続されたフィールドチェンジアブルグラフィックカードと、
前記フィールドチェンジアブルグラフィックカードを信号の種類の異なる複数の出力ディスプレイパネルに接続するようにされている信号経路の第1のセット、及び前記統合グラフィックプロセッサを前記複数の出力ディスプレイパネルに接続する信号経路の第2のセット、を少なくとも備えている複数の信号経路と、
前記フィールドチェンジアブルグラフィックカード及び前記IGPから前記複数の出力ディスプレイパネルまでの回路を完成し、あるいは、前記フィールドチェンジアブルグラフィックカードから前記複数の出力ディスプレイパネルまでの回路を完成する複数のマルチプレクサと、
前記マザーボードに取り付けられており、前記マザーボードからの信号を前記フィールドチェンジアブルグラフィックカードにルーティングするために、前記フィールドチェンジアブルグラフィックカードと係合するようにされている複数のコネクタピンを備えているエッジコネクタと、を備え、
前記複数のコネクタピンの第1のコネクタピンが、前記フィールドチェンジアブルグラフィックカードの存在を検出し、それに応じて前記信号がルーティングされるようにされ、
前記第1のコネクタピンによって検出される電圧が、グラフィック処理ユニット(GPU)を備えているアクティブグラフィックカードが前記エッジコネクタに接続されていること、または、パッシブループスルーカードが前記エッジコネクタに接続されていることを示し、
前記フィールドチェンジアブルグラフィックカードとして、前記エッジコネクタに前記パッシブループスルーカードが接続されている場合、前記IGP及び前記パッシブループスルーカードの両方から前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のマルチプレクサが設定され、
前記フィールドチェンジアブルグラフィックカードとして、前記アクティブグラフィックカードが接続されている場合、前記アクティブグラフィックカードのみから前記複数の出力ディスプレイパネルまでの回路が完成するように、前記複数のマルチプレクサが設定され、
前記フィールドチェンジアブルグラフィックカードが、前記マザーボードに対して間隔をあけた独立した関係にある装置。 - 前記複数のマルチプレクサが、前記パッシブループスルーカードをLVDS(低電圧差動シグナリング)信号用の出力ディスプレイパネルに接続するようにされている、請求項10に記載の装置。
- 前記エッジコネクタにおける第2のコネクタピンが、前記LVDS信号がドライバから前記パッシブループスルーカードを経由してLVDS出力ディスプレイパネルにルーティングされるようにされている、請求項11に記載の装置。
- 前記複数のマルチプレクサが、前記パッシブループスルーカードをDVI(デジタル映像インタフェース)信号用の出力ディスプレイパネルに接続するように更にされている、請求項11に記載の装置。
- 前記パッシブループスルーカードが、
DVI信号に対するTMDS出力を駆動するTMDS(遷移最小化差動シグナリング)送信器、
を更に備えている、請求項13に記載の装置。 - 前記複数のマルチプレクサが、前記IGPをVGA(ビデオグラフィックアレイ)出力ディスプレイパネルとTV(テレビ)出力ディスプレイパネルとに接続するように更にされている、請求項11に記載の装置。
- 前記複数のマルチプレクサが、前記アクティブグラフィックカードからの信号が受信及び送信されるように自動的に再構成するようにされている、請求項10に記載の装置。
- 前記エッジコネクタが、PCI(ペリフェラルコンポーネントインタフェース)エクスプレス信号がドライバから前記アクティブグラフィックカードにルーティングされるようにされている、請求項10に記載の装置。
- 前記アクティブグラフィックカードが、VGA信号、TV信号、LVDS信号、及びDVI信号を生成するようにされている、請求項17に記載の装置。
- コネクタが、グラフィックカードを前記マザーボードに対して実質的に平行且つ間隔をおいた関係に維持するように更にされている、請求項1に記載の装置。
- 前記コネクタが、前記マザーボードに取り付けられている直角エッジコネクタである請求項1に記載の装置。
- 前記第1のコネクタピンによって検出される低電圧が、アクティブグラフィックカードが前記コネクタに接続されていることを示す、請求項1に記載の装置。
- 前記第1のコネクタピンによって検出される高電圧が、パッシブループスルーカードが前記コネクタに接続されていることを示す、請求項1に記載の装置。
- コネクタが、グラフィックカードを前記マザーボードに対して実質的に平行且つ間隔をおいた関係に維持するように更にされている、請求項10に記載の装置。
- 前記コネクタが、前記マザーボードに取り付けられている直角エッジコネクタである請求項10に記載の装置。
- 前記第1のコネクタピンによって検出される低電圧が、アクティブグラフィックカードが前記コネクタに接続されていることを示す、請求項10に記載の装置。
- 前記第1のコネクタピンによって検出される高電圧が、パッシブループスルーカードが前記コネクタに接続されていることを示す、請求項10に記載の装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/822,013 US7248264B2 (en) | 2004-04-09 | 2004-04-09 | Edge connector for field changeable graphics system |
US10/822,013 | 2004-04-09 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007507552A Division JP2007533010A (ja) | 2004-04-09 | 2005-04-08 | フィールドチェンジアブルグラフィックシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010134949A JP2010134949A (ja) | 2010-06-17 |
JP4722215B2 true JP4722215B2 (ja) | 2011-07-13 |
Family
ID=34965811
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007507552A Pending JP2007533010A (ja) | 2004-04-09 | 2005-04-08 | フィールドチェンジアブルグラフィックシステム |
JP2010007283A Active JP4722215B2 (ja) | 2004-04-09 | 2010-01-15 | フィールドチェンジアブルグラフィックシステム |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007507552A Pending JP2007533010A (ja) | 2004-04-09 | 2005-04-08 | フィールドチェンジアブルグラフィックシステム |
Country Status (6)
Country | Link |
---|---|
US (2) | US7248264B2 (ja) |
JP (2) | JP2007533010A (ja) |
KR (2) | KR100863400B1 (ja) |
CN (2) | CN101221458B (ja) |
TW (1) | TW200541428A (ja) |
WO (1) | WO2005101158A2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7248264B2 (en) | 2004-04-09 | 2007-07-24 | Nvidia Corporation | Edge connector for field changeable graphics system |
JPWO2005119745A1 (ja) * | 2004-06-04 | 2008-04-03 | 松下電器産業株式会社 | 不純物導入方法 |
US20060123177A1 (en) * | 2004-12-02 | 2006-06-08 | Ati Technologies, Inc. | Method and apparatus for transporting and interoperating transition minimized differential signaling over differential serial communication transmitters |
US8021193B1 (en) | 2005-04-25 | 2011-09-20 | Nvidia Corporation | Controlled impedance display adapter |
TWI291101B (en) * | 2005-12-05 | 2007-12-11 | Ibm | Bus adapter, method thereof, and computer system thereof |
US20080001955A1 (en) * | 2006-06-29 | 2008-01-03 | Inventec Corporation | Video output system with co-layout structure |
US7626821B1 (en) | 2006-12-12 | 2009-12-01 | Nvidia Corporation | Adaptor for graphics module |
US7850490B2 (en) * | 2007-12-13 | 2010-12-14 | Ati Technologies Ulc | Electrical connector, cable and apparatus utilizing same |
EP2261812B1 (en) * | 2009-06-09 | 2015-08-12 | Harman Becker Automotive Systems GmbH | Vehicle computing module |
CN103123516B (zh) * | 2011-11-18 | 2016-12-21 | 北京旋极信息技术股份有限公司 | 一种主板与多个适配卡联合通信的方法及装置 |
CN103988190A (zh) * | 2011-12-16 | 2014-08-13 | 英特尔公司 | 用于通过外部显示-数据i/o端口来扩展图形处理的方法、设备及系统 |
US9710027B2 (en) * | 2012-10-29 | 2017-07-18 | Paladin Innovators | Chassis design and component layout for a mini-ITX format computer |
CN104853077B (zh) * | 2015-05-27 | 2017-11-07 | 周毅 | 一种广播级高速高清摄像机 |
WO2017074315A1 (en) * | 2015-10-27 | 2017-05-04 | Hewlett Packard Enterprise Development Lp | Detection of device connection |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0397007U (ja) * | 1990-01-19 | 1991-10-04 | ||
JPH0659648A (ja) * | 1992-05-27 | 1994-03-04 | Toshiba Corp | フレームバッファに画像データを格納するマルチメディア表示制御システム |
US20020097234A1 (en) * | 2001-01-23 | 2002-07-25 | Sauber William Frederick | System for providing a video signal to a display device in a scalable platform |
JP2003303036A (ja) * | 2002-02-05 | 2003-10-24 | Kiminori Kimura | パソコン入力システム |
Family Cites Families (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4200900A (en) | 1978-06-30 | 1980-04-29 | Robertshaw Controls Company | Circuit board arrangement |
US4857002A (en) | 1984-01-18 | 1989-08-15 | Methode Electronics, Inc. | Terminator assembly for interconnecting computer devices |
US4602316A (en) | 1985-03-29 | 1986-07-22 | Rca Corporation | Structure and method for interconnecting printed circuit boards |
DE8808743U1 (de) | 1988-07-07 | 1988-09-01 | Siemens AG, 1000 Berlin und 8000 München | Elektronik-Baugruppe |
SE468533B (sv) | 1991-06-28 | 1993-02-01 | Login Europ Ab | Tillsatsenhet, dator foersedd med dockningskontaktdon och dockningsstation foer anslutning av en portabel dator i en stationaer miljoe |
JPH06141021A (ja) * | 1992-10-27 | 1994-05-20 | N T T Idou Tsuushinmou Kk | 符号分割多重通信用送受信装置 |
US5575686A (en) | 1993-04-14 | 1996-11-19 | Burndy Corporation | Stacked printed circuit boards connected in series |
US7137011B1 (en) | 1993-09-01 | 2006-11-14 | Sandisk Corporation | Removable mother/daughter peripheral card |
JP3272896B2 (ja) | 1995-02-27 | 2002-04-08 | 株式会社東芝 | ポータブルコンピュータおよびそれに用いられるカード |
US5783870A (en) | 1995-03-16 | 1998-07-21 | National Semiconductor Corporation | Method for connecting packages of a stacked ball grid array structure |
JPH11505323A (ja) * | 1995-04-18 | 1999-05-18 | カーティス インスツルメンツ インコーポレイテッド | 小型低価格半導体機器 |
US6570561B1 (en) | 1996-06-14 | 2003-05-27 | Texas Instruments Incorporated | Portable computer with low voltage differential signaling adapter |
JPH10161630A (ja) * | 1996-12-05 | 1998-06-19 | Toshiba Corp | 動画データ出力デバイスおよびその環境設定方法 |
JP3304292B2 (ja) | 1997-09-12 | 2002-07-22 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 外部機器の装着や識別を検出するための自動検出装置、情報処理機器、及び外部機器 |
US5930496A (en) * | 1997-09-26 | 1999-07-27 | Compaq Computer Corporation | Computer expansion slot and associated logic for automatically detecting compatibility with an expansion card |
US6141021A (en) | 1997-12-12 | 2000-10-31 | Intel Corporation | Method and apparatus for eliminating contention on an accelerated graphics port |
DE19801312A1 (de) | 1998-01-15 | 1999-07-22 | Siemens Ag | Halbleiterbauelement mit mehreren Substratlagen und zumindest einem Halbleiterchip und einem Verfahren zum Herstellen eines solchen Halbleiterbauelementes |
US6222739B1 (en) | 1998-01-20 | 2001-04-24 | Viking Components | High-density computer module with stacked parallel-plane packaging |
US6072233A (en) | 1998-05-04 | 2000-06-06 | Micron Technology, Inc. | Stackable ball grid array package |
US6313984B1 (en) | 2000-01-07 | 2001-11-06 | Mobile Storage Technology, Inc. | Low profile hard disk drive assembly mounting to computer motherboard |
EP1235471A1 (en) * | 2001-02-27 | 2002-08-28 | STMicroelectronics Limited | A stackable module |
US6724389B1 (en) * | 2001-03-30 | 2004-04-20 | Intel Corporation | Multiplexing digital video out on an accelerated graphics port interface |
US6731515B2 (en) | 2001-03-30 | 2004-05-04 | Intel Corporation | Riser assembly and method for coupling peripheral cards to a motherboard |
US6555745B1 (en) * | 2001-10-19 | 2003-04-29 | Medtronic, Inc. | Electrical interconnect between an articulating display and a PC based planar board |
GB2383137B (en) * | 2001-12-17 | 2005-06-29 | Micron Technology Inc | DVI link with circuit and method for test |
US20030131172A1 (en) | 2002-01-09 | 2003-07-10 | Johnson Lin | Method for switching a control source of a computer display automatically and a main board using the method |
AU2003234227A1 (en) | 2002-04-25 | 2003-11-10 | August Technology Corporation | Sensor with switched fabric interface |
US7007159B2 (en) | 2002-05-10 | 2006-02-28 | Intel Corporation | System and method for loading and integrating a firmware extension onto executable base system firmware during initialization |
US20040153778A1 (en) | 2002-06-12 | 2004-08-05 | Ati Technologies, Inc. | Method, system and software for configuring a graphics processing communication mode |
US20040003154A1 (en) | 2002-06-28 | 2004-01-01 | Harris Jeffrey M. | Computer system and method of communicating |
US6797998B2 (en) | 2002-07-16 | 2004-09-28 | Nvidia Corporation | Multi-configuration GPU interface device |
JP2006514758A (ja) | 2002-08-12 | 2006-05-11 | ジョーンズ、ジョン、アール.、ジュニア | モジュラーコンピュータシステムとそのためのコンポーネント |
CN2574235Y (zh) | 2002-10-15 | 2003-09-17 | 曹惠雯 | 插卡连接器 |
US6671177B1 (en) | 2002-10-25 | 2003-12-30 | Evga.Com Corporation | Graphics card apparatus with improved heat dissipation |
US6924437B1 (en) | 2003-04-10 | 2005-08-02 | Cisco Technology, Inc. | Techniques for coupling an object to a circuit board using a surface mount coupling device |
US7733915B2 (en) * | 2003-05-01 | 2010-06-08 | Genesis Microchip Inc. | Minimizing buffer requirements in a digital video system |
JP2004362156A (ja) | 2003-06-03 | 2004-12-24 | Toshiba Corp | 電子機器及び表示装置電源管理方法 |
US20050190536A1 (en) | 2004-02-26 | 2005-09-01 | Microsoft Corporation | Method for expanding PC functionality while maintaining reliability and stability |
US7170757B2 (en) | 2004-04-09 | 2007-01-30 | Nvidia Corporation | Field changeable graphics system for a computing device |
US7248264B2 (en) | 2004-04-09 | 2007-07-24 | Nvidia Corporation | Edge connector for field changeable graphics system |
US7265759B2 (en) | 2004-04-09 | 2007-09-04 | Nvidia Corporation | Field changeable rendering system for a computing device |
US7908623B2 (en) | 2004-05-12 | 2011-03-15 | Matrox Electronic Systems Ltd. | Set top box for PC/HDTV multimedia center |
JP2008002009A (ja) * | 2006-06-22 | 2008-01-10 | Kureha Ltd | フロアマット用裏材及びその製造方法 |
-
2004
- 2004-04-09 US US10/822,013 patent/US7248264B2/en not_active Expired - Lifetime
-
2005
- 2005-04-08 KR KR1020067023398A patent/KR100863400B1/ko active IP Right Grant
- 2005-04-08 CN CN2008100010686A patent/CN101221458B/zh not_active Expired - Fee Related
- 2005-04-08 JP JP2007507552A patent/JP2007533010A/ja active Pending
- 2005-04-08 WO PCT/US2005/012096 patent/WO2005101158A2/en active Application Filing
- 2005-04-08 KR KR1020087020531A patent/KR100912559B1/ko active IP Right Grant
- 2005-04-08 CN CN2005800162556A patent/CN1957314B/zh not_active Expired - Fee Related
- 2005-04-11 TW TW094111352A patent/TW200541428A/zh unknown
-
2007
- 2007-07-06 US US11/774,468 patent/US7621769B1/en not_active Expired - Lifetime
-
2010
- 2010-01-15 JP JP2010007283A patent/JP4722215B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0397007U (ja) * | 1990-01-19 | 1991-10-04 | ||
JPH0659648A (ja) * | 1992-05-27 | 1994-03-04 | Toshiba Corp | フレームバッファに画像データを格納するマルチメディア表示制御システム |
US20020097234A1 (en) * | 2001-01-23 | 2002-07-25 | Sauber William Frederick | System for providing a video signal to a display device in a scalable platform |
JP2003303036A (ja) * | 2002-02-05 | 2003-10-24 | Kiminori Kimura | パソコン入力システム |
Also Published As
Publication number | Publication date |
---|---|
WO2005101158A2 (en) | 2005-10-27 |
WO2005101158A9 (en) | 2006-06-15 |
CN101221458A (zh) | 2008-07-16 |
US7248264B2 (en) | 2007-07-24 |
WO2005101158A3 (en) | 2005-12-08 |
US7621769B1 (en) | 2009-11-24 |
TW200541428A (en) | 2005-12-16 |
KR20080080242A (ko) | 2008-09-02 |
US20050227527A1 (en) | 2005-10-13 |
KR20070020028A (ko) | 2007-02-16 |
KR100912559B1 (ko) | 2009-08-19 |
CN1957314A (zh) | 2007-05-02 |
CN101221458B (zh) | 2012-08-22 |
JP2007533010A (ja) | 2007-11-15 |
CN1957314B (zh) | 2011-03-16 |
KR100863400B1 (ko) | 2008-10-14 |
JP2010134949A (ja) | 2010-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4722215B2 (ja) | フィールドチェンジアブルグラフィックシステム | |
US8643657B2 (en) | Field changeable rendering system for a computing device | |
US7793029B1 (en) | Translation device apparatus for configuring printed circuit board connectors | |
US7262961B2 (en) | Information processing apparatus and method for controlling the same | |
US7596649B2 (en) | Motherboard | |
US7420819B2 (en) | Expanding high speed transport interface hardware method for motherboard | |
CN101446697B (zh) | 金属片部件、信息显示设备和面板单元制造方法 | |
US20050172044A1 (en) | Portable computer | |
US10672316B2 (en) | COF circuit board, display device, signal processing method and bridging chip | |
JP2008118206A (ja) | Tvキャプチャユニットおよび情報処理装置 | |
US7159104B2 (en) | Simplified memory detection | |
CN110113869B (zh) | 模块化装置及其控制方法 | |
JP5237228B2 (ja) | 電子機器および回路基板 | |
EP2099015B1 (en) | Apparatus and method for distinguishing panel of display device | |
WO2005099397A2 (en) | Method and apparatus for routing graphics processing signals to a stand-alone module | |
JP2003256360A (ja) | 拡張ボード装置 | |
KR20010078856A (ko) | 통합형 메인보드 | |
CN201429969Y (zh) | 一种主板接口电路及具有该电路的电视机 | |
JPH11328101A (ja) | ディジタル信号処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100914 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20101214 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20101217 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110114 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110119 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110308 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110405 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140415 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4722215 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |