JP4701563B2 - 半導体チップ搭載基板及びそれを用いた半導体装置 - Google Patents

半導体チップ搭載基板及びそれを用いた半導体装置 Download PDF

Info

Publication number
JP4701563B2
JP4701563B2 JP2001252658A JP2001252658A JP4701563B2 JP 4701563 B2 JP4701563 B2 JP 4701563B2 JP 2001252658 A JP2001252658 A JP 2001252658A JP 2001252658 A JP2001252658 A JP 2001252658A JP 4701563 B2 JP4701563 B2 JP 4701563B2
Authority
JP
Japan
Prior art keywords
semiconductor chip
chip mounting
substrate
insulating
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2001252658A
Other languages
English (en)
Other versions
JP2003068922A5 (ja
JP2003068922A (ja
Inventor
誠 吉野
邦男 坂本
堅昇 村田
Original Assignee
日本テキサス・インスツルメンツ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本テキサス・インスツルメンツ株式会社 filed Critical 日本テキサス・インスツルメンツ株式会社
Priority to JP2001252658A priority Critical patent/JP4701563B2/ja
Priority to US10/226,539 priority patent/US6965162B2/en
Publication of JP2003068922A publication Critical patent/JP2003068922A/ja
Publication of JP2003068922A5 publication Critical patent/JP2003068922A5/ja
Application granted granted Critical
Publication of JP4701563B2 publication Critical patent/JP4701563B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • H01L2221/68331Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding of passive members, e.g. die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/2901Shape
    • H01L2224/29012Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/30Structure, shape, material or disposition of the layer connectors prior to the connecting process of a plurality of layer connectors
    • H01L2224/301Disposition
    • H01L2224/3012Layout
    • H01L2224/3013Square or rectangular array
    • H01L2224/30131Square or rectangular array being uniform, i.e. having a uniform pitch across the array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/30Structure, shape, material or disposition of the layer connectors prior to the connecting process of a plurality of layer connectors
    • H01L2224/301Disposition
    • H01L2224/3012Layout
    • H01L2224/3013Square or rectangular array
    • H01L2224/30133Square or rectangular array with a staggered arrangement, e.g. depopulated array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • H01L2224/32012Structure relative to the bonding area, e.g. bond pad
    • H01L2224/32014Structure relative to the bonding area, e.g. bond pad the layer connector being smaller than the bonding area, e.g. bond pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3205Shape
    • H01L2224/32057Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83194Lateral distribution of the layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15182Fan-in arrangement of the internal vias
    • H01L2924/15183Fan-in arrangement of the internal vias in a single layer of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、基板に形成される導体パターンと、基板に搭載される半導体チップとを絶縁する絶縁パターンを備えた半導体チップ搭載基板及びそれを用いた半導体装置に関する。
【0002】
【従来の技術】
携帯電話、携帯型コンピュータ、その他の小型電子機器の普及に伴って、これらに搭載する半導体装置の小型化の要求が高まっている。LGA(Land Grid Array)やBGA(Ball Grid Array)構造の半導体装置は、外部基板へのインタフェースとしての外部接続端子を、半導体装置の底面に2次元的に配することができるので、その小型化に適している。LGAやBGA構造の半導体装置においては、半導体チップを基板にフェイスダウン実装したものと、半導体チップを基板にフェイスアップ実装したものとがあり、後者としては、基板にフェイスアップ実装した半導体チップを、ワイヤボンディングによって基板に電気的に接続するワイヤボンド方式の半導体装置が広く普及している。
【0003】
ワイヤボンド方式の半導体装置は、例えば、その表面に複数のチップ搭載領域を備えた基板を用意する工程と、前記基板の各チップ搭載領域に接着材を介して半導体チップを搭載する工程と、前記基板上の半導体チップをモールド樹脂で封止する工程と、前記基板の裏面に外部基板接続用のバンプ電極を形成する工程と、前記基板をダイシングして個々の半導体装置を分離する工程とを経て製造される。
【0004】
図8に示されるように、前記基板100の表面には、銅箔のエッチング処理等によって、予め導体パターン101が形成される。導体パターン101は、チップ搭載領域102の外部領域で半導体チップにワイヤボンド接続されるワイヤ接続用電極部101aと、ビヤホールを介して外部基板接続用のバンプ電極に接続されるバンプ接続用電極部101bと、両電極部101a、101bを接続する回路部101cとを含む。導体パターン101の回路部101cおよびバンプ接続用電極部101bは、チップ搭載領域102にも形成されるので、半導体チップを基板100に搭載する際には、半導体チップと導体パターン101との短絡を防止することが要求される。
【0005】
【発明が解決しようとする課題】
上記従来の基板100においては、半導体チップと導体パターン101との短絡を防止するために、半導体チップと導体パターン101との間に介在する絶縁層(ソルダーレジスト)103をチップ搭載領域102に形成している。この絶縁層103は、例えば、チップ搭載領域102の全域に熱硬化性の絶縁材を塗布し、これを熱硬化させことにより形成される。しかしながら、上記のような半導体装置の製造においては、基板100として、ポリイミド樹脂等で形成される可撓性の絶縁フィルムが用いられるため、絶縁層103の硬化収縮等により基板に反りが発生し、この反りが許容量を越える場合には、下記に示すような幾つかの問題がある。
【0006】
(1)半導体装置の製造工程において、基板搬送用の治具に基板をセットする際、基板の反りが大きいと、基板を上記治具の位置決めピンに上手く固定できず、トラブルの原因となる。
(2)半導体装置の製造工程において、基板上の半導体チップを樹脂封止する際、基板の反りが大きいと、基板をモールド金型の位置決めピンに上手く固定できず、トラブルの原因となる。
(3)半導体装置の製造工程において、基板に半導体チップを搭載する際に、基板を強制的に平面状態とする治具にセットした上、接着材を基板の表面に塗布し、ここに半導体チップを搭載するが、基板の反りが大きいと、基板を治具から外したとき、基板の反りが戻り、半導体チップの接着面と基板の絶縁層との間に気泡(空間)が発生し、パッケージクラック(外観不良)やチップクラックの原因となる。特に、薄型の半導体装置(1mm以下)においては、半導体チップの厚さが薄いことから、接着材が半導体チップに乗り上げないように接着材の量を少なく設定する必要があり、そのため、基板の反りを接着材の量で吸収することができず、気泡が発生し易い。
【0007】
本発明の目的は、半導体チップと導体パターンとの間に介在するように基板の表面に絶縁パターンを形成するものでありながら、絶縁パターンの硬化収縮等に起因する基板の反りを低減し、その結果、半導体装置の製造工程において、基板の反りを原因とするトラブルの発生を防止できる許りでなく、製造された半導体装置において、基板の反りを原因とするパッケージクラックやチップクラックの発生を防止できる半導体チップ搭載基板及び半導体装置を提供することにある。
【0008】
【課題を解決するための手段】
上記目的を達成するため本発明に係る半導体チップ搭載基板は、その主面に半導体チップ搭載領域を有する絶縁基板と、前記絶縁基板の主面に形成され、搭載される半導体チップの電極パッドに電気的に接続される接続部を含む複数の導体パターンと、前記半導体チップ搭載領域に部分的に形成され、搭載される半導体チップと前記導体パターンとの間に介在するための絶縁パターンとを有する。
【0009】
また、前記複数の導体パターンの接続部が前記半導体チップ搭載領域の外周に沿って配置されていることが好ましい。この場合、半導体チップ搭載領域に搭載される半導体チップの電極パッドと導体パターンの接続部とが導電ワイヤにより接続され得る。また、絶縁パターンが部分的に形成されているので、絶縁パターンの硬化収縮等に起因する基板の反りを低減することができる。
【0010】
また、前記絶縁パターンが3以上に分割されていることが好ましい。この場合、絶縁パターンを半導体チップ搭載領域に部分的に形成するものでありながら、半導体チップが絶縁パターンによって3点以上で支持されるため、半導体チップと導体パターンとの短絡を確実に防止することができる。
【0011】
また、前記絶縁パターンが搭載される半導体チップの重心位置を囲むように配置されていることが好ましい。この場合、絶縁パターンを半導体チップ搭載領域に部分的に形成するものでありながら、半導体チップの重心位置を囲む絶縁パターンによって半導体チップがバランス良く支持されるため、半導体チップと導体パターンとの短絡を確実に防止することができる。
【0012】
また、前記絶縁パターンが前記半導体チップ搭載領域の隅部に配置されていることが好ましい。この場合、絶縁パターンを半導体チップ搭載領域に部分的に形成するものでありながら、半導体チップ搭載領域の隅部に配置される絶縁パターンによって半導体チップがバランス良く支持されるため、半導体チップと導体パターンとの短絡を確実に防止することができる。
【0013】
また、前記絶縁パターンが所定間隔をおいて配置される複数のドット状パターンであることが好ましい。この場合、半導体チップ搭載領域における絶縁パターンの形成面積を減らし、絶縁パターンの硬化収縮等に起因する絶縁基板の反りを更に低減することができ、しかも、半導体チップが絶縁パターンによって多点支持されるため、半導体チップと導体パターンとの短絡を確実に防止することができる。
【0014】
また、前記絶縁パターンがスリット状の切り欠き部により複数に分割されていることが好ましい。この場合、絶縁パターンによる半導体チップの支持面積を広く確保しつつ、絶縁パターンの硬化収縮等に起因する絶縁基板の反りを低減することができる。
【0015】
また、前記スリット状の切り欠き部が前記半導体チップ搭載領域の対角線上に配置されていることが好ましい。この場合、スリット状の切り欠き部を可及的に長くし、絶縁パターンの硬化収縮等に起因する絶縁基板の反りを更に低減することができる。
【0016】
また、前記絶縁パターンが線状に配置されていることが好ましい。この場合、半導体チップ搭載領域における絶縁パターンの形成面積を減らし、絶縁パターンの硬化収縮等に起因する基板の反りを更に低減することができる。
【0017】
また、前記線状の絶縁パターンが前記半導体チップ搭載領域において交差状に配置されていることが好ましい。この場合、絶縁パターンを半導体チップ搭載領域に部分的に形成するものでありながら、半導体チップ搭載領域内に交差状に配置される線状の絶縁パターンによって半導体チップがバランス良く支持されるため、半導体チップと導体パターンとの短絡を確実に防止することができる。
【0018】
また、前記目的を達成するために、本発明の半導体装置は、前述の半導体チップ搭載基板と、前記半導体チップ搭載基板の半導体チップ搭載領域に接着剤を介して搭載された半導体チップと、前記半導体チップの電極パッドと前記半導体チップ搭載基板の接続部とを電気的に接続する接続部材とを有する。
【0019】
【発明の実施の形態】
以下、本発明の実施形態を図面に沿って説明する。図1は、本発明の一実施形態に係る絶縁フィルム(基板)を用いて製造された半導体装置を示す断面図である。この図に示されるように、半導体装置10は、基板11と、該基板11の表面に接着材12を介して搭載される半導体チップ13と、前記基板11に搭載された半導体チップ13を封止するモールド樹脂14と、基板11の裏面に形成される外部基板接続用のバンプ電極15とを備えて構成される。
【0020】
図2は、絶縁フィルム(基板)を示す平面図である。この図に示されるように、絶縁フィルム16は、その両側に沿って、搬送および位置決め用の孔16aを備える。絶縁フィルム16は、長尺状のフィルムとして供給され、所望の寸法に切断して使用される。絶縁フィルム16は、例えば厚さ50μm程度のポリイミド樹脂フィルムであり、本図では省略しているが、後述する導体パターンを前記バンプ電極15に電気的に接続するためのビアホール17を複数有している。絶縁フィルム16には、多数の基板領域18が行方向及び列方向に規則正しく配列されている。各基板領域18は、その領域内に確保されるチップ搭載領域19に半導体チップ13を搭載した後に分離され、前述した半導体装置10の基板11を構成する。尚、本実施形態の絶縁フィルム16は、長さ方向に並ぶ複数のブロックBに区画され、各ブロックBに90個の基板領域18が形成される。
【0021】
図3は、絶縁パターンを省略した絶縁フィルム(基板)の平面図である。この図に示されるように、絶縁フィルム16は、各基板領域18の表面に導体パターン20を備える。この導体パターン20は、絶縁フィルム16上の全域に、一旦金属箔(好ましくは銅箔)を接着剤により接着し、リソグラフィ技術(エッチング)を用いて不必要な金属部分を除去することによって形成される。導体パターン20は、チップ搭載領域19の外部領域で半導体チップ13の電極部にワイヤボンド接続されるワイヤ接続用電極部20aと、ビヤホール17を介してバンプ電極15に接続されるバンプ接続用電極部20bと、両電極部20a、20bを接続する回路部20cとを備えて形成される。導体パターン20の回路部20cおよびバンプ接続用電極部20bは、チップ搭載領域19にも形成されており、半導体チップ13をチップ搭載領域19に搭載する際には、半導体チップ13と導体パターン20との短絡を防止することが要求される。
【0022】
図4は、絶縁パターンを示す絶縁フィルム(基板)の平面図である。この図に示されるように、絶縁フィルム16は、各チップ搭載領域19に絶縁パターン21を備える。この絶縁パターン21は、例えば絶縁フィルム16に熱硬化性の絶縁材を塗布し、これを熱硬化させることによって形成される。絶縁パターン21は、導体パターン20上に、12μm程度の絶縁層を形成することにより、半導体チップ13と導体パターン20とを絶縁する。図4に示す絶縁パターン21は、複数のドット21a(例えば径寸法0.5mmの円形ドット)で形成され、チップ搭載領域19に所定間隔(例えば0.7mm)で配置される。つまり、絶縁パターン21は、チップ搭載領域19に部分的に形成される。従って、チップ搭載領域19の全域に絶縁層を形成していた従来に比べ、絶縁材の硬化収縮に伴って絶縁フィルム16の表面に作用する圧縮応力が低減され、該圧縮応力に起因する絶縁フィルム16の反りが抑制される。また、絶縁パターン21は、3以上のドット21aに分割され、少なくとも、半導体チップ13の重心位置を囲み、且つ、チップ搭載領域19の4隅に配置される。これにより、絶縁パターン21をチップ搭載領域19に部分的に形成するものでありながら、半導体チップ13がバランス良く支持され、半導体チップ13と導体パターン20との短絡を確実に防止することが可能になる。
【0023】
図5は、絶縁パターンの他例を示す図である。図5の(A)に示される絶縁パターン22は、図4に示した絶縁パターン21と同様に、複数のドット22aによって形成される。この絶縁パターン22においては、隣接するドット22aが行方向及び列方向に半ピッチずつ位置をずらして配置されているが、図4に示した絶縁パターン21と同等の効果が得られる。図5の(B)に示される絶縁パターン23も、図4に示した絶縁パターン21と同様に、複数のドット23aによって形成される。この絶縁パターン23においては、ドット径が図4のものよりも大きく設定されているが、図4に示した絶縁パターン21と同等の効果が得られる。図5の(C)に示される絶縁パターン24は、スリット状の非絶縁領域を介して分離されている。そのため、絶縁パターン24による半導体チップ13の支持面積を広く確保しつつ、絶縁パターン24の硬化収縮等に起因する絶縁フィルム16の反りを低減することが可能になる。また、このものでは、スリット状の非絶縁領域をチップ搭載領域19の対角線上に配置している。これにより、スリット状の非絶縁領域を可及的に長くし、絶縁フィルム16の反りを更に低減することが可能になる。図5の(D)に示される絶縁パターン25は、上記絶縁パターン21〜24のように複数に分割されることなく、チップ搭載領域19内に連続状に配置される。絶縁パターン25は、交差する線形状に形成されると共に、チップ搭載領域19の対角線上に配置されている。そのため、チップ搭載領域19における絶縁パターン25の形成面積を減らし、絶縁フィルム16の反りを更に低減することができる許りでなく、半導体チップ13がバランス良く支持し、半導体チップ13と導体パターン20との短絡を確実に防止することが可能になる。
【0024】
図6は、チップ搭載領域の全域に絶縁層を形成した絶縁フィルムの反り量と、チップ搭載領域に本発明の絶縁パターンを形成した絶縁フィルムの反り量を測定した結果を示す図である。この図に示されるように、この測定においては、幅48mmの絶縁フィルム16を用い、そのチップ搭載領域19の全域に絶縁層を形成した絶縁フィルム16の反り量と、チップ搭載領域19に図4に示す絶縁パターン21を形成した絶縁フィルム16の反り量と、チップ搭載領域19に図5の(C)に示す絶縁パターン24を形成した絶縁フィルム16の反り量とを測定した。反り量は、絶縁フィルム16の幅方向一端部を平面に固定した状態における幅方向他端部の平面からの垂直距離とし、各10枚の絶縁フィルム16において反り量を計測した。チップ搭載領域19の全域に絶縁層を形成した絶縁フィルム16の反り量は、最小が10.1mm、最大が10.5mm、10枚の平均が10.3mmであり、標準偏差は0.15811であった。また、チップ搭載領域19に絶縁パターン21を形成した絶縁フィルム16の反り量は、最小が3.7mm、最大が5.4mm、10枚の平均が4.4mmであり、標準偏差は0.73144であった。さらに、チップ搭載領域19に絶縁パターン24を形成した絶縁フィルム16の反り量は、最小が5.3mm、最大が6.3mm、10枚の平均が5.82mmであり、標準偏差は0.42071であった。その結果、チップ搭載領域19に本発明の絶縁パターン21、24を形成した絶縁フィルム16の反りが、チップ搭載領域19の全域に絶縁層を形成した絶縁フィルム16に比べて低減されることが確認された。
【0025】
次に、本発明の絶縁フィルム16を用いた半導体装置10の製造工程を説明する。図7は、半導体装置の製造工程を示す図である。この図に示されるように、最初の工程(A)においては、絶縁フィルム16を用意する。この絶縁フィルム16は、そのチップ搭載領域19に絶縁パターン21〜25が形成されたものであり、前述のように反りが低減されている。従って、治具による絶縁フィルム16の搬送や位置決めが確実に行われる。次の工程(B)においては、絶縁フィルム16のチップ搭載領域19に接着材12を塗布し、半導体チップ13をフェイスアップ状態で搭載する。このとき、絶縁フィルム16のチップ搭載領域19においては、前述のように反りが低減されると共に、絶縁パターン21〜25が半導体チップ13をバランス良く支持するため、半導体チップ13の下面が導体パターン20に接触することなく、絶縁フィルム16と平行な姿勢でチップ搭載領域19に接着される。次の工程(C)においては、半導体チップ13の電極部と、導体パターン20のワイヤ接続用電極部20aとの間をワイヤボンディング(導体ワイヤ26)によって電気的に接続する。次の工程(D)においては、絶縁フィルム16上にモールド樹脂14を供給し、半導体チップ13を樹脂封止する。このとき、絶縁フィルム16は、前述のように反りが低減されているため、治具によって確実に位置決めされる。次の工程(E)においては、絶縁フィルム16の裏面側にバンプ電極15を形成する。バンプ電極15は、LGAまたはBGA構造のものであり、形成されたバンプ電極15は、絶縁フィルム16のビアホール17を介して導体パターン20のバンプ接続用電極部20bに電気的に接続される。次の工程(F)においては、ダイシングブレード27を用いて、絶縁フィルム16及びモールド樹脂14をダイシングし、個々の半導体装置10に分離する。ダイシングは、図のようにダイシングテープ28上にモールド樹脂14側を下にして絶縁フィルム16を固定し、前述した基板領域18の境界線に沿って行う。以上の工程により多数の半導体装置10が同時に製造される。
【0026】
以上、本発明の一実施形態を図面に沿って説明したが、本発明は前記実施形態において示された事項に限定されず、特許請求の範囲及び発明の詳細な説明の記載、並びに周知の技術に基づいて、当業者がその変更・応用を行うことができる範囲が含まれる。
【0027】
【発明の効果】
以上の如く本発明によれば、半導体チップと導体パターンとの間に介在するように基板の表面に絶縁パターンを形成するものでありながら、絶縁パターンの硬化収縮等に起因する基板の反りを低減し、その結果、半導体装置の製造工程において、基板の反りを原因とするトラブルの発生を防止できる許りでなく、製造された半導体装置において、基板の反りを原因とするパッケージクラックやチップクラックの発生を防止することができる。
【図面の簡単な説明】
【図1】本発明の一実施形態に係る絶縁フィルム(基板)を用いて製造された半導体装置を示す断面図である。
【図2】絶縁フィルム(基板)を示す平面図である。
【図3】絶縁パターンを省略した絶縁フィルム(基板)の平面図である。
【図4】絶縁パターンを示す絶縁フィルム(基板)の平面図である。
【図5】絶縁パターンの他例を示す図である。
【図6】チップ搭載領域の全域に絶縁層を形成した絶縁フィルムの反り量と、チップ搭載領域に本発明の絶縁パターンを形成した絶縁フィルムの反り量を測定した結果を示す図である。
【図7】半導体装置の製造工程を示す図である。
【図8】従来例を示す絶縁フィルム(基板)の平面図である。
【符号の説明】
10 半導体装置
11 基板
12 接着材
13 半導体チップ
14 モールド樹脂
15 バンプ電極
16 絶縁フィルム
18 基板領域
19 チップ搭載領域
20 導体パターン
21〜25 絶縁パターン

Claims (11)

  1. その主面に半導体チップ搭載領域を有する絶縁基板と、
    前記絶縁基板の主面に形成され、搭載される半導体チップの電極パッドに電気的に接続される接続部を含む複数の導体パターンと、
    前記半導体チップ搭載領域に部分的に形成され、搭載される半導体チップと前記導体パターンとの間に介在するための絶縁パターンと、
    を有し、
    前記絶縁パターンがスリット状の切り欠き部により複数に分割されている半導体チップ搭載基板。
  2. 前記複数の導体パターンの接続部が前記半導体チップ搭載領域の外周に沿って配置されている請求項1に記載の半導体チップ搭載基板。
  3. その主面に半導体チップ搭載領域を有する絶縁基板と、
    前記絶縁基板の主面に形成され、搭載される半導体チップの電極パッドに電気的に接続される接続部を含む複数の導体パターンと、
    前記半導体チップ搭載領域に部分的に形成され、搭載される半導体チップと前記導体パターンとの間に介在するための絶縁パターンと、
    を有し、
    前記スリット状の切り欠き部が前記半導体チップ搭載領域の対角線上に配置されている記載の半導体チップ搭載基板。
  4. 前記複数の導体パターンの接続部が前記半導体チップ搭載領域の外周に沿って配置されている、請求項1に記載の半導体チップ搭載基板。
  5. 半導体チップ載置基板であって、
    その主面上に半導体チップ載置領域を含む絶縁基板と、
    上記主面上に形成された導体パターンと、
    上記チップ載置領域の選択された部分を覆うスリットにより分割された複数の構成部分を含む絶縁パターンと、
    を有する半導体チップ載置基板。
  6. 請求項に記載の半導体チップ載置基板であって、
    上記導体パターンが、上記半導体チップ載置領域の外側の周囲に沿って配置された接続構成部分を含む、半導体チップ載置基板。
  7. 請求項に記載の半導体チップ載置基板であって、
    上記絶縁パターンが、3つ以上に分割されている、半導体チップ載置基板。
  8. 請求項に記載の半導体チップ載置基板であって、
    上記絶縁パターンの構成部分が、上記チップ載置領域上に載置される半導体チップの中心位置を囲むように、配置されている、半導体チップ載置基板。
  9. 請求項に記載の半導体チップ載置基板であって、
    上記絶縁パターンの構成部分が、上記チップ載置領域の隅に配置されている、半導体チップ載置基板。
  10. 請求項に記載の半導体チップ載置基板であって、
    上記複数の構成部分を分割するスリットが、上記チップ載置領域の対角線に沿って配置されている、半導体チップ載置基板。
  11. 半導体装置であって、
    主面を含む基板であって、チップ搭載領域において上記主面上の導体パターンを含む上記基板と、
    上記チップ搭載領域において、上記チップ搭載領域の対角線に沿って上記主面上に配置されたスリットによって分割された三角パターンを含む複数の絶縁パッドと、
    上記チップ搭載領域の上方において上記絶縁パッド上に載置されたチップと、
    を有する半導体装置。
JP2001252658A 2001-08-23 2001-08-23 半導体チップ搭載基板及びそれを用いた半導体装置 Expired - Lifetime JP4701563B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2001252658A JP4701563B2 (ja) 2001-08-23 2001-08-23 半導体チップ搭載基板及びそれを用いた半導体装置
US10/226,539 US6965162B2 (en) 2001-08-23 2002-08-23 Semiconductor chip mounting substrate and semiconductor device using it

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001252658A JP4701563B2 (ja) 2001-08-23 2001-08-23 半導体チップ搭載基板及びそれを用いた半導体装置

Publications (3)

Publication Number Publication Date
JP2003068922A JP2003068922A (ja) 2003-03-07
JP2003068922A5 JP2003068922A5 (ja) 2008-06-19
JP4701563B2 true JP4701563B2 (ja) 2011-06-15

Family

ID=19081097

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001252658A Expired - Lifetime JP4701563B2 (ja) 2001-08-23 2001-08-23 半導体チップ搭載基板及びそれを用いた半導体装置

Country Status (2)

Country Link
US (1) US6965162B2 (ja)
JP (1) JP4701563B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3914135B2 (ja) * 2002-11-07 2007-05-16 三井金属鉱業株式会社 電子部品実装用フィルムキャリアテープ
JP3772983B2 (ja) * 2003-03-13 2006-05-10 セイコーエプソン株式会社 電子装置の製造方法
KR101089647B1 (ko) * 2009-10-26 2011-12-06 삼성전기주식회사 단층 패키지 기판 및 그 제조방법
KR102213604B1 (ko) * 2017-02-15 2021-02-05 매그나칩 반도체 유한회사 반도체 패키지 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996005613A1 (en) * 1994-08-15 1996-02-22 Citizen Watch Co., Ltd. Semiconductor device
JPH08316360A (ja) * 1995-05-18 1996-11-29 Citizen Watch Co Ltd Ic実装構造
JPH1154658A (ja) * 1997-07-30 1999-02-26 Hitachi Ltd 半導体装置及びその製造方法並びにフレーム構造体
JP2000236040A (ja) * 1999-02-15 2000-08-29 Hitachi Ltd 半導体装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5729049A (en) * 1996-03-19 1998-03-17 Micron Technology, Inc. Tape under frame for conventional-type IC package assembly
WO2000026959A1 (en) * 1998-10-30 2000-05-11 Seiko Epson Corporation Semiconductor device, method of manufacture thereof, circuit board and electronic device
US6740962B1 (en) * 2000-02-24 2004-05-25 Micron Technology, Inc. Tape stiffener, semiconductor device component assemblies including same, and stereolithographic methods for fabricating same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996005613A1 (en) * 1994-08-15 1996-02-22 Citizen Watch Co., Ltd. Semiconductor device
JPH08316360A (ja) * 1995-05-18 1996-11-29 Citizen Watch Co Ltd Ic実装構造
JPH1154658A (ja) * 1997-07-30 1999-02-26 Hitachi Ltd 半導体装置及びその製造方法並びにフレーム構造体
JP2000236040A (ja) * 1999-02-15 2000-08-29 Hitachi Ltd 半導体装置

Also Published As

Publication number Publication date
US6965162B2 (en) 2005-11-15
JP2003068922A (ja) 2003-03-07
US20030039102A1 (en) 2003-02-27

Similar Documents

Publication Publication Date Title
US6818998B2 (en) Stacked chip package having upper chip provided with trenches and method of manufacturing the same
US7736944B2 (en) Semiconductor device with improved design freedom of external terminal
KR100212607B1 (ko) 반도체 칩 팩키지
US20130000955A1 (en) Wiring board and manufacturing method of the same
US8039310B2 (en) Method of manufacturing semiconductor device with improved design freedom of external terminal
JP4379102B2 (ja) 半導体装置の製造方法
JP2001326236A (ja) 半導体装置の製造方法
US20090039506A1 (en) Semiconductor device including a semiconductor chip which is mounted spaning a plurality of wiring boards and manufacturing method thereof
US7714417B2 (en) Substrate for mounting semiconductor element and method of manufacturing the same
JPH1174312A (ja) 半導体装置およびはんだバンプの形成方法
JP5378643B2 (ja) 半導体装置及びその製造方法
JP4701563B2 (ja) 半導体チップ搭載基板及びそれを用いた半導体装置
JP3925503B2 (ja) 半導体装置
JP4056360B2 (ja) 半導体装置及びその製造方法
JP4506168B2 (ja) 半導体装置およびその実装構造
JP4737995B2 (ja) 半導体装置
JP2006100666A (ja) 半導体装置及びその製造方法
EP1035577A1 (en) Wiring substrate, method of manufacture thereof, and semiconductor device
JP2003218279A (ja) 回路基板およびその製造方法
JP2004247464A (ja) 半導体装置及びその製造方法
KR20130023432A (ko) 반도체 패키지용 리드 프레임 구조, 이의 제조방법 및 이를 이용한 반도체 패키지 제조방법
JP4131256B2 (ja) 半導体装置及びその製造方法
JPS58157147A (ja) 混成集積回路基板
JPH118335A (ja) 回路基板及びその製造方法とこれを用いた半導体パッケージの製造方法
KR20010017869A (ko) 멀티 칩 반도체 패키지

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080507

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080507

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20090924

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100525

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100601

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100722

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110221

R150 Certificate of patent or registration of utility model

Ref document number: 4701563

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term