JP4638384B2 - 平板表示装置及びその画質制御方法 - Google Patents

平板表示装置及びその画質制御方法 Download PDF

Info

Publication number
JP4638384B2
JP4638384B2 JP2006168227A JP2006168227A JP4638384B2 JP 4638384 B2 JP4638384 B2 JP 4638384B2 JP 2006168227 A JP2006168227 A JP 2006168227A JP 2006168227 A JP2006168227 A JP 2006168227A JP 4638384 B2 JP4638384 B2 JP 4638384B2
Authority
JP
Japan
Prior art keywords
data
panel
signal
display
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006168227A
Other languages
English (en)
Other versions
JP2007122008A (ja
Inventor
仁 宰 鄭
哲 相 張
溶 佑 崔
▲ジョン▼ 喜 黄
Original Assignee
エルジー ディスプレイ カンパニー リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エルジー ディスプレイ カンパニー リミテッド filed Critical エルジー ディスプレイ カンパニー リミテッド
Publication of JP2007122008A publication Critical patent/JP2007122008A/ja
Application granted granted Critical
Publication of JP4638384B2 publication Critical patent/JP4638384B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/10Dealing with defective pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Radio Transmission System (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Control Of El Displays (AREA)

Description

本発明は、表示装置に係り、特に、回路を利用してパネル欠陥を電気的に補償することによって、画質を向上させる平板表示装置及びその画質制御方法に関する。
最近、陰極線管の短所である重量及び体積を減少できる各種の平板表示装置が叫ばれている。このような平板表示装置としては、液晶表示装置(LCD)、電界放出表示装置(FED)、プラズマディスプレイパネル(PDP)及び有機発光素子(OLED)表示装置などがある。
このような平板表示装置は、画像を表示するための表示パネルを備え、このような表示パネルには、テスト過程でパネル欠陥が表示画像でむらとして表れる現象が発見されている。ここで、むらとは、表示画面上、輝度差を伴う表示むらをいう。
パネル欠陥は、ほとんど製造工程で発生し、その発生原因によって、点、線、帯、円、多角形のような定型的な形状を有するか、または不定型的な形状を有する。このように多様な形状を有するパネル欠陥の例を図1ないし図3に示した。図1は、不定型のパネル欠陥を示し、図2は、垂直の帯状のパネル欠陥を示し、図3は、点状のパネル欠陥を示す。そのうち、垂直の帯状のパネル欠陥は、主に重複露光、レンズ収差などの原因により発生し、点状のパネル欠陥は、主に異物質などにより発生する。このようなパネル欠陥位置に表示される画像は、周辺の非欠陥領域に比べてさらに暗いか、またはさらに明るく見られ、また、他の非欠陥領域に比べて色差が異なることになる。
このようなパネル欠陥は、その程度によって製品の不良につながることもあり、このような製品の不良は、収率を低下させ、これは、コストの上昇と連結される。また、たとえこのようなパネル欠陥が発見された製品が良品で出荷されるとしても、パネル欠陥により低下した画質は、製品の信頼度を低下させる。
したがって、パネル欠陥を改善するために、多様な方法が提案されてきた。しかし、従来の改善方案は、ほとんど製造工程上で問題点を解決しようとするものであり、改善された工程上で発生するパネル欠陥に対しては適切に対処し難いという短所がある。
本発明の目的は、回路を利用してパネル欠陥を電気的に補償することによって、画質を向上させる平板表示装置及びその画質制御方法を提供するところにある。
前記目的を達成するために、本発明による平板表示装置は、表示パネル、表示パネル上のパネル欠陥位置についての位置情報及び補償値が保存されるメモリ、前記表示パネルに表示されるビデオ信号の赤、緑、青の信号から輝度、色差信号を算出し、前記輝度信号のデータビット数を拡張して、拡張された輝度信号を発生させる第1変換器、前記メモリを参照して、前記パネル欠陥位置に表示されるビデオ信号の前記拡張された輝度信号を前記補償値で増減して、補正された輝度信号を発生させる補償部、前記色差信号及び前記補正された輝度信号から赤、緑、青の信号を算出し、前記算出された赤、緑、青の信号のビット数を縮少して、補正されたビデオ信号を発生させる第2変換器、及び前記補正されたビデオ信号及び補正されていないビデオ信号を利用して、前記表示パネルを駆動する駆動回路を備える。
前記補償値は、前記パネル欠陥位置の位置別、前記パネル欠陥位置に表示されるデータの階調別に異なって設定される。
前記補償値は、前記輝度信号を補償するための値に設定される。
前記メモリは、データの更新が可能なメモリを含む。
前記メモリは、EEPROMとEDID ROMのうちいずれか一つを含む。
前記表示パネルは、複数のデータラインと複数のゲートラインとが交差し、複数の液晶セルが配置される液晶表示パネルを備え、前記駆動回路は、前記補正データを前記データラインに供給するデータ駆動回路、前記ゲートラインにスキャンパルスを供給するためのゲート駆動回路、及び前記駆動回路を制御し、前記補正データを前記データ駆動回路に供給するためのタイミングコントローラを備える。
前記補償部は、前記タイミングコントローラに内蔵される。
本発明による平板表示装置の画質制御方法は、表示パネルで他の部分に比べて輝度及び色度のうちいずれか一つが異なるパネル欠陥位置で輝度及び色差を測定するステップ、前記パネル欠陥位置に対応する補償値を設定するステップ、前記表示パネルに表示されるビデオ信号の赤、緑、青の信号から輝度、色差信号を算出し、前記輝度信号のデータビット数を拡張して、拡張された輝度信号を発生させるステップ、前記パネル欠陥位置に表示されるビデオ信号の前記拡張された輝度信号を前記補償値で増減して、補正された輝度信号を発生させるステップ、前記色差信号及び前記補正された輝度信号から赤、緑、青の信号を算出し、前記算出された赤、緑、青の信号のビット数を縮少して、補正されたビデオ信号を発生させるステップ、及び前記補正されたビデオ信号及び補正されていないビデオ信号を利用して、前記表示パネルを駆動するステップを含む。
前記補償値は、前記パネル欠陥位置の位置別、前記パネル欠陥位置に表示されるデータの階調別に異なって設定される。
前記補償値は、前記輝度信号を補償するための値に設定される。
本発明による平板表示装置及びその画質制御方法は、多様な形態に発生するパネル欠陥を電気的に補償して自然かつ高級な画質を具現できる。
以下、図4ないし図9を参照して、本発明の望ましい実施形態について説明する。
図4は、本発明の実施形態による平板表示装置の画質制御方法を示す図面である。
図4に示すように、本発明の実施形態による平板表示装置の画質制御方法は、まず、パネル欠陥を補償するために、カメラなどの測定装備を利用して試片の平板表示装置に入力信号を印加した後、画面状態を測定する(ステップ402)。ステップ402で、本発明の実施形態による平板表示装置の画質制御方法は、平板表示装置の入力信号を最低階調(Black)から最高階調(White)に一階調ずつ増加させつつ、試片の平板表示装置の表示画像を、その試片の平板表示装置よりさらに高い解像度を有し、さらに高い輝度分解能を有するカメラなどの測定装備で測定する。例えば、本発明の実施形態による平板表示装置の画質制御方法は、RGBそれぞれ8ビットずつ入力信号を受け、1366×768の解像度を有する平板表示装置の場合、0から255階調まで総256個の画面を測定し、このとき、測定された各画面は、1366×768以上の解像度を有し、輝度は、最小8ビット以上の解像度を有さねばならない。
このように測定された結果に基づいて、本発明の実施形態による平板表示装置の画質制御方法は、パネル欠陥を把握した後(ステップ404)、その結果、試片の平板表示装置にパネル欠陥が存在すると判断されれば、本発明の実施形態による平板表示装置の画質制御方法は、パネル欠陥の位置、各階調でそのパネル欠陥位置で表す輝度差または色差を伴うむらを決定する(ステップ406)。
本発明は、パネル欠陥位置で各階調に対応してむらを補償するための補償値を決定し(ステップ408)、その補償値をパネル欠陥の位置によって輝度の不均一程度が異なるため、位置別、階調別に最適化する(ステップ410)。例えば、本発明は、図5のようなガンマ特性を考慮して、各階調別に補償値を最適化する。したがって、補償値は、各階調別に設定されるか、または図5で複数の階調を含む階調区間A,B,C,D別に設定される。例えば、補償値は、‘パネル欠陥1’位置で‘+1’、‘パネル欠陥2’位置で‘−1’、‘パネル欠陥3’位置で‘0’と位置別に最適化された値に設定され、また、‘階調区間A’で‘0’、‘階調区間B’で‘0’、‘階調区間C’で‘1’、‘階調区間D’で‘1’と階調区間別に最適化された値に設定される。したがって、補償値は、同じパネル欠陥位置で階調別に異なり、また、同じ階調でパネル欠陥位置別に異なりうる。このような補償値は、一つのピクセルのR/G/Bデータそれぞれに同じ値に決定されて、R/G/Bサブピクセルを含んだ一つのピクセル単位に決定される。このように決定された補償値は、R/G/Bサブピクセルを含んだピクセルの輝度情報を表すY、及び色差情報を表すU/Vのうち輝度情報を表すYについての補償値に変換する。このように決定された補償値(Yについての補償値)は、パネル欠陥位置データと共にルックアップテーブルとしてテーブル化されて不揮発性メモリに保存される。
図4及び図6に示すように、本発明の実施形態による平板表示装置の画質制御方法は、前記補償値を利用してパネル欠陥位置に表示される入力デジタルビデオデータ100に選択的に加算または減算して、該当デジタルビデオデータ100を変調する(ステップ412)。これを詳細に説明すれば、図4のステップ412は、入力されるR/G/BデジタルビデオデータをY/U/Vデジタルビデオデータに変換すると共に、このY/U/VデジタルビデオデータのうちYデータのビット数を拡張する。そして、このY/U/Vデジタルビデオデータが表示される位置及び階調を判断して、このY/U/V入力デジタルビデオデータがパネル欠陥位置に表示されるデータと判断されれば、Yデータに既定の補償値を加算または減算する。そして、Yデータが補償値で増減されたY/U/VデジタルビデオデータをR/G/Bデジタルビデオデータに変換して表示装置の画面に表示することによって、表示むらを補償する。
ステップ412のために、本発明による平板表示装置は、ビデオデータを入力されて、それを変調して表示パネル111を駆動する駆動部110に供給する補償回路105を備える。
図7は、本発明の実施形態によるLCDを示す図面である。
図7に示すように、本発明の実施形態によるLCDは、データライン106とゲートライン108とが交差し、その交差部に、液晶セルClcを駆動するためのTFTが形成された液晶表示パネル103、入力デジタルビデオデータRi/Gi/Biと既定の補償値を利用して補正されたデジタルビデオデータRc/Gc/Bcとを発生させる補償回路105、補正されたデジタルビデオデータRc/Gc/Bcを利用してデータライン106を駆動するデータ駆動回路101、ゲートライン106にスキャンパルスを供給するゲート駆動回路102、及びデータ駆動回路101とゲート駆動回路102とを制御するタイミングコントローラ104を備える。
液晶表示パネル103は、二枚の基板(TFT基板、カラーフィルタ基板)の間に液晶分子が注入される。TFT基板上に形成されたデータライン106とゲートライン108は、相互直交する。データライン106とゲートライン108の交差部に形成されたTFTは、ゲートライン108からのスキャン信号に応答して、データライン106を経由して供給されるアナログガンマ補償電圧を液晶セルClcの画素電極に供給する。カラーフィルタ基板上には、図示していないブラックマトリックス、カラーフィルタ及び共通電極が形成される。この液晶表示パネル103上で、一つのピクセルは、Rサブピクセル、Gサブピクセル及びBサブピクセルを含む。一方、カラーフィルタ基板に形成される共通電極は、電界印加方式によってTFT基板に形成される。TFT基板及びカラーフィルタ基板には、互いに垂直の偏光軸を有する偏光板がそれぞれ付着される。
補償回路105は、システムインターフェースから入力デジタルビデオデータRi/Gi/Biを供給されて、パネル欠陥の位置に供給される入力デジタルビデオデータRi/Gi/Biを既定の補償値を利用して変調することによって、補正されたデジタルビデオデータRc/Gc/Bcを発生させる。このような補償回路105については、後述する。
タイミングコントローラ104は、補償回路105を経由して供給される垂直/水平同期信号Vsync,Hsync、データイネーブル信号DE及びドットクロックDCLKを利用して、ゲート駆動回路102を制御するためのゲート制御信号GDC、データ駆動回路101を制御するためのデータ制御信号DDCを発生させると共に、補正されたデジタルビデオデータRc/Gc/BcをドットクロックDCLKに合わせてデータ駆動回路101に供給する。
データ駆動回路101は、補正されたデジタルビデオデータRc/Gc/Bcを入力されて、このデジタルビデオデータRc/Gc/Bcをアナログガンマ補償電圧に変換して、タイミングコントローラ104の制御下で液晶表示パネル103のデータライン106に供給する。
ゲート駆動回路102は、スキャン信号をゲートライン108に供給することによって、そのゲートライン108に接続されたTFTをターンオンさせて、データのピクセル電圧、すなわちアナログガンマ補償電圧が供給される1水平ラインの液晶セルClcを選択する。データ駆動回路101から発生するアナログガンマ補償電圧は、スキャンパルスに同期されることによって、選択された1水平ラインの液晶セルClcに供給される。
以下、図8及び図9を参照して、補償回路105について詳細に説明する。
図8に示すように、補償回路105は、液晶表示パネル103上のパネル欠陥位置についての位置情報と補償値とが保存されるメモリ116、入力された入力R/G/BデジタルビデオデータRi/Gi/Biを入力Y/U/VデジタルビデオデータYi/Ui/Viに変換する第1変換器120、メモリ116からのパネル欠陥位置の位置情報と補償値とを利用して、パネル欠陥位置に表示される入力Y/U/VデジタルビデオデータYi/Ui/Viを変調して、補正されたY/U/VデジタルビデオデータYc/Ui/Viを発生させる補償部115、補正されたY/U/VデジタルビデオデータYc/Ui/ViをR/G/Bデジタルビデオデータに変換して、補正されたR/G/BデジタルビデオデータRc/Gc/Bcを発生させる第2変換器121、補償回路105と外部システムとの通信のためのインターフェース回路117、及びインターフェース回路117を経由してメモリ118に保存されるデータが臨時保存されるレジスタ118を備える。
メモリ116には、パネル欠陥の位置データと共に、パネル欠陥の各位置別に入力Y/U/VデジタルビデオデータYi/Ui/Viの階調、すなわちYデータによる補償値についてのデータが保存される。ここで、Yデータによる補償値とは、Yデータが表す各階調に対応して設定される補償値、または二つ以上の階調を含む階調区間に対応して設定される補償値をいう。階調区間に対応して補償値が設定される場合、メモリ116には、階調区間についての情報、すなわち階調区間が含む階調についての情報も保存される。メモリ116は、外部システムからの電気的信号により、パネル欠陥位置及び補償値について
のデータの更新が可能な電気的消却・プログラム可能型読取専用メモリ(EEPROM)などの不揮発性メモリを含む。
一方、EEPROMの代わりに拡張ディスプレー認識データ読取専用メモリ(EDID ROM)へパネル欠陥補償関連のデータを伝送し、EDID ROMは、そのパネル欠陥補償関連のデータを別途の保存空間に保存することもできる。EDID ROMには、パネル欠陥補償関連のデータ以外に、モニタ情報データとして販売者/生産者識別情報及び基本表示素子の変数及び特性などが保存されている。EEPROMの代わりにEDID ROMにパネル欠陥補償データを保存する場合に、ROM記録器(図示せず)は、データ ディスプレー チャネル(DDC)を通じてパネル欠陥補償データを伝送する。以下、パネル欠陥補償データが保存されるメモリは、EEPROMと仮定して説明する。
インターフェース回路117は、補償回路105と外部システムとの通信のための構成であって、このインターフェース回路117は、I2Cなどの通信標準プロトコル規格に合わせて設計される。外部システムでは、このインターフェース回路117を通じてメモリ116に保存されたデータを読み取るか、または修正できる。すなわち、メモリ116に保存されたピクセル位置PD及び補償値CDについてのデータは、工程上変化、適用モデル間の差のような理由により更新が要求され、ユーザーは、更新しようとするピクセル位置UPD及び補償値UCDについてのデータを外部システムから供給して、メモリ116に保存されたデータを修正できる。
レジスタ118には、メモリ116に保存されたピクセル位置PD及び補償値CDを更新するために、インターフェース回路117を通じて伝送されるピクセル位置UPD及び補償値UCDのデータが臨時保存される。
第1変換器120は、下記の数式1ないし数式3を利用したコーディング過程を経て、8/8/8ビットのR/G/Bデータを有する入力R/G/BデジタルビデオデータRi/Gi/Biを、10/10/10ビットのY/U/Vデータを有する入力Y/U/VデジタルビデオデータYi/Ui/Viに変換する。ここで、Y/U/VデータのうちYデータは、輝度情報を含むデータであり、U/Vデータは、色差情報を含むデータである。
[数式1]
Y=0.299Ri+0.587Gi+0.114Bi
[数式2]
U=-0.147Ri-0.289Gi+0.436Bi=0.492(Bi-Y)
[数式3]
V=0.615Ri-0.515Gi-0.100Bi=0.877(Ri-Y)
補償部115は、第1変換器120から入力Y/U/VデジタルビデオデータYi/Ui/Viを供給されて、この入力Y/U/VデジタルビデオデータYi/Ui/Viがパネル欠陥位置に表示されるデータであれば、この入力Y/U/VデジタルビデオデータYi/Ui/ViのうちYデータを既定の補償値で増減して、補正されたY/U/VデジタルビデオデータYc/Ui/Viを発生させる。
このために、補償部115は、図9に示すように、入力Y/U/VデジタルビデオデータYi/Ui/Viの位置を判断する位置判断部125、入力Y/U/VデジタルビデオデータYi/Ui/Viの階調領域を分析する階調分析部126、位置判断部125及び階調分析部126から供給される入力Y/U/VデジタルビデオデータYi/Ui/Viの位置及び階調情報を利用して、メモリ116から補償値を読み取るためのリードアドレスを生成するアドレス生成部127、及びメモリ116からローディングされた補償値で入力Y/U/VデジタルビデオデータYi/Ui/ViのYデータYiを増減する演算器128を備える。
位置判断部125は、垂直/水平同期信号Vsync,Hsync、ドットクロックDCLK及びデータイネーブル信号DEのうちいずれか一つ以上を利用して、入力Y/U/VデジタルビデオデータYi/Ui/Viが液晶表示パネル103上に表示される位置を判断する。例えば、水平同期信号HsyncとドットクロックDCLKとをカウンティングして、入力Y/U/VデジタルビデオデータYi/Ui/Viが液晶表示パネル103上に表示される位置を判断できる。
階調分析部126は、入力デジタルビデオデータRi/Gi/Biの階調領域を分析する。すなわち、入力デジタルビデオデータRi/Gi/Biの階調、またはこの階調が含まれる階調区間について分析する。
アドレス生成部127は、位置判断部125からの入力デジタルビデオデータRi/Gi/Biの位置情報と、階調分析部126からの入力デジタルビデオデータRi/Gi/Biの階調情報とを供給されて、この入力デジタルビデオデータRi/Gi/Biの位置及び階調に該当する位置データ及び補償値が保存されたメモリ116のアドレスをアクセスするためのリードアドレスを生成する。

演算器128は、アドレス生成部147により生成されたリードアドレスに該当するメモリ116のアドレスからローディングされた補償値で入力Y/U/VデジタルビデオデータYi/Ui/ViのYデータYiを増減して、補正されたY/U/VデジタルビデオデータYc/Ui/Viを発生させる。
第2変換器121は、下記の数式4ないし数式6を利用したコーディング過程を経て、10/10/10ビットのY/U/Vデータを有する補正されたY/U/VデジタルビデオデータYc/Ui/Viを、8/8/8ビットのR/G/Bデータを有する補正されたR/G/BデジタルビデオデータRc/Gc/Bcに変換する。
[数式4]
R=Yc+1.140Vi
[数式5]
G=Yc-0.395Ui-0.581Vi
[数式6]
B=Yc+2.032Ui
このように、本発明の実施形態によるLCDは、人の目が色相差よりは輝度差に敏感であるという点に着眼して、パネル欠陥位置に表示されるR/G/Bビデオデータを輝度成分と色差成分とが分離されるY/U/Vビデオデータに変換し、そのうち輝度情報を含むYデータのビット数を拡張してパネル欠陥位置の輝度を調節することによって、パネル欠陥位置についての輝度の微細調節が可能であるという長所がある。
一方、前記のような補償回路105は、タイミングコントローラ104と共に、ワンチップ化されて集積され、前記の実施形態では、補償回路105をLCDに適用した場合を例として挙げたが、このような補償回路105は、LCD以外の他の平板表示装置でもその適用が可能である。
前述したように、本発明による平板表示装置及びその画質制御方法は、回路を利用して多様な発生原因による多様な形状のパネル欠陥に対して適切な対処が可能であるという長所がある。また、本発明による平板表示装置及びその画質制御方法は、パネル欠陥位置に表示されるR/G/Bビデオデータを輝度成分と色差成分とが分離されるY/U/Vビデオデータに変換し、そのうち輝度情報を含むYデータのビット数を拡張してパネル欠陥位置の輝度を調節することによって、パネル欠陥位置についての輝度の微細調節が可能であるので、自然かつ高級な画質の具現が可能である。
以上説明した内容を通じて、当業者であれば、本発明の技術思想を逸脱しない範囲で多様な変更及び修正が可能であるということが分かる。したがって、本発明の技術的範囲は、明細書の詳細な説明に記載された内容に限定されるものではなく、特許請求の範囲により決まらねばならない。
本発明は、表示装置関連の技術分野に適用可能である。
不定型のパネル欠陥を示す図面である。 垂直の帯状のパネル欠陥を示す図面である。 点状のパネル欠陥を示す図面である。 本発明の実施形態によるパネル欠陥補償方法の制御順序を段階的に示すフローチャートである。 ガンマ特性を示す図面である。 本発明による平板表示装置を示す図面である。 本発明の実施形態によるLCDを示す図面である。 図7の補償回路を示す図面である。 図8の補償部を示す図面である。
符号の説明
101 データ駆動回路
102 ゲート駆動回路
103 液晶表示パネル
104 タイミングコントローラ
105 補償回路
106 データライン
108 ゲートライン
110 駆動部
111 表示パネル
115 補償部
116 メモリ
117 インターフェース回路
118 レジスタ
120 第1変換器
121 第2変換器
125 位置判断部
126 階調分析部
127 アドレス生成部
128 演算器

Claims (10)

  1. 表示パネルと、
    表示パネル上のパネル欠陥位置についての位置データ及び補償データが保存されるメモリと、
    前記表示パネルに表示される赤、緑、青のビデオ信号から輝度、色差信号を算出し、前記輝度信号のデータビット数を拡張して、前記ビット数が拡張された輝度信号を発生させる第1変換器と、
    前記メモリを参照して、前記パネル欠陥位置の前記拡張された輝度信号を前記補償データで増減して、補正された輝度信号を発生させる補償部と、
    前記色差信号及び前記補正された輝度信号から赤、緑、青の信号を算出し、前記算出された赤、緑、青の信号のビット数を縮少して、補正されたビデオ信号を発生させる第2変換器と、
    前記第2変換器から出力されたビデオ信号を前記表示パネルに表示する前記表示パネルの駆動回路と、を備えることを特徴とする平板表示装置。
  2. 前記補償データは、前記パネル欠陥位置の位置別、前記パネル欠陥位置に表示されるデータの階調別に異なって設定されることを特徴とする請求項1に記載の平板表示装置。
  3. 前記補償データは、前記輝度信号を補償するための値に設定されることを特徴とする請求項1に記載の平板表示装置。
  4. 前記メモリは、データの更新が可能なメモリを含むことを特徴とする請求項1に記載の平板表示装置。
  5. 前記メモリは、EEPROMとEDID ROMのうちいずれか一つを含むことを特徴とする請求項4に記載の平板表示装置。
  6. 前記表示パネルは、複数のデータラインと複数のゲートラインとが交差し、複数の液晶セルが配置される液晶表示パネルを備え、
    前記表示パネルの駆動回路は、
    前記補正されたビデオ信号を前記データラインに供給するデータ駆動回路と、
    前記ゲートラインにスキャンパルスを供給するためのゲート駆動回路と、
    前記データ駆動回路と、前記ゲート駆動回路を制御し、前記第2変換器からのビデオ信号を前記データ駆動回路に供給するためのタイミングコントローラと、を備えることを特徴とする請求項1に記載の平板表示装置。
  7. 前記補償部は、前記タイミングコントローラと共に集積されてワンチップ化されることを特徴とする請求項6に記載の平板表示装置。
  8. 第1変換器で、表示パネルに表示される赤、緑、青のビデオ信号から輝度、色差信号を算出し、前記輝度信号のデータビット数を拡張して、前記ビット数が拡張された輝度信号を発生させるステップと、
    補償部で、メモリーにあらかじめ保存されたパネル欠陥位置データ及び補償データ利用して、前記パネル欠陥位置の前記拡張された輝度信号を前記補償データで増減して、補正された輝度信号を発生させるステップと、
    第2変換器で、前記色差信号及び前記補正された輝度信号から赤、緑、青の信号を算出し、前記算出された赤、緑、青の信号のビット数を縮少して、補正されたビデオ信号を発生させるステップと、
    前記表示パネルの駆動回路で、前記第2変換器から出力されたビデオ信号を前記表示パネルに表示するステップと、を含むことを特徴とする平板表示装置の画質制御方法。
  9. 前記補償データは、前記パネル欠陥位置の位置別、前記パネル欠陥位置に表示されるデータの階調別に異なって設定されることを特徴とする請求項8に記載の平板表示装置の画質制御方法。
  10. 前記補償データは、前記輝度信号を補償するための値に設定されることを特徴とする請求項8に記載の平板表示装置の画質制御方法。
JP2006168227A 2005-10-25 2006-06-19 平板表示装置及びその画質制御方法 Expired - Fee Related JP4638384B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050100927A KR101127843B1 (ko) 2005-10-25 2005-10-25 평판표시장치 및 그 화질제어방법

Publications (2)

Publication Number Publication Date
JP2007122008A JP2007122008A (ja) 2007-05-17
JP4638384B2 true JP4638384B2 (ja) 2011-02-23

Family

ID=37657531

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006168227A Expired - Fee Related JP4638384B2 (ja) 2005-10-25 2006-06-19 平板表示装置及びその画質制御方法

Country Status (8)

Country Link
US (1) US7839395B2 (ja)
EP (1) EP1780690B1 (ja)
JP (1) JP4638384B2 (ja)
KR (1) KR101127843B1 (ja)
CN (1) CN100565632C (ja)
AT (1) ATE476731T1 (ja)
DE (1) DE602006015888D1 (ja)
TW (1) TWI346919B (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7911498B2 (en) * 2005-12-12 2011-03-22 Novatek Microelectronics Corp. Compensation device for non-uniform regions in flat panel display and method thereof
JP5229713B2 (ja) * 2007-01-29 2013-07-03 株式会社ジャパンディスプレイイースト 表示装置
US10810918B2 (en) * 2007-06-14 2020-10-20 Lg Display Co., Ltd. Video display device capable of compensating for display defects
KR100922042B1 (ko) * 2008-02-28 2009-10-19 삼성모바일디스플레이주식회사 휘도보정시스템 및 휘도보정알고리듬
KR101385476B1 (ko) * 2008-08-26 2014-04-29 엘지디스플레이 주식회사 표시 결함을 보상하기 위한 영상 표시 장치
KR101323457B1 (ko) * 2008-12-10 2013-10-29 엘지디스플레이 주식회사 평판표시장치의 표시결함 보상방법 및 장치
TWI407426B (zh) * 2010-04-15 2013-09-01 Nuvoton Technology Corp 顯示裝置及其控制電路以及顯示影像資料之方法
TWI424406B (zh) * 2010-12-27 2014-01-21 Chunghwa Picture Tubes Ltd 顯示面板之畫素電壓補償方法及其架構
KR102175702B1 (ko) * 2013-12-30 2020-11-09 삼성디스플레이 주식회사 표시 장치의 얼룩 보상 방법 및 이를 수행하는 비전 검사 장치
KR102130144B1 (ko) * 2013-12-31 2020-07-03 엘지디스플레이 주식회사 얼룩 보상 방법과 이를 이용한 표시장치
KR102281900B1 (ko) 2013-12-31 2021-07-28 삼성디스플레이 주식회사 표시장치 및 그 구동 방법
KR102061233B1 (ko) 2014-01-20 2020-01-02 삼성디스플레이 주식회사 표시 장치 및 집적 회로 칩
TWI506614B (zh) * 2014-06-09 2015-11-01 Au Optronics Corp 液晶顯示器及其顯示畫面的補償方法
JP6744791B2 (ja) * 2015-11-11 2020-08-19 株式会社Joled 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法
US10217408B2 (en) 2015-11-11 2019-02-26 Joled Inc. Display device, display device correction method, display device manufacturing method, and display device display method
CN105957490B (zh) * 2016-07-13 2019-03-01 武汉华星光电技术有限公司 驱动电路及具有该驱动电路的液晶显示器
CN105957491A (zh) * 2016-07-14 2016-09-21 深圳市华星光电技术有限公司 I2c传输电路及显示装置
CN106054421B (zh) * 2016-07-28 2019-06-18 京东方科技集团股份有限公司 一种液晶面板缺陷的检测方法及装置
US10789882B2 (en) * 2017-06-19 2020-09-29 Raydium Semiconductor Corporation Optical compensation apparatus applied to panel and operating method thereof
KR102588320B1 (ko) * 2018-09-21 2023-10-13 삼성디스플레이 주식회사 타이밍 제어부 및 이를 포함하는 표시 장치
KR102552012B1 (ko) * 2018-12-26 2023-07-05 주식회사 엘엑스세미콘 무라 보정 시스템
CN109599054B (zh) * 2019-01-17 2020-05-29 硅谷数模半导体(北京)有限公司 显示面板亮度的控制方法及装置
KR102692177B1 (ko) 2019-12-26 2024-08-06 주식회사 엘엑스세미콘 무라 보상 회로 및 그를 채용한 디스플레이를 위한 구동 장치
KR102692179B1 (ko) 2019-12-26 2024-08-06 주식회사 엘엑스세미콘 무라 보상 회로 및 그를 채용한 디스플레이를 위한 구동 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000125225A (ja) * 1998-10-15 2000-04-28 Matsushita Electric Ind Co Ltd 輝度補正装置
JP2003114639A (ja) * 2001-06-14 2003-04-18 Canon Inc 画像表示装置
JP2003316330A (ja) * 2002-04-25 2003-11-07 Sony Corp 映像信号処理装置およびその処理方法、ならびに表示装置
JP2006146246A (ja) * 2004-11-23 2006-06-08 Samsung Electronics Co Ltd イメージ暗部認識率改善のための装置および方法
JP2007122009A (ja) * 2005-10-25 2007-05-17 Lg Phillips Lcd Co Ltd 平板表示装置及びその画質制御方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0667620A (ja) * 1991-07-27 1994-03-11 Semiconductor Energy Lab Co Ltd 画像表示装置
JPH06195048A (ja) * 1992-11-09 1994-07-15 Sony Corp 画素欠陥補償装置
JP3672586B2 (ja) * 1994-03-24 2005-07-20 株式会社半導体エネルギー研究所 補正システムおよびその動作方法
US5504504A (en) * 1994-07-13 1996-04-02 Texas Instruments Incorporated Method of reducing the visual impact of defects present in a spatial light modulator display
US6831995B1 (en) * 1999-03-23 2004-12-14 Hitachi, Ltd. Method for detecting a defect in a pixel of an electrical display unit and a method for manufacturing an electrical display unit
WO2001026085A1 (fr) * 1999-10-04 2001-04-12 Matsushita Electric Industrial Co., Ltd. Procede de commande d'un panneau d'affichage, dispositif de correction de la luminance d'un panneau d'affichage, et dispositif de commande d'un panneau d'affichage
US6618115B1 (en) * 1999-11-19 2003-09-09 Semiconductor Energy Laboratory Co., Ltd. Defective pixel compensation system and display device using the system
JP2001209358A (ja) * 2000-01-26 2001-08-03 Seiko Epson Corp 表示画像のムラ補正
JP2001231053A (ja) * 2000-02-15 2001-08-24 Sony Corp 画像表示装置の補正データ作成方法
JP2001306054A (ja) * 2000-04-24 2001-11-02 Mitsubishi Electric Corp 表示装置
JP4485087B2 (ja) * 2001-03-01 2010-06-16 株式会社半導体エネルギー研究所 半導体装置の動作方法
JP2002366109A (ja) 2001-06-06 2002-12-20 Victor Co Of Japan Ltd アクティブマトリクス型液晶表示装置
JP2003345315A (ja) * 2002-05-30 2003-12-03 Fujitsu Ltd 信号処理部及び液晶表示装置
KR20040009966A (ko) 2002-07-26 2004-01-31 삼성전자주식회사 색 보정장치 및 방법
JP4114655B2 (ja) * 2003-11-12 2008-07-09 セイコーエプソン株式会社 輝度ムラの補正方法、輝度ムラの補正回路、電気光学装置および電子機器
KR100976560B1 (ko) * 2004-03-08 2010-08-17 엘지디스플레이 주식회사 액정표시장치와 그 구동방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000125225A (ja) * 1998-10-15 2000-04-28 Matsushita Electric Ind Co Ltd 輝度補正装置
JP2003114639A (ja) * 2001-06-14 2003-04-18 Canon Inc 画像表示装置
JP2003316330A (ja) * 2002-04-25 2003-11-07 Sony Corp 映像信号処理装置およびその処理方法、ならびに表示装置
JP2006146246A (ja) * 2004-11-23 2006-06-08 Samsung Electronics Co Ltd イメージ暗部認識率改善のための装置および方法
JP2007122009A (ja) * 2005-10-25 2007-05-17 Lg Phillips Lcd Co Ltd 平板表示装置及びその画質制御方法
JP4555259B2 (ja) * 2005-10-25 2010-09-29 エルジー ディスプレイ カンパニー リミテッド 平板表示装置及びその画質制御方法

Also Published As

Publication number Publication date
KR20070044711A (ko) 2007-04-30
CN1956032A (zh) 2007-05-02
TWI346919B (en) 2011-08-11
US20070091041A1 (en) 2007-04-26
KR101127843B1 (ko) 2012-03-21
JP2007122008A (ja) 2007-05-17
CN100565632C (zh) 2009-12-02
DE602006015888D1 (de) 2010-09-16
ATE476731T1 (de) 2010-08-15
TW200717386A (en) 2007-05-01
US7839395B2 (en) 2010-11-23
EP1780690A1 (en) 2007-05-02
EP1780690B1 (en) 2010-08-04

Similar Documents

Publication Publication Date Title
JP4638384B2 (ja) 平板表示装置及びその画質制御方法
JP4787081B2 (ja) 平板表示装置及びその画質制御方法
JP4555259B2 (ja) 平板表示装置及びその画質制御方法
JP4555260B2 (ja) 平板表示装置の製造装置
US7791572B2 (en) Flat display panel, picture quality controlling apparatus and method thereof
US10332437B2 (en) Method and device for display color adjustment
JP4668854B2 (ja) 平板表示装置、その製造方法、その製造装置、その画質制御方法及びその画質制御装置
EP2367348A2 (en) Method for generating a lookup table for color correction for an image display device
US8189017B2 (en) Apparatus and method for controlling picture quality of flat panel display
JP2007226196A (ja) 液晶表示装置、その駆動方法、及びその階調レベル設定方法
US20160314728A1 (en) Method and Device for Determining Gamma Parameters and Displaying Method and Device for Display
US20070052633A1 (en) Display device
KR101329074B1 (ko) 평판표시장치의 화질제어 장치 및 방법
KR100610620B1 (ko) 액정표시장치와 그 화이트밸런스 보정방법
KR101349783B1 (ko) 액정표시장치용 구동회로 및 이의 구동방법

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090616

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090817

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091117

A072 Dismissal of procedure [no reply to invitation to correct request for examination]

Free format text: JAPANESE INTERMEDIATE CODE: A073

Effective date: 20100308

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101004

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101008

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101101

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101125

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131203

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4638384

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees