TWI424406B - 顯示面板之畫素電壓補償方法及其架構 - Google Patents
顯示面板之畫素電壓補償方法及其架構 Download PDFInfo
- Publication number
- TWI424406B TWI424406B TW99146179A TW99146179A TWI424406B TW I424406 B TWI424406 B TW I424406B TW 99146179 A TW99146179 A TW 99146179A TW 99146179 A TW99146179 A TW 99146179A TW I424406 B TWI424406 B TW I424406B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- pixel
- compensated
- pixels
- common electrode
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本發明係關於一種電壓補償方法,特別係關於掃描線多開架構顯示面板之畫素電壓補償方法。
由於傳統的液晶顯示器本身不會自行發光,因此在外光源不足的場所,必須使用照明的方式來發光。例如,手錶的液晶顯示器使用簡單的小燈泡作為照明;汽車電錶或OA終端機等所使用的液晶顯示器係由後方的照明光源發光,才能得到鮮明的顯示。這些在背面使用薄型白色光源的方式稱為背光(Back Light)。一般的液晶顯示器係利用彩色濾光片過濾光源,使單一畫素同時顯示三原色之成分,以顯示所需色彩。在此種具彩色濾光片之液晶顯示器中,每個畫素均係由三個子畫素(sub-pixel)組合而成,以分別對應至彩色濾光片之紅、綠及藍色濾光片,而人眼接收光源通過彩色濾光片後所顯示出的紅、綠及藍光,即可將其混合,進而感知得此畫素的色彩。然而,彩色濾光片會影響液晶顯示器整體的光穿透率,此外,彩色濾光片亦影響液晶顯示器之單一畫素的顯示點(dot)尺寸大小,導致液晶顯示器的解析度受到彩色濾光片的限制。
為了改善上述解析度與光穿透率等問題,現今遂發展出一種色序法(Color Sequential)液晶顯示器。色序法液晶顯示器可依序顯現出一個畫素的三個原色成分而呈現出色彩。此種色序式液晶顯示器之每個畫素藉由三個發光源,分別發出紅、綠及藍光以作為背光源。在一圖框時間中,此畫素可依據顯示資料分別對應開啟紅、綠及藍光。利用人眼的視覺暫留,人即可辨識出此畫素的色彩。因此,色序法液晶顯示器不需設置彩色濾光片,且由於色序式液晶顯示器之每個畫素的尺寸小於具彩色濾光片之液晶顯示器的每個畫素,所以色序法液晶顯示器可降低成本,且可提高解析度。
色序法液晶顯示器之畫素是依據其控制電路所產生之掃描訊號與資料訊號,而顯示影像。此外,此種色序式液晶顯示器之每個畫素必須藉由三原色發光源,分別於同一圖框發出紅、綠及藍光以作為背光源,以顯示出彩色影像,因此每一掃描訊號需在每一圖框的顯示時間內必須掃描每一顏色背光源,故色序法液晶顯示器之掃描速度(或頻率)必須提升至傳統液晶顯示器的3倍。
為了解決色序法液晶顯示器所需的高頻問題,一種掃描線多開的面板架構因應而生。具體而言,係將多條掃描線同時開啟並同時關閉,因此可同時開關多條掃描線上的畫素,進而提升面板的掃描頻率。具體而言,以掃描線三開之架構為例,若面板中的畫素數量與傳統架構相同,且掃描線之開關時間與傳統架構相同,由於三開式架構可同時開、關三條掃描線上的畫素,而傳統液晶顯示器一次只開、關一條掃描線上的畫素,因此,在相同時間下,掃描線三開架構所能掃描之畫素量為傳統架構之三倍,故其掃描所有畫素的時間僅為傳統架構的三分之一,因此,其掃描頻率可提升為傳統架構之3倍。故,利用掃描線多開之架構可有效提升顯示器的掃描頻率,進而提升色序法液晶顯示器的顯示品質。
惟,掃描線多開架構易發生畫素電容耦合量不均之問題,若用於色序法液晶顯示器中,易產生明顯的彩色棋盤格現象,若用於一般液晶顯示器中,則易造成畫面閃爍的問題。具體而言,可參閱圖1所示,圖1為一種掃描線三開架構,由圖中可觀察得知,在t1至t2的時間內,掃描線G2、G3、及G4會同時在t1開啟,同時在t2關閉,掃描線G1則恆為關閉,而由於掃描線G2、G3、及G4從開到關的瞬間在電荷守恆的情況下,畫素電極上的電荷不再留入資料線,則會造成電容耦合效應的產生,此效應會反映在畫素及掃描線之間的雜散電容Cpg上,進而影響畫素的顯示電壓,由圖1可看出,由於掃描線G1恆為關閉,故電容Cpg1將無電容耦合效應的問題,而掃描線G2會從開啟轉為關閉,故Cpg2會產生電容耦合效應,因此第一顯示電壓Vdisp1會受到耦合至掃描線G2的電容Cpg2影響,同理可知,第二顯示電壓Vdisp2則會受到耦合至掃描線G2的電容Cpg2’及耦合至掃描線G3的電容Cpg3所影響,而第三顯示電壓Vdisp3會受到耦合至掃描線G3的電容Cpg3’及耦合至掃描線G4的電容Cpg4所影響。由上述可知,第一顯示電壓Vdisp1僅受到一個雜散電容的影響,而第二顯示電壓Vdisp2及第三顯示電壓Vdisp3則受到兩個雜散電容的影響,故Vdisp1受電容耦合效應的影響較小,進而導致三顆畫素顯示電壓的不對稱程度不一致,造成共電極電壓調整上的困難,俾使共電極電壓無法收斂,進而在色序法顯示器造成彩色棋盤格現象,在一般液晶顯示器造成畫面閃爍的現象。
由於電容耦合量不同所造成畫素顯示電壓的不對稱程度不一致。若搭配色場的點轉換與共電極電壓的調整方式,會導致原本應顯示灰階的畫面顯示為彩色棋盤格,舉例而言,其三種通常例示之態樣分別顯示於圖2的第一態樣、第二態樣及第三態樣,其中,將共電極電壓調整至第一態樣時,可使得第一顯示電壓Vdisp1對稱,進而可顯示正常灰階,然而第二顯示電壓Vdisp2及第三顯示電壓Vdisp3則仍無法對稱,而無法顯示正常灰階;若將共電極電壓調整至第二態樣時,雖可使得第二顯示電壓Vdisp2及第三顯示電壓Vdisp3對稱,但是卻造成第一顯示電壓Vdisp1無法對稱,而無法顯示正常灰階。因此,第一態樣與第二態樣的畫面會因部分畫素的顯示電壓不對稱而產生彩色棋盤格的現象,進而造成畫面的橫條紋感,因此為了使彩色棋盤格的現象與橫條紋感沒這麼明顯,選擇折衷的第三態樣的共電極電壓調整方式,但是彩色棋盤格現象依然存在。
綜上所述,在習知的掃描線多開架構中,仍存在一些困難及缺點,以待克服。
為克服上述之困難及缺點,本發明提供一種畫素電壓之補償方法,特別係用於掃描線多開架構之畫素電壓補償方法。
本發明之一目的為在色序法液晶顯示器中,改善掃描線多開架構所造成的彩色棋盤格現象及橫條紋感。
本發明之另一目為在一般液晶顯示器中,改善掃描線多開架構所造成的畫面閃爍及直流殘留的問題。
為了達到上述目的,本發明提供一種用於面板之畫素電壓補償方法,其中,上述面板具有複數畫素群,每一上述複數畫素群包括一第一畫素及複數其他畫素,本發明之步驟包含:首先,利用一查表單元(look up table unit)建立一畫素電壓補償表;然後,利用一時序控制單元根據上述畫素電壓補償表決定上述第一畫素之一補償後灰階值;接著,利用上述時序控制單元將上述補償後灰階值傳送至一源極控制器;再來,利用上述源極控制器將上述補償後灰階值對應至一補償後電壓;最後,利用上述源極控制器將上述補償後電壓輸出至上述第一畫素。其中,上述第一畫素及複數其他畫素所耦接閘極線均同時開啟及關閉,亦即掃描線多開之架構。本發明所揭露之畫素電壓補償表係透過下列方法所建立,其步驟如下所述:首先,設定一第二共電極電壓,使其他畫素呈灰階;接著,設定一第一共電極電壓,使第一畫素呈灰階;然後,將上述第一共電極電壓與上述第二共電極電壓之差值定義為一補償電壓;再來,將第一畫素之顯示電壓減去上述補償電壓,以得到一補償後電壓;最後,將上述補償後電壓對應至上述補償後灰階值。在本方法中,第二共電極電壓係定為收斂後之共電極電壓,亦即整個面板之共電極電壓,故除了第一畫素外,其他畫素均呈灰階,因此,欲解決的問題在於如何使第一畫素也呈灰階。藉由上述方法,本發明可針對第一畫素的每一灰階值之正極性及負極性電壓,分別設定一對應之補償後灰階值,以建立畫素電壓補償表,接著,由時序控制單元根據此畫素電壓補償表輸出補償後灰階值至源極控制器,再由源極控制器產生一相應之補償後電壓並傳送至第一畫素,使得第一畫素呈灰階,且由於其他畫素均呈灰階,故可消弭彩色棋盤格現象及畫面閃爍的問題。
上述方法係針對每一畫素群之第一畫素做電壓補償,同理,本發明亦可針對每一畫素群之其他畫素做電壓補償,其步驟如下所述:首先,利用一查表單元建立一畫素電壓補償表;然後,利用一時序控制單元根據上述畫素電壓補償表決定上述複數其他畫素之一補償後灰階值;接著,利用上述時序控制單元將上述補償後灰階值傳送至一源極控制器;再來,利用上述源極控制器將上述補償後灰階值對應至一補償後電壓;最後,利用上述源極控制器將上述補償後電壓輸出至上述複數其他畫素。在本方法中,第一共電極電壓係定為收斂後之共電極電壓,亦即整個面板之共電極電壓,故僅有每畫素群中的第一畫素呈灰階,因此,欲解決的問題在於如何使其他畫素也呈灰階。藉由上述方法,本發明可針對複數其他畫素的每一灰階值之正極性及負極性電壓,分別設定一對應之補償後灰階值,以建立畫素電壓補償表,接著,由時序控制單元根據此畫素電壓補償表可輸出補償後灰階值至源極控制器,藉此產生一相應之補償後電壓傳送至複數其他畫素,使得複數其他畫素呈灰階,且由於每一畫素群中第一畫素均呈灰階,故可消弭彩色棋盤格現象及畫面閃爍的問題。
於本發明之另一觀點中,更提供一種面板架構,其包含:一雙倍資料傳輸率同步動態隨機存取記憶體(DDR SRAM),用以處理影像訊號;一時序控制單元,耦合至上述雙倍資料傳輸率同步動態隨機存取記憶體,並接收上述影像訊號;一查表單元,耦合至上述時序控制單元,其中,上述查表單元具有一畫素電壓補償表,用以定義至少一補償後灰階值;一源極控制器,耦合至上述時序控制單元,以接收由上述時序控制單元所輸出之上述至少一補償後灰階值,並輸出複數源極訊號至複數資料線;及一閘極控制器,耦合至上述時序控制單元,以輸出複數閘極訊號至複數掃描線;其中,上述複數源極訊號包含至少一補償後電壓,其係由上述源極控制器根據上述補償後灰階值決定。藉此,本發明之面板架構可根據畫素電壓補償表將補償後電壓傳至每個欲補償之畫素,使其呈灰階,進而消弭彩色棋盤格現象及畫面閃爍的問題。
以上所述係用以闡明本發明之目的、達成此目的之技術手段、以及其產生的優點等等。而本發明可從以下較佳實施例之敘述並伴隨後附圖式及申請專利範圍使讀者得以更加清楚了解。
本發明將以較佳實施例及觀點加以敘述,此類敘述係解釋本發明之結構及步驟,僅用以說明而非用以限制本發明之申請專利範圍。因此,除說明書中之較佳實施例以外,本發明亦可廣泛實行於其他實施例中。
本發明係揭露一種用於面板之畫素電壓補償方法,其藉由建構一畫素電壓補償表,並由時序控制單元利用查表方式針對顯示電壓錯誤之畫素進行電壓補償的動作,藉以改變顯示電壓錯誤之畫素之顯示電壓,從而使此畫素呈現欲顯示之灰階,進而消弭彩色棋盤格及畫面閃爍之現象。本發明可應用之面板可包含,但不侷限於,色序法液晶顯示器。
首先說明本發明用以執行畫素電壓補償方法之面板架構,請參閱圖3所示,本圖係揭露本發明面板架構之較佳實施例,其包含一處理裝置101、一時序控制電路板102、一連接器103、一畫面暫存器(frame buffer) 104、一特殊應用積體電路105(application specific integrated circuit,Asic)、一雙倍資料傳輸率同步動態隨機存取記憶體(DDR SRAM)106、一查表單元107、一時序控制單元108、一Gamma IC 109、一閘極控制器110、一源極控制器111及一顯示面板112。上述之處理裝置101可包含,但不侷限於,電腦或筆記型電腦等運算處理裝置,其目的在於傳送原始影像訊號給時序控制電路板102,而時序控制電路板102包含連接器103、畫面暫存器104、特殊應用積體電路(Asic) 105、及Gamma IC109。上述特殊應用積體電路(Asic) 105更包含DDR控制單元106、查表單元107、及時序控制單元108。連接器103係電性耦合至處理裝置101,以接收原始影像訊號,具體而言,可利用eDP cable連接此連接器103與處理裝置101以進行訊號傳輸,連接器103接收原始影像訊號後可將其傳輸至特殊應用積體電路105中的DDR控制單元106,而此DDR控制單元106可將所接收之原始影像訊號傳至畫面暫存器104進行重新排列,而DDR控制單元106隨之將重新排列後之影像訊號讀回,並傳遞於時序控制單元108。查表單元107具有一畫素電壓補償表,其可針對任何欲補償電壓之畫素建立由原始灰階值、原始電壓、欲補償電壓、補償後電壓及補償後灰階值所構成之資料或數據,此補償表之目的在於調整因電容耦合量不均所導致顯示電壓錯誤之畫素,提供其正確的顯示電壓,使其顯示正確的灰階,進而克服畫面閃爍、及彩色棋盤格之問題。關於此畫素電壓補償表之詳細技術內容,將於本說明書後續部分另外敘明。而時序控制單元108係耦合至閘極控制器110及源極控制器111,其係用以將源極訊號及閘極訊號分別提供給源極控制器111及閘極控制器110。具體而言,源極訊號為迷你低電壓差動訊號(mini-LVD),而閘極訊號包含起始訊號(STV)及基頻訊號(CKV)。然後,源極控制器111再將源極訊號輸出至複數資料線,閘極控制器110則將閘極訊號輸出至複數掃描線,藉以決定顯示面板112中所有畫素的顯示電壓及開關時間,其中,源極訊號包含至少一補償後電壓,其係由源極控制器111根據時序控制單元108所傳送之補償後灰階值所決定,用以調整因電容耦合量不均所導致顯示電壓錯誤之畫素,使其顯示正確的灰階,進而消弭彩色棋盤格及畫面閃爍之現象。Gamma IC 109係用以決定畫素灰階值所對應之電壓,並將此對應關係傳送給源極控制器111,例如,於Gamma IC中可定義第一畫素的30個灰階值所對應之電壓,並將此對應關係傳輸至源極控制器111中,而源極控制器111則可根據上述30個灰階值的對應關係計算出所有灰階值所對應之電壓,而此技術並非本發明之特徵所在,於本文將不詳加贅述。
請參閱圖4所示,本圖揭露本發明基於上述之架構所應用於面板畫素電壓補償方法之較佳實施例,其中,本方法所適用之面板較佳為掃描線多開式架構,其包含,但不侷限於,掃描線三開、四開、五開...N開等等。具體而言,此面板具有複數畫素群,每一畫素群包括一第一畫素及複數其他畫素,舉例而言,若掃描線為三開架構,則其他畫素為二,若為掃描線四開架構,則有三個其他畫素數目為三,依此類推,可知若掃描線為N開架構,則有(N-1)個其他畫素,須注意者,上述第一畫素及其他畫素所連接的閘極線為同時開啟及關閉,而本實施例之面板共電極電壓係設定為可使其他畫素顯示電壓對稱之電壓,亦即使複數其他畫素顯示正確灰階之電壓,舉例而言,在掃描線三開架構下,可使第2、3顆畫素顯示電壓對稱,如圖2中的第二態樣所顯示。於此態樣下,本實施例之目的在於使第1顆畫素之顯示電壓亦為對稱,其步驟係如下所述:首先,參閱圖4,於步驟201中,利用查表單元預先建立之畫素電壓補償表,使得查表單元可對應任何欲補償電壓之畫素,針對所有灰階值之正極性及負極性電壓建立由原始灰階值、原始電壓、欲補償電壓、補償後電壓及補償後灰階值所構成之資料或數據表格,其目的在於調整因電容耦合量不均所導致顯示電壓錯誤之畫素,提供其正確的顯示電壓,使其顯示正確的灰階,進而克服畫面閃爍、及彩色棋盤格之問題。於本實施例中,係針對第一畫素之每一灰階值之正極性電壓及負極性電壓建立此畫素電壓補償表;然後,於步驟202中,利用時序控制單元根據畫素電壓補償表決定第一畫素之補償後灰階值。具體而言,當欲控制第一畫素顯示第一灰階時,例如正極性電壓下之88灰階,其原始灰階值為88,則時序控制單元會查詢畫素電壓補償表中原始灰階值88所對應之補償後灰階值,例如正極性電壓下之100灰階,則補償後之灰階值為100;接著,於步驟203中,利用時序控制單元將補償後灰階值傳送至源極控制器,其中此補償後灰階值即係由時序控制單元查詢畫素電壓補償表所得到的值,例如上述之100。然後,於步驟204中,利用源極控制器將補償後灰階值對應至補償後電壓,具體而言,由於源極控制器中具有各個灰階值與對應電壓之對應關係,故其接收所得到之任何灰階值,均可對應轉換為電壓,故可在源極控制器中,將時序控制單元傳送的補償後灰階值對應轉換為一電壓值,而此電壓值即為補償後電壓。最後,於步驟205中,利用源極控制器將由步驟204所得到的補償後電壓輸出至第一畫素,進而改變第一畫素之顯示電壓,使其能顯示正確的灰階,從而消弭彩色棋盤格、畫面閃爍之現象。
關於建立畫素電壓補償表方法則可參閱圖5,本圖係揭露本發明建立畫素電壓補償表之一實施例,其步驟如下所述:首先,於步驟301中,設定一原始灰階值,其係由於畫素電壓補償表係針對第一畫素的每一灰階值之正極性及負極性電壓建立一對應之補償後電壓及補償後灰階值,故建立本表的第一步驟為選定一原始灰階值n,以8位元256灰階為例,n包含0、1-255之整數;然後,選定好原始灰階值後,即進入步驟302中,設定一第二共電極電壓Vcom2
,俾使每一畫素群之其他畫素呈灰階,舉例而言,若為掃描線三開架構,將如圖2之第二態樣所示,第2、3顆畫素係顯示灰階。此外,並將此第二共電極電壓Vcom2
設定為此面板之共電極電壓。接著,於步驟303中,將第二共電極電壓Vcom2
調整為第一共電極電壓Vcom1
,使每一畫素群之第一畫素呈灰階,舉例而言,若為掃描線三開架構,將如圖2之第一態樣所示,第1顆畫素係顯示灰階;然後,於步驟304中,將第一共電極電壓與第二共電極電壓之差值定義為一補償電壓,其較佳為此差值之絕對值,於此可一併參閱圖6,其顯示本發明畫素電壓補償表之具體實施例,其係以8位元256灰階為例,其中,補償電壓為△V(n)=|Vcom1
-Vcom2
|;接著,於步驟305中,將第一畫素之顯示電壓減去補償電壓,以得到補償後電壓,即為第一畫素於第n個灰階之顯示電壓V(n)減去上述之補償電壓△V(n),亦即V(n)-△V(n);最後,於步驟306中,將上述補償後電壓對應至一相應之灰階值,即可得到補償後灰階值gray(n),將此補償後灰階值儲存之後,則回到步驟301中,對其他灰階值(例如下一灰階值n+1)重複進行302-306之步驟。藉由上述方法,即可得到第一畫素之每一灰階值所對應之補償後電壓及補償後灰階值,例如:原始灰階值n=88,經過此表的運算可得到補償後灰階值gray(88)=100。
以上實施例均係針對複數畫素群的第一畫素進行電壓補償,例如,掃描線三開架構的第1、4、7顆畫素。然而,於本發明之另一實施例中,亦可針對複數畫素群之其他畫素進行電壓補償,例如,掃描線三開架構的第2、3、5、6、或7、8顆畫素。在此可參閱圖7所示,本圖係揭露本發明用於面板之畫素電壓補償方法之另一實施例,其中,本實施例之面板共電極電壓係設定為可使第一畫素顯示電壓對稱之電壓,亦即使第一畫素顯示正確灰階之電壓,舉例而言,在掃描線三開架構下,可使第1顆畫素顯示電壓對稱,如圖2中的第一態樣所示。因此,於此態樣下,本實施例之目的在於對第2、3顆畫素之顯示電壓做補償,使其為對稱,其步驟係如下所述:首先,於步驟401中,利用查表單元建立一畫素電壓補償表,具體而言,係針對其他畫素之所有灰階值之正極性及負極性電壓建立此畫素電壓補償表,其中,上述之其他畫素係指每一畫素群中,除了第一畫素外之所有畫素,例如:掃描線三開架構下為第2、3顆畫素,掃描線四開架構下為第2、3、4顆畫素,以此類推;然後,於步驟402中,利用時序控制單元根據畫素電壓補償表決定其他畫素之補償後灰階值,具體而言,當欲控制其他畫素顯示某一灰階時,例如正極性電壓下之88灰階,其原始灰階值為88,則時序控制單元會查詢畫素電壓補償表中原始灰階值88所對應之補償後灰階值,例如正極性電壓下之100灰階,則補償後之灰階值為100;接著,於步驟403中,利用時序控制單元將補償後灰階值傳送至源極控制器;然後,於步驟404中,利用源極控制器將補償後灰階值對應至補償後電壓,具體而言,係在源極控制器中,將時序控制單元傳送的補償後灰階值對應轉換為一電壓值,而此電壓值即為補償後電壓;最後,於步驟405中,利用源極控制器將由步驟404所得到的補償後電壓輸出至其他畫素,進而改變其他畫素之顯示電壓,使其能顯示正確的灰階,從而消弭彩色棋盤格、畫面閃爍之現象。
關於如何建立其他畫素之畫素電壓補償表,可參閱圖8所示,其步驟如下所述:首先,於步驟501中,設定一原始灰階值n,以8位元256灰階為例,n包含0、1-255之整數;然後,選定好原始灰階值後,即進入步驟502中,設定一第一共電極電壓Vcom1
,使每一畫素群之第一畫素呈灰階,舉例而言,若為掃描線三開架構,將如圖2之第一態樣所示,其第1顆畫素之顯示電壓對稱,呈灰階。此外,並將此第一共電極電壓Vcom1
設定為此面板之共電極電壓。接著,於步驟503中,將第一共電極電壓Vcom1
調整為第二共電極電壓Vcom2
,使每一畫素群之其他畫素呈灰階,舉例而言,若為掃描線三開架構,將如圖2之第二態樣所示,其中第2、3顆畫素之顯示電壓對稱,呈灰階;然後,於步驟504中,將第一共電極電壓與第二共電極電壓之差值定義為一補償電壓,其較佳為此差值之絕對值,於此可併參閱圖6,其顯示本發明畫素電壓補償表之具體實施例,其中,補償電壓為△V(n)=|Vcom1
-Vcom2
|;接著,於步驟505中,將其他畫素之顯示電壓減去補償電壓,以得到補償後電壓,即為其他畫素於第n個灰階之顯示電壓V(n)減去上述之補償電壓△V(n),亦即V(n)-△V(n);最後,於步驟506中,將上述補償後電壓對應至一相應之灰階值,即可得到補償後灰階值gray(n),將此補償後灰階值儲存之後,則回到步驟501中,對其他灰階值(例如下一灰階值n+1)重複進行502-506之步驟。藉由上述方法,即可得到其他畫素之每一灰階值所對應之補償後電壓及補償後灰階值。
上述敘述係為本發明之較佳實施例。此領域之技藝者應得以領會其係用以說明本發明而非用以限定本發明所主張之專利權利範圍。其專利保護範圍當視後附之申請專利範圍及其等同領域而定。凡熟悉此領域之技藝者,在不脫離本專利精神或範圍內,所作之更動或潤飾,均屬於本發明所揭示精神下所完成之等效改變或設計,且應包含在下述之申請專利範圍內。
101...處理裝置
102...時序控制電路板
103...連接器
104...畫面暫存器
105...特殊應用之積體電路
106...雙倍資料傳輸率同步動態隨機存取記憶體
107...查表單元
108...時序控制單元
109...Gamma IC
110...閘極控制器
111...源極控制器
112...顯示面板
201-205...步驟
301-306...步驟
401-405...步驟
501-506...步驟
G1、G2、G3、G4...掃描線
Cpg1、Cpg2、Cpg2’、Cpg3、Cpg3’、Cpg4...雜散電容
Vdisp1...第一顯示電壓
Vdisp2...第二顯示電壓
Vdisp3...第三顯示電壓
t1...掃描線G2、G3、G4開啟時間
t2...掃描線G2、G3、G4關閉時間
圖1顯示習知的掃描線三開架構;
圖2顯示彩色棋盤格之三種態樣;
圖3顯示本發明面板架構之較佳實施例;
圖4顯示本發明用於面板之畫素電壓補償方法之最佳實施例;
圖5顯示本發明建立畫素電壓補償表之一實施例;
圖6顯示本發明畫素電壓補償表之具體實施例;
圖7顯示本發明用於面板之畫素電壓補償方法之另一實施例;
圖8顯示本發明建立畫素電壓補償表之另一實施例。
201-205...步驟
Claims (9)
- 一種顯示面板之畫素電壓補償方法,該面板具有複數畫素群,每一該複數畫素群包括一第一畫素及複數其他畫素,其步驟包含:於一查表單元內建立一畫素電壓補償表,包含:設定一第二共電極電壓,使該複數其他畫素呈灰階;設定一第一共電極電壓,使該第一畫素呈灰階;將該第一共電極電壓與該第二共電極電壓之差值定義為一補償電壓;將該第一畫素之顯示電壓減去該補償電壓,以得到一補償後電壓;及將該補償後電壓對應至一補償後灰階值;根據該畫素電壓補償表以一時序控制單元決定該第一畫素之該補償後灰階值;藉由該時序控制單元將該補償後灰階值傳送至一源極控制器;以該源極控制器將該補償後灰階值對應至該補償後電壓;及藉由該源極控制器將該補償後電壓輸出至該第一畫素。
- 如請求項1所述之顯示面板之畫素電壓補償方法,更包含對每一該複數畫素群之該第一畫素之每一灰階值之正極性及負極性電壓分別設定該補償後灰階值。
- 如請求項1所述之顯示面板之畫素電壓補償方法,更包含對該第一畫素之每一灰階值之正極性及負極性電壓重複建立該畫素電壓補償表,以定義該第一畫素之該每一灰階值之正極性與負極性電壓所對應之該補償後灰階值。
- 一種顯示面板之畫素電壓補償方法,該面板具有複數畫素群,每一該複數畫素群包括一第一畫素及複數其他畫素,其步驟包含:於一查表單元建立一畫素電壓補償表,包含:設定一第一共電極電壓,使該第一畫素呈灰階;設定一第二共電極電壓,使該複數其他畫素呈灰階;將該第一共電極電壓與該第二共電極電壓之差值定義為一補償電壓;將該複數其他畫素之顯示電壓減去該補償電壓,以得到一補償後電壓;及將該補償後電壓對應至一補償後灰階值;根據該畫素電壓補償表以一時序控制單元決定該複數其他畫素之該補償後灰階值;藉由該時序控制單元將該補償後灰階值傳送至一源極控制器;以該源極控制器將該補償後灰階值對應至該補償後電壓;及藉由該源極控制器將該補償後電壓輸出至該複數其他 畫素。
- 如請求項4所述之顯示面板之畫素電壓補償方法,更包含對每一該複數畫素群之該複數其他畫素中,每一灰階值之正極性與負極性電壓分別設定該補償後灰階值。
- 如請求項4所述之顯示面板之畫素電壓補償方法,更包含針對該複數其他畫素之每一灰階值之正極性與負極性電壓重複建立該畫素電壓補償表之步驟,以定義該複數其他畫素之該每一灰階值之正極性與負極性電壓所對應之該補償後灰階值。
- 一種具畫素電壓補償之顯示面板架構,包含複數畫素群,每一該複數畫素群包括一第一畫素及複數其他畫素,其包含:一雙倍資料傳輸率同步動態隨機存取記憶體,用以處理影像訊號;一時序控制單元,電性耦合至該雙倍資料傳輸率同步動態隨機存取記憶體,以接收該影像訊號;一查表單元,電性耦合至該時序控制單元,其中該查表單元具有一內建畫素電壓補償表,用以定義至少一補償後灰階值;其中該查表單元係利用一第一共電極電壓及一第二共電極電壓以定義該補償後灰階值,且該第一共電極電壓為該 第一畫素呈灰階時之電壓,該第二共電極電壓為該複數其他畫素呈灰階時之電壓;一源極控制器,電性耦合至該時序控制單元,用以接收由該時序控制單元所輸出之該至少一補償後灰階值,並輸出複數源極訊號至複數資料線;及一閘極控制器,電性耦合至該時序控制單元,用以輸出複數閘極訊號至複數掃描線;其中該複數源極訊號包含至少一補償後電壓,其係由該源極控制器根據該補償後灰階值決定。
- 如請求項7所述之具畫素電壓補償之顯示面板架構,其中該至少一補償後電壓係輸出至每一該複數畫素群之該第一畫素。
- 如請求項7所述之具畫素電壓補償之顯示面板架構,其中該至少一補償後電壓係輸出至每一該複數畫素群之該複數其他畫素。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99146179A TWI424406B (zh) | 2010-12-27 | 2010-12-27 | 顯示面板之畫素電壓補償方法及其架構 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99146179A TWI424406B (zh) | 2010-12-27 | 2010-12-27 | 顯示面板之畫素電壓補償方法及其架構 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201227662A TW201227662A (en) | 2012-07-01 |
TWI424406B true TWI424406B (zh) | 2014-01-21 |
Family
ID=46933358
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW99146179A TWI424406B (zh) | 2010-12-27 | 2010-12-27 | 顯示面板之畫素電壓補償方法及其架構 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI424406B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104318900B (zh) * | 2014-11-18 | 2016-08-24 | 京东方科技集团股份有限公司 | 一种有机电致发光显示装置及方法 |
CN110544460B (zh) * | 2018-05-28 | 2022-02-22 | 奇景光电股份有限公司 | 液晶显示器及其共电极电压的动态补偿系统 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200509042A (en) * | 2003-07-04 | 2005-03-01 | Samsung Electronics Co Ltd | Liquid crystal display apparatus and method for driving the same |
US20070030215A1 (en) * | 2005-08-08 | 2007-02-08 | Lee Ji W | Electron emission display device and control method of the same |
US20070091041A1 (en) * | 2005-10-25 | 2007-04-26 | Lg Philips Lcd Co., Ltd. | Flat display apparatus and picture quality controlling method based on panel defects |
TW201011729A (en) * | 2008-09-12 | 2010-03-16 | Innolux Display Corp | Liquid crystal display device |
TW201030331A (en) * | 2008-10-07 | 2010-08-16 | Sony Corp | Display apparatus |
-
2010
- 2010-12-27 TW TW99146179A patent/TWI424406B/zh not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200509042A (en) * | 2003-07-04 | 2005-03-01 | Samsung Electronics Co Ltd | Liquid crystal display apparatus and method for driving the same |
US20070030215A1 (en) * | 2005-08-08 | 2007-02-08 | Lee Ji W | Electron emission display device and control method of the same |
US20070091041A1 (en) * | 2005-10-25 | 2007-04-26 | Lg Philips Lcd Co., Ltd. | Flat display apparatus and picture quality controlling method based on panel defects |
TW201011729A (en) * | 2008-09-12 | 2010-03-16 | Innolux Display Corp | Liquid crystal display device |
TW201030331A (en) * | 2008-10-07 | 2010-08-16 | Sony Corp | Display apparatus |
Also Published As
Publication number | Publication date |
---|---|
TW201227662A (en) | 2012-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10535313B2 (en) | Display device and method of driving the same | |
US10565953B2 (en) | Display device capable of changing frame frequency and driving method thereof | |
KR101287209B1 (ko) | 액정 표시장치의 구동장치와 그의 구동방법 | |
KR101329438B1 (ko) | 액정표시장치 | |
WO2018121306A1 (zh) | 液晶显示器件 | |
US7030846B2 (en) | Color correction liquid crystal display and method of driving same | |
CN101556779B (zh) | 液晶显示器及其驱动方法 | |
CN101667397B (zh) | 液晶显示设备及其驱动方法 | |
KR100731267B1 (ko) | 액정 표시 장치 및 그 구동방법 | |
KR101152137B1 (ko) | 액정 표시 장치 | |
KR101152123B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR20180096880A (ko) | 표시 장치의 구동 방법 | |
US20120098818A1 (en) | Liquid crystal display device and driving method of the same | |
US20210217373A1 (en) | Method for driving pixel matrix and display device | |
KR20160002301A (ko) | 표시장치 | |
KR20080051817A (ko) | 액정 표시 장치 및 그의 감마 곡선 생성 방법 | |
CN109949760B (zh) | 一种像素矩阵驱动方法及显示装置 | |
CN109949766B (zh) | 一种像素矩阵驱动方法及显示装置 | |
CN109949764B (zh) | 一种像素矩阵驱动方法及显示装置 | |
TWI424406B (zh) | 顯示面板之畫素電壓補償方法及其架構 | |
US20200342823A1 (en) | Method for driving pixel matrix and display device | |
CN109949763B (zh) | 一种像素矩阵驱动方法及显示装置 | |
KR20110061947A (ko) | 색역 맵핑 방법과 이를 이용한 표시장치 | |
CN109949762B (zh) | 一种像素矩阵驱动方法及显示装置 | |
KR20060111148A (ko) | 표시 장치의 구동 장치 및 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |